計算機字信號發送模塊實現
由于要求計算機字和移位脈沖的幅值都為8~10V,所以電路中采用運算放大器電路對FPGA 輸出的信號進行放大來獲取所需幅值的信號。計算機字信號發送電路如圖4所示。
為了滿足輸出信號的精度和電流驅動能力的要求,本模塊中采用AD 公司的運放AD811來設計電路。此運算放大器是高速運放,采用雙電源供電,2500V/us 是其最高轉換速率,具有較低的電流、電亞噪聲。設計中采用同相放大電壓串聯型負反饋電路,輸出電壓穩定并且反饋效果好。電路中R83的接地是為了盡量減小由于偏置電流引起的電壓失調,其阻值等于R22和R60的并聯阻值,為R22//R60=666Ω。
勤務信號發送模塊實現
計算機字信號和指令信號都有相應的勤務信號來滿足時序要求,一般勤務信號就是指幀、碼同步信號,對其他信號的產生和接收起到時序基準同步的作用。指令勤務信號的電路原理如圖5所示。計算機字勤務信號與其原理相同。根據系統的信號輸出要求,即幀、碼同步信號的幅值和電流驅動能力的要求,采用非門芯片SN5405J 作為驅動電路來滿足設計要求。
----------------------------------------
評論