在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

您好,歡迎來電子發(fā)燒友網(wǎng)! ,新用戶?[免費注冊]

您的位置:電子發(fā)燒友網(wǎng)>源碼下載>VHDL/Verilog/EDA源碼>

ISE環(huán)境下基于Verilog代碼的仿真測試pdf下載

大小:311KB 人氣: 2018-02-24 需要積分:3
{$username}的空間

用戶級別:注冊會員

貢獻文章:

貢獻資料:

ISE環(huán)境下基于Verilog代碼的仿真測試

ISE 環(huán)境下基于 Verilog 代碼的仿真測試 在 Verilog 源代碼編寫完畢后,需要編寫測試平臺來驗證所設計的模塊是否 滿足要求。ISE 軟件提供了兩種測試平臺的建立方法,一種是使用 HDL Bencher 的圖形化波形編輯功能編寫,即波形圖仿真;另一種就是利用 HDL 語言,即代 碼仿真。由于后者功能更加強大,所以這里舉例介紹基于 Verilog 語言的測試平 臺建立方法。 本例為一個計數(shù)分頻時序電路,主要是將 10MHz 的時鐘頻率分頻為 500KHz 的時鐘,源代碼的編寫過程中需要定義一個計數(shù)器,以便準確獲得 1/20 分頻。

第一步:建立工程后,編寫如下源代碼:

module fenpin(RESET,F10M,F500K);

input F10M,RESET; output F500K;

reg F500K;

reg[7:0] j;

always@(posedge F10M)

if(!RESET)

begin F500K<=0;

j<=0;

end

else

begin if(j==19) begin j<=0; F500K<=~F500K;

非常好我支持^.^

(0) 0%

不好我反對

(0) 0%

      發(fā)表評論

      用戶評論
      評價:好評中評差評

      發(fā)表評論,獲取積分! 請遵守相關規(guī)定!

      ?
      主站蜘蛛池模板: 男人日女人视频免费看 | 大杳蕉伊人狼人久久一本线 | 中文字幕一精品亚洲无线一区 | 免费无码看av的网站 | 经典三级四虎在线观看 | 国产免费好大好硬视频 | 狠狠五月深爱婷婷网 | 午夜手机看片 | 涩涩涩综合在线亚洲第一 | 四虎国产精品永久在线 | 免费看美女禁处爆涌视频 | 国产福利不卡一区二区三区 | h视频免费在线 | 成人在线免费网站 | 欧美黑人巨大日本人又爽又色 | 四虎精品免费永久在线 | 国产农村妇女毛片精品久久久 | 精品国产第一国产综合精品gif | 又长又大又粗又硬3p免费视频 | 奇米在线| 在线观看中文字幕第一页 | 六月丁香婷婷网 | 免费黄色的视频 | 免费观看一级特黄欧美大片 | 国产午夜精品久久理论片小说 | 四虎4hu影库免费永久国产 | 色婷婷5月| 午夜免费观看_视频在线观看 | 四虎亚洲国产成人久久精品 | 成人激情站 | 午夜看毛片 | 国模在线视频一区二区三区 | 夜夜精品视频 | 影院在线观看免费 | 日不卡| 国产一区二区三区在线观看影院 | 天天艹天天操 | 一本到卡二卡三卡四卡 | 欧美一区二区在线观看视频 | 欧美xxxxbbbb| 久久国产精品岛国搬运工 |