上個月在日本召開的VLSI 2019峰會上,臺積電(下稱TSMC)舉辦了一次小型的媒體會,會上他們公開了目前他們在先進制程工藝方面的進度。這篇文章就帶大家來梳理一下目前TSMC的先進工藝進度,對于未來兩到三年半導(dǎo)體代工業(yè)界的發(fā)展有個前瞻。
圖片來自于WikiChip,下同
注:這篇文章大部分內(nèi)容翻譯自WikiChip對上述兩次會議中臺積電披露內(nèi)容的一篇匯總文。由于小編不是學(xué)電路或者說電子科班出身,所以文中在電路知識相關(guān)內(nèi)容的翻譯上可能有問題,請各位讀者見諒,如有問題敬請在評論指出。
原版7nm工藝(N7)
TSMC認為他們的7nm工藝(N7)是目前可用的半導(dǎo)體工藝中最為先進的。在VSLI峰會上面,TSMC披露了7nm工藝的一些技術(shù)細節(jié)。目前除了少部分主要客戶(小編:某VIDIA),大多數(shù)TSMC的客戶都表示將直接從TSMC 16nm節(jié)點工藝直接轉(zhuǎn)到7nm節(jié)點工藝。
TSMC各節(jié)點工藝關(guān)鍵特征對比表
TSMC的10nm節(jié)點將是一代短命的工藝,看起來更像是一代用于過渡的工藝。相比起16nm節(jié)點工藝,7nm可以提供3.3倍的門電路密度,在同等功耗上提供35~40%的速度提升或者可以降低65%的功耗。
不過7nm技術(shù)的亮點更加在于TSMC對于良率的控制,根據(jù)TSMC給出的信息,得益于在10nm工藝上面的經(jīng)驗,7nm工藝的成熟速度是有史以來最快的。隨著7nm工藝紛紛被高性能計算領(lǐng)域所使用,TSMC開始分別向移動端客戶和生產(chǎn)250mm^2^以上Die大小的HPC客戶報告不同的缺陷密度。
有趣的是,TSMC發(fā)現(xiàn)他們7nm節(jié)點工藝的需求在每季度以1%的速度下降著,同時他們利潤的主要來源還是成熟的16nm節(jié)點工藝,不過他們認為,7nm工藝將提供整個年度25%的利潤。
第二代7nm工藝(N7P)
TSMC已經(jīng)開始提供優(yōu)化版的7nm制程了,他們把這種工藝命名為"N7 Performance-enhanced version",簡寫為N7P,翻譯過來就是7nm性能增強版,一般稱之為“第二代7nm工藝”或者“7nm year 2”。
N7P是在原版基礎(chǔ)上對某些生產(chǎn)步驟(例如FEOL和MOL)進行了優(yōu)化,從而得到了約7%的性能提升,或者10%的省電效果。
7nm EUV(N7+)
TSMC內(nèi)部將首次引入EUV(極紫外線光刻)技術(shù)的7nm工藝稱之為"N7+",不要把它和上面的“第二代7nm工藝”給搞混了,那種仍然是采用目前常用的DUV(深紫外線光刻)。N7+已經(jīng)在上個季度進入了量產(chǎn)環(huán)節(jié),TSMC表明這種新工藝的產(chǎn)量已經(jīng)可以達到原來7nm工藝的水平了。
相較于初代7nm工藝,N7+可以提供1.2倍的密度提升,同等功耗水平下提供10%的性能增幅,或者同性能節(jié)省15%的功耗。紙面數(shù)據(jù)上的表現(xiàn)當然是比上面的N7P還要強一些。當然,使用新的EUV技術(shù)也意味著需要在物理上重新實現(xiàn)一遍芯片,并且使用新的EUV掩膜。
6nm節(jié)點(N6)
6nm節(jié)點是N7(初代7nm工藝)的EUV等效工藝,計劃使用比N7+更多的EUV層,它兼容于N7工藝,目的是為大部分客戶提供制程的升級。在N6工藝上,有些N7節(jié)點的設(shè)計將會采用新的方式來實現(xiàn),最終將提供約18%的密度提升。
比較特別的是,N6工藝進入實際生產(chǎn)的時間將會比N5還要晚,風險生產(chǎn)將會在明年早些時候開始,在2020末開始工藝爬坡。正因如此,TSMC稱他們將會把在N7+和N5這兩種工藝上學(xué)習到的經(jīng)驗運用于N6上面。
5nm節(jié)點(N5)
TSMC 5nm工藝節(jié)點(N5)將會是7nm之后的下一個“完全節(jié)點(小編注:比如Intel的22nm到14nm為一個完全節(jié)點)”,在今年第一季度,它已經(jīng)進入了風險生產(chǎn),預(yù)計將于明年上半年開始工藝爬坡。N5會廣泛地使用EUV技術(shù),TSMC表示N5節(jié)點工藝的發(fā)展工藝與N7相似,并且目前已經(jīng)達到了一個非常高水平的產(chǎn)量。
相較于N7節(jié)點,TSMC宣稱N5將提供1.8倍的密度,同功耗15%的性能提升或者同性能30%的節(jié)能。同樣地,N5也會像N7那樣為移動端和HPC用途提供兩種額外選項。相比起N7工藝,N5的HPC選項將提供最高達25%的性能提升。
TSMC 5nm節(jié)點技術(shù)特征預(yù)測
在WikiChip的預(yù)計中,TSMC 5nm將比Intel和三星的下一個完全節(jié)點工藝成熟時間更早。
第二代5nm工藝(N5P)
如同7nm節(jié)點時候的情況,TSMC計劃將提供一種5nm工藝的優(yōu)化版,名稱也類似:N5 Performance-enhanced version,代號N5P。與N7P類似,N5P也在某些生產(chǎn)步驟(例如FEOL和MOL)進行了優(yōu)化,相比起N5工藝,N5P可以提供同功耗下7%的性能提升或是同性能下15%的省電。
不過目前N5P的具體時間線仍然是未知的,但有跡象表明TSMC會在2020年末或2021年初將其推出。
3nm節(jié)點(N3)
TSMC表示他們的3納米工藝進展順利,預(yù)計將于2022年左右正式引入。就像我們之前知道的那樣,目前的FinFET已經(jīng)不能滿足于3nm節(jié)點時代的生產(chǎn)了,業(yè)界目前計劃引入新的GAA(閘極全環(huán) Gate-all-around)技術(shù)。但不能排除TSMC和Intel會繼續(xù)使用生產(chǎn)更容易、成本更加低的FinFET,因為它尚有潛力可以被挖掘,而三星已經(jīng)計劃在3nm上面引入GAA技術(shù)了。WikiChip更加傾向于TSMC會繼續(xù)在3nm節(jié)點上面使用FinFET,而會在隨后的工藝節(jié)點中引入GAA技術(shù)。目前還沒有更多關(guān)于TSMC 3nm工藝的信息。
總結(jié)
在成為世界上最大的半導(dǎo)體代工廠之后,TSMC并沒有停止他們的腳步,相反,他們保持著新工藝的研發(fā)速度,從目前披露出來的進度來看,他們已經(jīng)領(lǐng)先于Intel和其他半導(dǎo)體生產(chǎn)商了。先不論這個工藝節(jié)點命名中有多少水分,但就目前7nm工藝的表現(xiàn)來看,TSMC確實是對得起“最先進”之名的。
所謂有競爭才有發(fā)展,在之前的時代中,TSMC、三星和GF都沒有對Intel構(gòu)成過像樣的威脅,所以Intel才會在10nm工藝上制定如此激進的目標,導(dǎo)致其難產(chǎn)至今。不過10nm工藝的芯片已經(jīng)開始出貨了,當然早期10nm的表現(xiàn)肯定是不如現(xiàn)在14nm++的。如果按照Intel以前的做法,他們肯定是會去吃透10nm再轉(zhuǎn)進下一代7nm節(jié)點工藝的,但是競爭對手的速度已經(jīng)容不得他們慢慢吃透工藝了。前不久Intel的CEO在一場峰會中宣稱將于兩年內(nèi)提供7nm工藝,那么他們究竟能不能做到呢?讓我們拭目以待。
-
半導(dǎo)體
+關(guān)注
關(guān)注
335文章
28613瀏覽量
232700 -
VLSI
+關(guān)注
關(guān)注
0文章
73瀏覽量
43381
原文標題:精華 | 一文梳理臺積電先進制程工藝進度
文章出處:【微信號:wc_ysj,微信公眾號:旺材芯片】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
一文詳解干法刻蝕工藝

一文詳解濕法刻蝕工藝

先進封裝工藝面臨的挑戰(zhàn)
千億美元打水漂,傳三星取消1.4nm晶圓代工工藝
臺積電加速美國先進制程落地
被臺積電拒絕代工,三星芯片制造突圍的關(guān)鍵在先進封裝?

臺積電美國芯片量產(chǎn)!臺灣對先進制程放行?
臺積電2025年起調(diào)整工藝定價策略
臺積電日本晶圓廠年底量產(chǎn),AI芯片明年或仍短缺
三星芯片代工新掌門:先進與成熟制程并重
喆塔科技先進制程AI賦能中心&amp;校企聯(lián)合實驗室落戶蘇州

英特爾向聯(lián)想交付首款18A工藝CPU樣品
晶圓微凸點技術(shù)在先進封裝中的應(yīng)用

評論