加利福尼亞州圣何塞 , Dec。 1,2015 /PRNewswire/- 凱德斯設(shè)計系統(tǒng)公司(納斯達(dá)克股票代碼:CDNS)今天宣布推出新的Virtuoso?Advanced-Node平臺,該平臺可用于所有先進(jìn)的10nm FinFET設(shè)計。這種下一代定制設(shè)計平臺可將設(shè)計人員的工作效率提高5倍,并為新興的7nm技術(shù)提供初始支持。
為了應(yīng)對高級節(jié)點FinFET設(shè)計帶來的挑戰(zhàn),Cadence?Virtuoso高級節(jié)點平臺的創(chuàng)新功能使設(shè)計人員能夠更好地管理復(fù)雜性和過程效果。關(guān)鍵功能包括:
多圖案化和顏色感知布局:支持四個以上的多圖案層進(jìn)行設(shè)計分解,使用戶可以更高效地工作通過訪問各種著色選項
電感設(shè)計(EAD):允許設(shè)計人員在設(shè)計周期中解決寄生和電遷移(EM)效應(yīng),而不是等到設(shè)計完成,從而將設(shè)計周期時間縮短了30%
基于模塊生成器(ModGen)的設(shè)備陣列流程:支持陣列內(nèi)路由,大大減少了設(shè)計迭代次數(shù)并將設(shè)計人員的工作效率提高多達(dá)25倍
10nm自定義布線:支持新的設(shè)計規(guī)則,大大簡化了布局創(chuàng)建,并最大限度地減少了在10nm工藝設(shè)計時普遍存在的著色誤差
設(shè)計中的物理驗證系統(tǒng)(iPVS):使布局工程師能夠即時檢測和f正在實施設(shè)計時出現(xiàn)ix錯誤,這可以大大減少設(shè)計規(guī)則錯誤,同時將整體設(shè)計人員的工作效率提高多達(dá)15%
-
PCB打樣
+關(guān)注
關(guān)注
17文章
2972瀏覽量
22364 -
華強(qiáng)PCB
+關(guān)注
關(guān)注
8文章
1831瀏覽量
28452 -
華強(qiáng)pcb線路板打樣
+關(guān)注
關(guān)注
5文章
14629瀏覽量
43753
發(fā)布評論請先 登錄
NVIDIA下一代7nm GPU效率比Turing高兩倍
Supermicro將在 CES上發(fā)布下一代單路平臺
如何將開關(guān)電源工作效率提高
采用云計算提高員工工作效率的10種方式
如何建設(shè)下一代蜂窩網(wǎng)絡(luò)?
一文詳解下一代功率器件寬禁帶技術(shù)
下一代Mac將采用更先進(jìn)全新電源管理技術(shù)

三星下一代旗艦手機(jī)將搭載5倍光學(xué)變焦和108MP相機(jī)
如何提高微電機(jī)的工作效率低
DDR5是下一代用于大多數(shù)主要計算平臺的平臺內(nèi)存

評論