SAN JOSE - Xilinx公司正在通過提供一種技術使其基于Web的開發工具套件得到支持,該技術使系統設計人員能夠在其最先進的FPGA之間即時創建高速接口。
稱為SelectLink,該工具自動生成定制用于芯片間數據通道的Verilog源代碼和測試平臺,支持多個引腳上每秒高達80千兆位的聚合帶寬。
SelectLink借鑒了Xilinx的Spartan-II,Virtex和Virtex E系列的標準功能,例如延遲鎖定環(DLL),Block RAM以及可編程SelectI/O和SelectI/O +技術。 Xilinx表示,SelectLink技術可用于創建一個系統,每個引腳的吞吐量超過每秒311兆比特,總線寬度可達256個引腳。
SelectLink技術由兩個主要模塊組成。發送器模塊創建數據寬度轉換FIFO,其具有不同寬度的讀寫總線。據該公司稱,這提供了一種將數據從內部總線匯集到更窄的外部總線的有效方法。
接收器模塊反轉發射器模塊執行的漏斗和數據速率轉換,并執行必要的數據移位,使其與信號時鐘對齊。
可從www.xilinx.com/applications/slcv/selectlink.htm
訪問SelectLink技術工具。
-
華強pcb線路板打樣
+關注
關注
5文章
14629瀏覽量
43177
發布評論請先 登錄
相關推薦
評論