有人說,世界上只有兩種電子工程師:經(jīng)歷過電磁干擾(EMI)的和沒有經(jīng)歷過電磁干擾的。
隨著速度的提升,EMI變得越來越嚴(yán)重,并表現(xiàn)在很多方面上(例如互連處的電磁干擾),高速器件對此尤為敏感,它會(huì)因此接收到高速的假信號(hào),而低速器件則會(huì)忽視這樣的假信號(hào)。
同時(shí),EMI還威脅著電子設(shè)備的安全性、可靠性和穩(wěn)定性。因此,在設(shè)計(jì)電子產(chǎn)品時(shí),PCB板的設(shè)計(jì)對解決EMI問題至關(guān)重要。
電磁干擾(EMI)的定義
電磁干擾(EMI,Electro MagneTIc Interference),可分為輻射和傳導(dǎo)干擾。輻射干擾就是干擾源以空間作為媒體把其信號(hào)干擾到另一電網(wǎng)絡(luò)。而傳導(dǎo)干擾就是以導(dǎo)電介質(zhì)作為媒體把一 個(gè)電網(wǎng)絡(luò)上的信號(hào)干擾到另一電網(wǎng)絡(luò)。在高速系統(tǒng)設(shè)計(jì)中,集成電路引腳、高頻信號(hào)線和各類接插頭都是PCB板設(shè)計(jì)中常見的輻射干擾源,它們散發(fā)的電磁波就是電磁干擾(EMI),自身和其他系統(tǒng)都會(huì)因此影響正常工作。
針對EMI的PCB板設(shè)計(jì)技巧
1、共模EMI干擾源(如在電源匯流排形成的瞬態(tài)電壓在去耦路徑的電感兩端形成的電壓降)
在電源層用低數(shù)值的電感,電感所合成的瞬態(tài)信號(hào)就會(huì)減少,共模EMI從而減少。
減少電源層到IC電源引腳連線的長度。
使用3-6 mil的PCB層間距和FR4介電材料。
2、減小環(huán)路
每個(gè)環(huán)路都相當(dāng)于一個(gè)天線,因此我們需要盡量減小環(huán)路的數(shù)量,環(huán)路的面積以及環(huán)路的天線效應(yīng)。確保信號(hào)在任意的兩點(diǎn)上只有唯一的一條回路路徑,避免人為環(huán)路,盡量使用電源層。
3、濾波
在電源線上和在信號(hào)線上都可以采取濾波來減小EMI,方法有三種:去耦電容、EMI濾波器、磁性元件。EMI濾波器如下圖所示。
▲濾波器的類型
4、電磁屏蔽
盡量把信號(hào)走線放在同一PCB層,而且要接近電源層或接地層。
電源層要盡量靠近接地層
5、零件的布局 (布局的不同都會(huì)影響到電路的干擾和抗干擾能力)
根據(jù)電路中不同的功能進(jìn)行分塊處理(例如解調(diào)電路、高頻放大電路及混頻電路等),在這個(gè)過程中把強(qiáng)和弱的電信號(hào)分開,數(shù)字和模擬信號(hào)電路都要分開。
各部分電路的濾波網(wǎng)絡(luò)必須就近連接,這樣不僅可以減小輻,這樣可以提高電路的抗干擾能力和減少被干擾的機(jī)會(huì)。
易受干擾的零件在布局時(shí)應(yīng)盡量避開干擾源,例如數(shù)據(jù)處理板上CPU的干擾等。
6、布線的考慮(不合理的布線會(huì)造成信號(hào)線之間的交叉干擾)
不能有走線貼近PCB板的邊框,以免于制作時(shí)造成斷線。
電源線要寬,環(huán)路電阻便會(huì)因而減少。
信號(hào)線盡可能短,并且減少過孔數(shù)目。
拐角的布線不可以用直角方法,應(yīng)以135°角為佳。
數(shù)字電路與模擬電路應(yīng)以地線隔離,數(shù)字地線與模擬地線都要分離,最后接電源地。
7、增加PCB板的介電常數(shù) / 增加PCB板的厚度
增加PCB板的介電常數(shù),可防止靠近板的傳輸線等高頻部分向外輻射;增加PCB板的厚度,盡量減小微帶線的厚度,可以防止電磁線的外溢,同樣可以防止輻射。
責(zé)任編輯:ct
-
pcb
+關(guān)注
關(guān)注
4326文章
23161瀏覽量
399989 -
emi
+關(guān)注
關(guān)注
53文章
3602瀏覽量
128213 -
華強(qiáng)pcb線路板打樣
+關(guān)注
關(guān)注
5文章
14629瀏覽量
43178
發(fā)布評論請先 登錄
相關(guān)推薦
開關(guān)電源PCB板的EMI抑制與抗干擾設(shè)計(jì)
![開關(guān)電源<b class='flag-5'>PCB</b><b class='flag-5'>板</b>的EMI抑制與抗<b class='flag-5'>干擾</b>設(shè)計(jì)](https://file1.elecfans.com/web3/M00/06/59/wKgZO2eJwl6Aewv4AAARcIAYt_s744.png)
如何提高電磁干擾抗擾性
電磁干擾的防護(hù)技術(shù) EMI電磁干擾對通信設(shè)備的影響
EMI電磁干擾如何減少
PCB電路板的層數(shù)對性能的影響
TAS5711怎樣調(diào)整LRC解決抗干擾問題?
PCB板的電磁協(xié)同設(shè)計(jì)
電磁干擾是怎么產(chǎn)生的
何為電磁干擾(EMI)掃描儀,哪里需要它?
![何為<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>(EMI)掃描儀,哪里需要它?](https://file.elecfans.com/web2/M00/9F/D9/poYBAGQ9752APSjeAAAYI1VgEtY574.png)
電磁干擾訓(xùn)練系統(tǒng)原理是什么
淺談電磁干擾系統(tǒng)
這幾招教你解決PCB設(shè)計(jì)中的電磁干擾(EMI)問題
如何減少無源晶振在電路中的電磁干擾
![如何<b class='flag-5'>減少</b>無源晶振在電路中的<b class='flag-5'>電磁</b><b class='flag-5'>干擾</b>](https://file1.elecfans.com/web2/M00/A3/A2/wKgaomT67ZGAW5nQAAAgfBtwHT4841.png)
評論