在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于FPGA的PCB怎樣來測試

PCB線路板打樣 ? 來源:ct ? 2019-10-23 15:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

摘要:為了提高PCB 測試機的測試速度,簡化電路板的設計,提高系統的可重構性和測試算法移植的方便性,提出了一種基于FPGA的PCB測試機的硬件控制系統設計方案。 設計中選用Altera公司的現場可編程門陣列(FPGA)EP1K50,利用EDA設計工具Synplify、ModelsimQuartusⅡ以及Verilog硬件描述語言,完成了控制系統的硬件設計及調試,解決了由常規電路難以實現的問題。

關鍵詞:PCB 測試;可重構FPGA ;PC104 總線;Verilog

引言

PCB 光板測試機基本的測試原理是歐姆定律,其測試方法是將待測試點間加一定的測試電壓,用譯碼電路選中PCB 板上待測試的兩點,獲得兩點間電阻值對應的電壓信號,通過電壓比較電路,測試出兩點間的電阻或通斷情況。 重復以上步驟多次,即可實現對整個電路板的測試。

由于被測試的點數比較多, 一般測試機都在2048點以上,測試控制電路比較復雜,測試點的查找方法以及切換方法直接影響測試機的測試速度,本文研究了基于FPGA的硬件控制系統設計。

硬件控制系統

測試過程是在上位計算機的控制下,控制測試電路分別打開不同的測試開關。測試機系統由以下幾部分構成: 上位計算機PC104 、測試控制邏輯(由FPGA 實現) 、高壓測試電路。 其中上位機主要完成人機交互、測試算法、測試數據處理以及控制輸出等功能。 FPGA 控制高壓測試電路完成對PCB 的測試過程。

本系統以一臺PC104 為上位計算機,以FPGA為核心,通過PC104 總線實現上位機對測試的控制。

FPGA與PC104的接口電路

PC104總線是一種專為嵌入式控制定義的工業控制總線,其信號定義與ISA 總線基本相同。 PC104總線共有4 類總線周期,即8 位的總線周期、16 位的總線周期、DMA 總線周期和刷新總線周期。 16 位的I/O總線周期為3 個時鐘周期,8 位的I/O總線周期為6 個時鐘周期。 為了提高通信的速度,ISA總線采用16 位通信方式,即16 位I/O方式。 為了充分利用PC104的資源,應用PC104的系統總線擴展后對FPGA 進行在線配置。正常工作時通過PC104總線與FPGA進行數據通信。

FPGA與串行A/D及D/A器件的接口

根據測試機系統設計要求,需要對測試電壓及兩通道參考電壓進行自檢,即A/D轉換通道至少有3 路。 兩路比較電路的參考電壓由D/A輸出,則系統的D/A通道要求有兩通道。 為了減少A/D及D/A的控制信號線數,選用串行A/D及D/A器件。 綜合性能、價格等因素, 選用的A/D器件為TLC2543,D/A器件為TLV5618。

TLV5618是TI公司帶緩沖基準輸入(高阻抗)的雙路12 位電壓輸出DAC,通過CMOS 兼容的3線串行總線實現數字控制。器件接收16 位命令字,產生兩路D/A模擬輸出。TLV5618只有單一I/O周期,由外部時鐘SCL K決定,延續16 個時鐘周期,將命令字寫入片內寄存器,完成后即進行D/A轉換。TLV5618讀入命令字是從CS的下降沿開始有效,從下一SCLK的下降沿開始讀入數據,讀入16位數據后即進入轉換周期,直到下次出現CS的下降沿。

TLC2543是TI公司的帶串行控制和11個輸入端的12 位、開關電容逐次逼近型A/D轉換器。 片內轉換器有高速、高精度和低噪音的特點。 TLC2543工作過程分為兩個周期:I/O周期和轉換周期。I/O周期由外部時鐘SCLK決定,延續8、12或16個時鐘周期,同時進行兩種操作: 在SCLK上升沿以MSB方式輸入8位數據到片內寄存器;在SCLK下降沿以MSB 方式輸出8、12、16位轉換結果。轉換周期在I/O周期的最后一個SCLK下降沿開始,直到EOC信號變高,指示轉換完成。 為了與TLV5618的I/O周期一致,采用了MSB方式,使用CS的16 時鐘傳送的時序。

由于這兩種器件都是SPI接口,可將這兩器件連接至同一SPI 總線,通過不同的片選信號對不同的器件操作。 由于SPI接口協議復雜,而且從圖3 可以看出,這兩種器件的時序并沒有用到全部的SPI接口時序。為了實現符合以上邏輯的時序,減少標準SPI 接口IP 核對FPGA資源的浪費, 設計采用Verilog硬件描述語言用同步狀態機(FSM)的設計方法實現,編寫ADC及DAC控制時序。程序實際上是一個嵌套的狀態機,由主狀態機和從狀態機通過由控制線啟動的總線在不同的輸入信號情況下構成不同功能的有限狀態機。 則由圖3 可知,D/A操作有4 個狀態,A/D操作有7個狀態。 兩種狀態中有幾個狀態是相同的,故可用一個有限狀態機完成對串行A/D及D/A的操作。 程序實際上是一個嵌套的狀態機,由主狀態機和從狀態機通過由控制總線啟動的總線在不同的輸入信號情況下構成不同功能的較復雜的有限狀態機。 A/D及D/A操作共用唯一的驅動時鐘(SCLK) 及數據總線(SI、SO)。由于操作的寫周期有16個時鐘周期,讀周期有12個時鐘周期,模塊是在三個嵌套的有限狀態機中完成的。

系統設計中,將AD、DA操作封裝成一單獨模塊,由上層控制模塊輸出命令字及控制信號啟動本模塊的相應操作,操作完成后(進入idle狀態) ,本模塊發出相應狀態信號至上層模塊。

FPGA 程序框架

FPGA 片內程序是整個測試系統正確運行的關鍵。 由自頂向下的FPGA 設計原則,將系統分為5個獨立的模塊, 即通信模塊(ISA) 、測試模塊(TEST) 、AD/DA 模塊、解碼模塊(DECODER) 、RAM 控制模塊(RAMCTL)。

ISA 模塊:系統通信及控制模塊,完成與上位機通信、命令字解釋、控制信號的產生等。系統根據上位機傳送的導通電阻、絕緣電壓等參數啟動ADDA模塊完成參考電壓的輸出;根據測試命令啟動測試模塊完成測試過程。數據在多個同步運行的同步狀態機間傳送,較難控制的是多進程間的數據通信與數據同步。

RAM控制模塊:在測試開始前,上位機將測試點的信息通過總線傳送至ISA模塊, ISA 模塊再將其存放到片內RAM中;測試完成后,將RAM中的測試結果傳送到上位機。 在測試時測試模塊通過讀RAM中測試點的信息來打開相應測試開關,再將測試結果保存到RAM 中。 這樣兩個模塊都要求讀寫RAM 以實現兩個模塊之間的數據共享,這就要求有一控制信號將兩組讀寫信號線分別與RAM模塊相連接,RAM控制模塊即完成此功能。測試模塊(TEST):雖然測試過程有多種,如開關卡自檢、導通測試、絕緣測試等,但測試過程卻是相同的,即測試掃描。 測試的工作過程是:加比較電路參考電壓→打開待測點開關→延時→讀比較器結果→測試另一組測試點。 本模塊是按照不同的操作碼,進入不同的測試過程。 測試結果與測試點編號一起組成13 位數據保存到RAM 中,并將原來測試點的編號信息覆蓋。

解碼模塊(DECODER):這一模塊掛在測試模塊(TEST) 之后,它完成開關編號到實際電路的映射。 由于測試針陣形式不同、譯碼電路與控制電路的硬件設計不同,上級模塊輸出的測試開關信息并不能直接作為輸出控制測試開關電路。 解碼模塊完成這兩者間的轉換。

AD/DA 模塊(AD/DA):設計SPI 總線接口對A/D 及D/A 器件操作,模塊以允許(adenable , daenable) 信號啟動,以busy信號作為轉換完成標志信號,將A/D及D/A操作相對其它模塊進行封裝。系統的每個模塊采用Verilog硬件描述語言編寫,采用多個多層嵌套的同步狀態機(FSM)完成整個系統的邏輯功能;每一模塊應用仿真工具Modelsim完成模塊的功能仿真,系統完成功能測試后;利用Altera 綜合布線工具QuartusII完成系統后仿真及綜合、布線、下載;充分利用Altera公司免費提供的IPcore 對程序模塊進行優化;頂層設計采用方框圖輸入方式,模塊間的數據流由方框圖更直觀地表現出來。

結束語

基于FPGA的PCB測試機的硬件控制系統,提高了PCB測試機的測試速度、簡化電路的設計。此外由于FPGA的可重構特性,為系統的軟件算法以及硬件結構的進一步優化升級打下了良好的基礎,具有良好的應用前景。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4362

    文章

    23458

    瀏覽量

    408379
  • 華強pcb線路板打樣

    關注

    5

    文章

    14629

    瀏覽量

    43839
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    PCB分板應力測試方法和步驟

    PCB機械應力測試的主要目的是評估PCB板在不同環境條件和負載條件下的性能和穩定性。通過應力測試可以發現潛在的設計缺陷、材料缺陷和制造工藝問題,從而采取相應的措施進行改進,以此提高
    的頭像 發表于 06-17 17:22 ?278次閱讀
    <b class='flag-5'>PCB</b>分板應力<b class='flag-5'>測試</b>方法和步驟

    【干貨分享】RP2040 + Cyclone 10 FPGA PCB 設計

    連接到 8 個 LED,用開關控制燈的狀態。同時,將 3 個按鍵連接到 RGB LED 的紅、綠、藍引腳。這是一個非常基礎的測試,用來驗證 FPGA 至少能正常工作,并能接收比特流文件執行相應的功能
    發表于 06-12 16:33

    擁抱開源!一起FPGA開發板啦!

    。 今天,我們懷揣著對開源的熱愛與信仰,發起“擁抱開源——一起FPGA開發板” 項目!無論你是FPGA領域的資深開發者,渴望探索國產芯片的無限可能;還是初入茅廬的技術小白,想要在實踐中學習成長;亦或
    發表于 06-06 14:05

    PCB互連應力測試與溫度沖擊測試的區別

    在當今復雜且精密的PCB實際應用場景中,確保其可靠性至關重要。互連應力測試(IST)與溫度沖擊測試(TC)作為可靠性評估的常用手段,二者在測試對象、原理機制、適配場景以及所遵循的標準規
    的頭像 發表于 04-18 10:29 ?290次閱讀
    <b class='flag-5'>PCB</b>互連應力<b class='flag-5'>測試</b>與溫度沖擊<b class='flag-5'>測試</b>的區別

    如何通過FPGA直接控制DMD?

    想請問TI是否開放DMD的輸入輸出時序,想通過FPGA直接控制DMD,簡化設計,dmd為dlp3010和dlp4500
    發表于 02-25 07:09

    PCB板設計測試點的基本原則

    線路板PCB測試點設置的原則是確保測試的準確性和高效性,同時避免對PCB板造成不必要的損害。以下是一些關鍵的設置原則: 1.測試點的分布?:
    的頭像 發表于 02-08 11:35 ?913次閱讀

    ADS1298測試的給定輸入信號是怎樣的?

    聯的,不同輸入信號下(如頻率60Hz幅值,分別為1mv 和1V)的噪聲水平也不一樣。所以我想知道,測試的給定輸入信號是怎樣的? 以此檢驗該款芯片是否符合我的精度要求
    發表于 01-10 08:11

    Verilog 測試平臺設計方法 Verilog FPGA開發指南

    Verilog測試平臺設計方法是Verilog FPGA開發中的重要環節,它用于驗證Verilog設計的正確性和性能。以下是一個詳細的Verilog測試平臺設計方法及Verilog FPGA
    的頭像 發表于 12-17 09:50 ?1085次閱讀

    PCB可靠性測試:開啟電子穩定之旅

    PCB 承受振動、沖擊的能力。電氣性能測試對絕緣和導通電阻、信號傳輸質量進行檢測。另外,可靠性壽命測試通過長時間運行預估 PCB 使用壽
    的頭像 發表于 10-24 17:36 ?926次閱讀

    PCB上設置測試點的基本原則

    線路板PCB測試點設置的原則是確保測試的準確性和高效性,同時避免對PCB板造成不必要的損害。以下是一些關鍵的設置原則:
    的頭像 發表于 10-22 10:57 ?2067次閱讀

    PCB線路板飛針測試技術,確保電路板品質卓越

    力保障,是電子行業中重要的測試手段之一。 PCB 飛針測試是一種高精度、高效率的測試方法,它通過移動的探針
    的頭像 發表于 09-20 14:18 ?1058次閱讀

    PCB測試架和PCBA測試架的原理與用途

    一站式PCBA智造廠家今天為大家講講PCBA測試架有什么用?PCB與PCBA測試架的原理和用途。在電子制造領域,PCBA測試架是確保電路板質量與可靠性的重要工具。通過模擬實際工作環境,
    的頭像 發表于 09-06 09:23 ?846次閱讀

    PCB板性能測試設備:博森源焊接強度測試

    PCB板被廣泛應用于各行各業,但使用范圍有明確定義。就板材而言,常見的PCB板材共有四種,其基本特點均表現出良好的散熱性與絕緣性。pcb板的性能要求高,一般通過焊接強度測試
    的頭像 發表于 08-17 17:09 ?1155次閱讀
    <b class='flag-5'>PCB</b>板性能<b class='flag-5'>測試</b>設備:博森源焊接強度<b class='flag-5'>測試</b>儀

    FPGA電路設計的一些技巧

    標準就是依照通用I/O數量少的芯片設計電路。 依據電路合理布局分配管腳功能  FPGA的通用I/O功能定義可以依據需求確定。在電路圖設計的步驟中,假如可以依據
    發表于 07-21 20:20

    Xilinx 7系列FPGA PCB設計指導

    引言: 從本文開始,我們陸續介紹下有關7系列FPGA通用PCB設計指導,重點介紹在PCB和接口級別做出設計決策的策略。由于FPGA本身也屬于數字集成電路,文章中的大部分設計策略及概念也
    發表于 07-19 16:56
    主站蜘蛛池模板: aa视频在线观看 | 四虎国产一区二区三区 | 色四月婷婷 | 手机看片神马午夜片 | 精品亚洲午夜久久久久 | 日本加勒比在线视频 | 黄色在线观看网站 | 午夜手机福利 | www.xxxx欧美 | 欧美色视频日本片高清在线观看 | 性色视频在线观看 | 激情五月综合婷婷 | 美女被艹视频网站 | 看全色黄大色大片免费久久 | 久久青草国产手机看片福利盒子 | 男女一进一出抽搐免费视频 | 激情综合在线 | 婷婷色天使在线视频观看 | 国产精品高清久久久久久久 | 夜夜骑天天操 | 六月婷婷激情综合 | 奇米一区二区三区四区久久 | 李老汉的性生生活1全部 | 97理论三级九七午夜在线观看 | 天天干天天舔天天射 | 人人射人人草 | 国产色爽女小说免费看 | 欧美日本免费 | 亚洲人成网站色7799在线播放 | 国产99在线播放免费 | 日日爽天天干 | 4388x17亚洲最大成人网 | 精品玖玖 | 国产三级日本三级日产三级66 | 免费拍拍视频 | 狠狠色综合网站久久久久久久 | 精品卡1卡2卡三卡免费网站视频 | 求网址你懂的手机在线观看网站 | 人人射人人澡 | 在线观看精品国产福利片100 | 手机看片福利盒子久久青 |