常用邏輯電路
在邏輯電路中,輸入和輸出只有兩種狀態(tài),即高電平和低電平。通常以邏輯“1”和“0”表示電平高低。
1、與門
是一個(gè)能夠?qū)崿F(xiàn)邏輯乘運(yùn)算的、多端輸入、單端輸出的邏輯電路。
邏輯解釋:
即如右邊圖所示,當(dāng)開關(guān)A與B當(dāng)中只有全部閉合(即為高電平1)時(shí),才會(huì)有輸出(即燈泡才會(huì)亮)所以在與門電路中,只有輸入的全部條件為高電平“1”時(shí)輸會(huì)有輸出。
語言表達(dá)為:“有0出0,全1出1”
2、或門
是一個(gè)能夠?qū)崿F(xiàn)邏輯加運(yùn)算的、多端輸入、單端輸出的邏輯電路。
邏輯解釋:
即如右邊圖所示,當(dāng)開關(guān)A與B當(dāng)中只要有一個(gè)開關(guān)閉合(即為高電平1)時(shí),就會(huì)有輸出(即燈泡才會(huì)亮)所以在或門電路中,只要輸入的為高電平“1”就會(huì)有輸出。
語言表達(dá)為:“有1出1,全0出0”。
3、非門
是一個(gè)能夠?qū)崿F(xiàn)邏輯非運(yùn)算的、單端輸入、單端輸出的邏輯電路。非就是反,就是否定,也就是輸入與輸出的狀態(tài)總是相反。
邏輯解釋:
如右邊圖所示,當(dāng)開關(guān)K斷開時(shí)燈亮,開關(guān)閉合時(shí)燈滅。如以開關(guān)斷開為燈亮,開關(guān)接通為滅為結(jié)果,則開關(guān)K與燈泡的因果關(guān)系為非邏輯關(guān)系。
語言表達(dá)為:“有0出1,有1出0”。
復(fù)合邏輯門電路
1、與非門
將一個(gè)與門與一個(gè)非門聯(lián)接起來就構(gòu)成了一個(gè)與非門。
根據(jù)與門和非門的邏輯功能,可以列出與非門邏輯關(guān)系真值表。其邏輯功能的特點(diǎn)是:“當(dāng)輸入全為1,輸出為0;只要輸入有0,輸出就為1”。
真值表如下:
2、或非門
將一個(gè)或門與一個(gè)非門聯(lián)接起來就構(gòu)成了一個(gè)或非門。
根據(jù)或門和非門的邏輯功能,可以列出與非門邏輯關(guān)系真值表。其邏輯功能的特點(diǎn)是:“當(dāng)輸入全為0,輸出為1;只要輸入有1,輸出就為0”。
真值表如下:
3、異或門
異或門只有兩個(gè)輸入端和一個(gè)輸出端。
其邏輯功能的特點(diǎn)是:“當(dāng)兩個(gè)輸入端一個(gè)為0,另一個(gè)為1時(shí),當(dāng)兩個(gè)輸入端均為1或均為0時(shí),輸出為0”。
真值表如下:
異或門的作用是:把兩路信號(hào)進(jìn)行比較,判斷是否相同。當(dāng)兩路輸入信號(hào)不同,即一個(gè)為高電平,一個(gè)為低電平時(shí),輸出為高電平。反之當(dāng)兩個(gè)輸出端信號(hào)相同時(shí),即為高電平或低電平時(shí),輸出為低電平”。
-
邏輯電路
+關(guān)注
關(guān)注
13文章
502瀏覽量
43210 -
與門
+關(guān)注
關(guān)注
0文章
22瀏覽量
3719 -
華秋DFM
+關(guān)注
關(guān)注
20文章
3503瀏覽量
5301
發(fā)布評(píng)論請先 登錄
時(shí)序邏輯電路概述
組合邏輯電路的分析與設(shè)計(jì)-邏輯代數(shù)

數(shù)字邏輯電路
組合邏輯電路實(shí)驗(yàn)原理

組合邏輯電路和時(shí)序邏輯電路比較_組合邏輯電路和時(shí)序邏輯電路有什么區(qū)別

組合邏輯電路分析和設(shè)計(jì)方法,常用的邏輯電路有哪些?冒險(xiǎn)現(xiàn)象的概述

一文詳解芯片的邏輯電路
組合邏輯電路和時(shí)序邏輯電路的區(qū)別和聯(lián)系

時(shí)序邏輯電路的分析方法

評(píng)論