在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA的設計中為什么避免使用鎖存器

454398 ? 來源:科學計算technomania ? 作者:貓叔 ? 2020-11-16 11:42 ? 次閱讀

前言

FPGA的設計中,避免使用鎖存器是幾乎所有FPGA工程師的共識,Xilinx和Altera也在手冊中提示大家要慎用鎖存器,除非你明確知道你確實需要一個latch來解決問題。而且目前網上大多數文章都對鎖存器有個誤解,我們后面會詳細說明。

這篇文章,我們包含如下內容:
①鎖存器、觸發器和寄存器的原理和區別,為什么鎖存器不好?
② 什么樣的代碼會產生鎖存器?
③ 為什么鎖存器依然存在于FPGA中?

鎖存器、觸發器和寄存器的原理和區別,為什么鎖存器不好?

鎖存器、觸發器和寄存器它們的英文分別為:Latch、Flip-Flop、Register。我們對這三個單詞的翻譯真的是非常直觀,從名字就能大概猜出它們的含義。

鎖存器

1. 什么是鎖存器?

鎖存器就是用來存儲狀態信息,就是將這個狀態一直保持。鎖存器對脈沖的電平敏感,也就是電平觸發,在有效的電平下,鎖存器處于使能狀態,輸出隨著輸入發生變化,此時它不鎖存信號,就像一個緩沖器一樣;在鎖存器沒有使能時,則數據被鎖住,輸入信號不起作用,此時輸出一直為鎖存的狀態信息。我們常見的鎖存器有SR鎖存器、D鎖存器、JK鎖存器等。

2. 鎖存器的工作過程

我們以最簡單的D鎖存器為例來說明鎖存器的工作過程,D鎖存器有3個接口,也可以認為是4個,因為輸出的兩個Q和Q只是單純的反向關系。


其中D為輸入信號,當E為高時,輸出Q即為輸入的D;當E為低時,Q保持E為高時的最后一次狀態,也就是鎖存過程。


3. 為什么鎖存器不好?

從上面的圖中可以看出,鎖存器對毛刺不敏感,很容易在信號上產生毛刺;而且也沒有時鐘信號,不容易進行靜態時序分析。正是因為這兩個原因,我們在FPGA設計時,盡量不用鎖存器。

當然,目前網上還有一種說法是FPGA中只有LUT和FF的資源,沒有現成的Latch,所以如果要用Latch,需要更多的資源來搭出來。但這一觀點,是錯誤的,我們后面會有專門的講解。

觸發器

1. 什么是觸發器

觸發器(Flip-Flop,簡寫為 FF),也叫雙穩態門,又稱雙穩態觸發器。在中國臺灣及中國香港譯作“正反器”,是一種具有兩種穩態的用于儲存的組件,可記錄二進制數字信號“1”和“0”。

FPGA工程師,對觸發器再熟悉不過了,D觸發器應該是我們平時寫程序中用到最多的element。除了D觸發器,常見的觸發器還有T觸發器、SR觸發器、JK觸發器等。觸發器對脈沖邊沿敏感,其狀態只在時鐘脈沖的上升沿或下降沿的瞬間改變。

2. 觸發器的工作過程

我們以D觸發器為例來說明觸發器的工作過程,D觸發器接口如下:


觸發器只在時鐘邊沿時起作用,所以哪怕輸入的信號中有毛刺,輸出還是比較干凈的。


還有一點需要了解的是,FPGA中最小的單元是門電路,門電路又組成了鎖存器,鎖存器組成了寄存器。

寄存器

用來存放數據的一些小型存儲區域,用來暫時存放參與運算的數據和運算結果,它被廣泛的用于各類數字系統和計算機中。其實寄存器就是一種常用的時序邏輯電路,但這種時序邏輯電路只包含存儲電路。寄存器的存儲電路是由鎖存器或觸發器構成的,因為一個鎖存器或觸發器能存儲1位二進制數,所以由N個鎖存器或觸發器可以構成N位寄存器。工程中的寄存器一般按計算機中字節的位數設計,所以一般有8位寄存器、16位寄存器等。

什么樣的代碼會產生鎖存器?

在組合邏輯中,如果條件描述不全就會容易產生Latch:
? if語句中缺少了else語句
? case語句中沒有給出全部的情況。

也就是下面的情況:

always @ *
begin
    if(en==1)
        q <= d;
end
input [1:0]d;
always @ (d)
begin
    case(d)
    0:       q0 <= 1'b1;
    1:       q2 <= 1'b1;
    2:       q2 <= 1'b1;
    3:       q3 <= 1'b1;
    default: q4 <= 1'b1;
end

這個前提是組合電路中,在時序電路的if語句中,及時沒有else,也不會綜合出Latch的。

上面這兩種寫法容易出現在什么地方呢?最常見的就是狀態機,我見過不少的FPGA工程師在寫狀態機時,case語句中沒有給出變量的全部情況。

為什么鎖存器依然存在于FPGA中?

我們在前面說過網上有一種說法是:FPGA中只有LUT和FF的資源,沒有現成的Latch,所以如果要用Latch,需要更多的資源來搭出來。這種說法是錯誤的,因為在Xilinx的FPGA中,6 系列之前的器件中都有Latch;6系列和7系列的FPGA中,一個Slice中有50%的storage element可以被配置為Latch或者Flip-Flop,另外一半只能被配置為Flip-Flop。比如7系列FPGA中,一個Slice中有8個Flip-Flop,如果被配置成了Latch,該Slice的另外4個Flip-Flop就不能用了。這樣確實造成了資源的浪費。


在UltraScale的FPGA中,所有的storage element都可以被配置成Flip-Flop和Latch。


我們以下面的代碼來說明Flip-Flop和Latch在Ultrascale的FPGA中Implementation后的結果。

Flip-Flop代碼:

module FF_top(
 input              clk,
 input [3:0]        data_i,
 input              data_ie,  //enable
 output reg [3:0]   o_latch
    );

always @ ( posedge clk )
begin
    if(data_ie)
        o_latch <= data_i;
end  

endmodule

Latch代碼:

module latch_top(
 input [7:0]        data_i,
 input              data_ie,  //enable
 output reg [7:0]   o_latch
    );

always @ * 
begin
    if(data_ie)
        o_latch[3:0] <= data_i[3:0];
end  


endmodule

Flip-Flop實現后的Schematic和Device如下:


Latch實現后的Schematic和Device如下:


可以看出,在使用Flip-Flop時,storage element被綜合成了FDRE,也就是觸發器;當使用Latch電路時,storage element被綜合成了LDCE。

所以,FPGA中沒有Latch的說法在Xilinx的FPGA中是不對的。

最后一個問題,既然Latch有這么多的問題,那為什么FPGA中還要保留?

① 首先就是因為FPGA電路的靈活性,保留Latch并不影響FPGA的資源,因為storage element可以直接被配置為Flip-Flop。

② 其次就是有些功能是必須要使用Latch的,比如很多處理器的接口就需要一個Latch來緩存數據或地址。

最后要說明的一點是:鎖存器雖然在FPGA中不怎么被使用,但在CPU中卻很常見,因為鎖存器比Flip-Flop快很多。

編輯:hfy


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1642

    文章

    21920

    瀏覽量

    612082
  • 鎖存器
    +關注

    關注

    8

    文章

    919

    瀏覽量

    42012
  • 觸發器
    +關注

    關注

    14

    文章

    2029

    瀏覽量

    61762
收藏 人收藏

    評論

    相關推薦

    D的基本實現

    在Verilog HDL實現(Latch)通常涉及對硬件描述語言的基本理解,特別是關于信號如何根據控制信號的變化而保持或更新其值。
    的頭像 發表于 08-30 10:45 ?1296次閱讀

    的基本輸出時序

    在深入探討的輸出時序時,我們需要詳細分析在不同控制信號下的行為表現,特別是控制信號(
    的頭像 發表于 08-30 10:43 ?923次閱讀

    SR的功能有哪些?

    信號滿足一定的條件時,SR可以將輸入信號存儲在內部,并通過輸出端將存儲的信息傳遞給其他電路。 保持功能 SR器具有保持功能,即在沒
    的頭像 發表于 08-28 10:55 ?1522次閱讀

    SR有約束項的原因

    SR作為數字電路的一個基礎元件,其設計和使用過程存在約束項的原因是多方面的。這些約束項旨在確保SR
    的頭像 發表于 08-28 10:51 ?954次閱讀

    rs不定狀態的含義是什么

    RS(Reset-Set Latch)的不定狀態,是指在特定輸入條件下,
    的頭像 發表于 08-28 10:42 ?1238次閱讀

    d解決了sr的什么問題

    D(Data Latch)和SR(Set-Reset Latch)是數字電路中常見的
    的頭像 發表于 08-28 09:16 ?939次閱讀

    常用的d型號有哪些

    D是一種常見的數字邏輯電路,用于存儲一個二進制位的狀態。以下是一些常用的D型號及其特
    的頭像 發表于 08-28 09:13 ?1424次閱讀

    的結構組成及工作原理

    (latch)是數字電路的一種基本存儲單元,用于存儲和保持一個或多個位的狀態。
    的頭像 發表于 08-28 09:09 ?1333次閱讀

    rs和sr有什么區別嗎

    RS和SR是數字電路兩種常見的存儲單元
    的頭像 發表于 07-23 14:15 ?1951次閱讀

    的組成、功能及應用

    (Latch)是一種具有記憶功能的數字電路元件,用于存儲和保持數字信號的狀態。在數字
    的頭像 發表于 07-23 11:32 ?4019次閱讀

    電路通過什么觸發的

    (Latch)是一種在數字電路中廣泛使用的存儲元件,它能夠存儲一位二進制信息。電路的
    的頭像 發表于 07-23 11:31 ?791次閱讀

    電路的中間是什么元件

    電路概述 定義與功能 (Latch)是數字電路
    的頭像 發表于 07-23 11:29 ?582次閱讀

    原態和新態的定義

    (Latch)是一種存儲單元,用于存儲一位二進制信息。在數字電路
    的頭像 發表于 07-23 10:21 ?975次閱讀

    工作時是什么觸發方式

    (Latch)是一種存儲電路,用于存儲一位二進制信息。在數字電路設計中非常常見,它可
    的頭像 發表于 07-23 10:17 ?748次閱讀

    是時序邏輯電路嗎

    在數字電子學(Latch)和觸發(Flip-Flop)是兩種基本的存儲元件,它們在數字系統
    的頭像 發表于 07-23 10:16 ?567次閱讀
    主站蜘蛛池模板: 日本a在线看 | 欧美aaaaaaaaa| 两性色午夜视频免费播放 | 色播视频网站 | 午夜亚洲视频 | 狼干综合| 色综合激情丁香七月色综合 | 夜夜夜爽| 中文字幕va一区二区三区 | 亚洲亚洲人成网站在线观看 | 日a在线| 久久午夜国产片 | 亚洲成在人线中文字幕 | 欧美猛交xxxx免费看 | 精品99久久 | 亚洲情网 | 天天插天天爽 | 51国产午夜精品免费视频 | 色婷婷综合激情 | 色天使视频 | 亚洲欧美在线视频免费 | 激激婷婷综合五 | 色激情网 | 天天舔天天干天天操 | 72种姿势欧美久久久久大黄蕉 | 国产无套视频在线观看香蕉 | 网站黄色在线观看 | 日本加勒比在线播放 | 欧美视频小说 | 黄网免费 | 欧美色啪 | 手机看片日韩1024 | 免费国产在线视频 | 久久天天躁狠狠躁夜夜不卡 | 亚洲一区二区三区麻豆 | 特级毛片永久久免费观看 | 成 人色 网 站 欧美大片在线观看 | 天堂网www天堂在线网 | 欧美一区二区三区性 | 天天操天天插天天干 | 黄色国产网站 |