91在线观看视频-91在线观看视频-91在线观看免费视频-91在线观看免费-欧美第二页-欧美第1页

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA的設計中的時鐘使能電路

454398 ? 來源:博客園 ? 作者:fpga_hjh ? 2020-11-10 13:53 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

時鐘使能電路是同步設計的重要基本電路,在很多設計中,雖然內部不同模塊的處理速度不同,但是由于這些時鐘是同源的,可以將它們轉化為單一的時鐘電路處理。在FPGA的設計中,分頻時鐘和源時鐘的skew不容易控制,難以保證分頻時鐘和源時鐘同相。故此推薦采用使用時鐘使能的方法,通過使用時鐘使能可以避免時鐘“滿天飛”的情況,進而避免了不必要的亞穩態發生,在降低設計復雜度的同時也提高了設計的可靠性。

我們可以利用帶有使能端的D觸發器來實現時鐘使能的功能。

在上圖中clk1x是CLK的四分頻后產生的時鐘,clk1x_en是與clk1x同頻的時鐘使能信號,用clk1x_en作為DFF的使能端,D端的數據只有在clk1x_en有效地時候才能打入D觸發器,從而在不引入新時鐘的前提,完成了下圖電路一致的邏輯功能。

在某系統中,前級數據輸入位寬為8,而后級的數據輸出位寬32,我們需要將8bit的數據轉換成32bit的數據,因此后級處理的時鐘頻率為前級的1/4,若不使用時鐘時能,則就要將前級時鐘進行4分頻來作為后級處理的時鐘,這種設計方法會引入新的時鐘域,為了避免這種情況,我們采用了時鐘時能的方法來減少設計的復雜度。

module gray
(
    input clk,
    input rst_n,
    input [7:0] data_in,
    output reg [31:0] data_out,
    output reg clk1x_en
);

reg [1:0] cnt;
reg [31:0] shift_reg;

always @ (posedge clk,negedge rst_n)
begin
    if(!rst_n)
        cnt <= 2'b0;
     else
        cnt <= cnt +1'b1;
end 

always @ (posedge clk,negedge rst_n)
begin
    if(!rst_n)
        clk1x_en <= 1'b0;
    else if(cnt ==2'b01)
        clk1x_en <= 1'b1;
    else
        clk1x_en <= 1'b0;
end

always @ (posedge clk,negedge rst_n)
begin
    if(!rst_n)
        shift_reg <= 32'b0;
    else
        shift_reg <= {shift_reg[23:0],data_in};
end

always @ (posedge clk,negedge rst_n)
begin
    if(!rst_n)
        data_out<= 32'b0;
    else if(clk1x_en==1'b1)//僅在clk1x_en為1時才將shift_reg的值賦給data_out
        data_out<=shift_reg;
end 

endmodule 

編輯:hfy

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1645

    文章

    22050

    瀏覽量

    618490
  • D觸發器
    +關注

    關注

    3

    文章

    173

    瀏覽量

    48764
  • 時鐘電路
    +關注

    關注

    10

    文章

    243

    瀏覽量

    51388
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    PLL技術在FPGA的動態調頻與展頻功能應用

    隨著現代電子系統的不斷發展,時鐘管理成為影響系統性能、穩定性和電磁兼容性(EMI)的關鍵因素之一。在FPGA設計,PLL因其高精度、靈活性和可編程性而得到廣泛應用,本文將深入探討PLL技術在
    的頭像 發表于 06-20 11:51 ?1156次閱讀
    PLL技術在<b class='flag-5'>FPGA</b><b class='flag-5'>中</b>的動態調頻與展頻功能應用

    Leadway電源模塊的使信號是如何作用的

    在電機控制系統,Leadway電源模塊的使信號(Enable Signal)是協調電源啟停與電機驅動的核心控制邏輯之一。其作用不僅限于簡單的通斷控制,更涉及系統安全、能耗管理及多設備協同。
    發表于 05-15 09:38

    電容在時鐘電路的應用有哪些

    時鐘電路精密的運行體系,電容器扮演著不可或缺的角色。從凈化信號到穩定傳輸,從調節頻率到優化電源,電容以其獨特的電氣特性,在不同環節發揮關鍵作用。本文將深入解析電容在時鐘
    的頭像 發表于 05-05 15:55 ?369次閱讀

    時鐘電路的組成與設計要點介紹

    在數字電子系統的運行時鐘電路掌控著各部件協同工作的節奏。它通常由時鐘發生器、時鐘分頻器、時鐘
    的頭像 發表于 05-05 15:40 ?616次閱讀

    FPGA時序約束之設置時鐘

    Vivado時序分析工具默認會分析設計中所有時鐘相關的時序路徑,除非時序約束設置了時鐘組或false路徑。使用set_clock_groups命令可以使時序分析工具不分析
    的頭像 發表于 04-23 09:50 ?468次閱讀
    <b class='flag-5'>FPGA</b>時序約束之設置<b class='flag-5'>時鐘</b>組

    stm32h7s78 rcc pll2時鐘使失敗的原因?

    調用了 systemclock update 函數,然后對 sdmmc 進行了初始化,看到在使 sdmmc 時鐘時, pll2 相應的時鐘輸出位沒有被成功置 1,但同樣設置 ltdc
    發表于 03-14 10:33

    請問ADC32xx的時鐘FPGA直接輸出嗎?

    大家好,我的ADC32XX 采樣率為125M,將轉換后的數據發送給FPGA,請問ADC32xx的時鐘FPGA直接輸出嗎?FPGA IO口是3.3V的,如果是這樣的話是不是得電平轉換
    發表于 01-02 08:30

    FPGA給ADS826模數轉換器提供60MHz的時鐘,就會有很大噪聲,怎么解決?

    AD時鐘時放大器OPA690能夠正常放大,當用FPGA給AD提供60MHz的時鐘,就會有很大噪聲,采集的數據也都是噪聲,怎么解決?有沒有推薦的ADS826采集電路的PCB布局布線?(附
    發表于 01-02 06:02

    FPGA驅動DAC5672輸出1MHz正弦波,在實際電路卻沒有任何輸出是怎么回事?

    我用FPGA驅動DAC5672輸出1MHz正弦波,通過quartus的邏輯分析儀觀察到正確的正弦輸出,但在實際電路卻沒有任何輸出,我
    發表于 12-31 07:20

    如果用FPGA采集AD1672,如何保障FPGA時鐘同1672時鐘一致?

    第一次用這種AD芯片,買了個開發板,發現,開發板母板上沒有晶振。請教幾個問題。 1。母板上用的時鐘是SCLK作為源時鐘嗎? 2、如果用FPGA采集AD1672,如何保障FPGA
    發表于 12-24 06:17

    DAC5675用外部時鐘,數據FPGA給,FPGA不用采集時鐘不同步發數據可以嗎?

    DAC5675用外部時鐘,數據FPGA給,FPGA不用采集時鐘不同步發數據可以嗎
    發表于 11-25 06:36

    FPGA做深度學習走多遠?

    出現時鐘偏移,使 FPGA 無法正確同步,最終死機。 三、FPGA 內部狀態方面 配置丟失:某些 FPGA 在電源不穩定的情況下可能會丟失配
    發表于 09-27 20:53

    如何處理時鐘電路的常見故障

    處理時鐘電路的常見故障是一個涉及多個步驟和細節的過程,需要仔細分析和逐步排查。時鐘電路在電子設備扮演著至關重要的角色,負責提供穩定的
    的頭像 發表于 09-09 16:49 ?2788次閱讀

    FPGA如何消除時鐘抖動

    FPGA(現場可編程門陣列)設計,消除時鐘抖動是一個關鍵任務,因為時鐘抖動會直接影響系統的時序性能、穩定性和可靠性。以下將詳細闡述FPGA
    的頭像 發表于 08-19 17:58 ?2797次閱讀

    分享一本書 《從零開始設計 FPGA 最小系統》

    , 只包括 FPGA 必要的控制電路。 一般所說的 FPGA 的最小系統主要包括:FPGA 芯片、下載電路、外部
    發表于 07-26 07:24
    主站蜘蛛池模板: 久操资源在线 | 色黄在线观看 | 国产婷婷色 | 亚欧色视频在线观看免费 | 三级在线看| 五月天婷婷丁香花 | 在线观看免费观看 | 国产午夜精品久久理论片小说 | 直接看黄的网站 | 亚洲日本一区二区三区在线不卡 | 欧美黄色免费大片 | 婷婷丁香激情 | 1024国产高清精品推荐 | 日本www色视频 | 国产成人无精品久久久久国语 | 国产中日韩一区二区三区 | 全黄毛片| 人人干视频 | 亚洲一级特黄特黄的大片 | 在线视频 一区二区 | 欧美一级视频在线观看欧美 | 国产午夜久久精品 | 四虎永久精品免费网址大全 | 四虎国产精品成人永久免费影视 | 97人人艹| 亚洲精品播放 | 亚洲一区二区三区中文字幕 | 亚洲综合区图片小说区 | 丁香六月色婷婷综合网 | 亚洲好骚综合 | 91高清在线成人免费观看 | 天天看天天摸天天操 | 亚洲美女视频一区 | 韩国床戏合集三小时hd中字 | 亚洲综合在线最大成人 | 色播视频网站 | 天天干人人干 | 久久伊人草 | 日本黄色录像 | 亚洲欧美在线一区二区 | 亚洲乱码尤物193yw在线播放 |