作者:付漢杰,hankf@xilinx.com,文章轉載自:博客園
不同使用場景,對芯片的性能和功耗要求不一樣。為了測試Xilinx MPSoC PS側的最低功耗,基于ZCU106單板做了功耗優化。為了方便,使用最簡單的軟硬件環境。軟件使用死循環做串口打印,硬件保留了如下模塊。
A. A53 0
B. QSPI flash Dual Parallel
C. I2C 0/1
D. PMU
E. UART 0
F. GPIO MIO
G. SWDT 0/1
H. TTC 0/1/2/3
I. DDR 16-bit
J. DPLL/RPLL
在關閉其他外設,盡可能降低各個模塊的頻率后,FPD功耗是447mw,LPD是136mw。作為對比,Vivado使用ZCU106單板建立工程,使用默認設置,FPD功耗是1452mw,LPD是339mw。可以看到,新設計節省了相當大的功耗。當然,具體的產品使用場景,可能有性能和功能要求。能達到什么效果,還需要根據產品要求再做評估。
優化后的功耗
優化前的功耗
責任編輯:xj
原文標題:【資深工程師分享】ZCU106 MPSoC 功耗優化
文章出處:【微信公眾號:FPGA開發圈】歡迎添加關注!文章轉載請注明出處。
-
Xilinx
+關注
關注
73文章
2182瀏覽量
124392 -
單板
+關注
關注
0文章
32瀏覽量
11063 -
MPSoC
+關注
關注
0文章
200瀏覽量
24626
原文標題:【資深工程師分享】ZCU106 MPSoC 功耗優化
文章出處:【微信號:FPGA-EETrend,微信公眾號:FPGA開發圈】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
高端電流檢測運算放大器CN106
英諾達推出RTL功耗優化工具
如何實現藍牙模塊的功耗優化?

AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評估套件

如何優化單片機項目的功耗
Multi-Scaler IP的Linux示例以及Debug(上)

評論