在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

開關噪聲,以及在開關電源設計無法充分濾波時,PCB電路會受哪些影響

Sq0B_Excelpoint ? 來源:亞德諾半導體 ? 作者:亞德諾半導體 ? 2020-11-03 18:02 ? 次閱讀

緊迫的時間表有時會讓工程師忽略除了 VIN、 VOUT和負載要求等以外的其他關鍵細節,將PCB應用的電源設計放在事后再添加。遺憾的是,后續生產PCB時,之前忽略的這些細節會成為難以診斷的問題。例如,在經過漫長的調試過程后,設計人員發現電路會隨機出現故障,比如,因為開關噪聲,導致隨機故障的來源則很難追查。

選擇繁多 對于特定的電源設計,可能有多種可行的解決方案。在下面的示例中,我們將介紹多種選擇,例如單芯片電源與多電壓軌集成電路(IC)。我們將評估成本和性能取舍。探討低壓差(LDO)穩壓器與開關穩壓器(一般稱為降壓或升壓穩壓器)之間的權衡考量。還將介紹混合方法(即LDO穩壓器和降壓穩壓器的混合與匹配),包括電壓輸入至輸出控制(VIOC)穩壓器解決方案。 在本文中,我們將分析開關噪聲,以及在開關電源設計無法充分濾波時,PCB電路會受哪些影響。從總體設計角度來看,還需考慮成本、性能、實施和效率等因素。 例如,如何根據給定的一個或多個電源實現多電源拓撲優化設計?我們將藉此深入探討設計、IC接口技術、電壓閾值電平,以及哪類穩壓器噪聲會影響電路。我們將分析一些基本邏輯電平,例如5 V、3.3 V、2.5 V和1.8 V晶體管-晶體管邏輯(TTL)、互補金屬氧化物半導體(CMOS),及其各自的閾值要求。 本文還會提及正發射極耦合邏輯(PECL)、低壓PECL(LVPECL)和電流模式邏輯(CML)等先進邏輯,但不會詳細介紹。這些都是超高速接口,對于它們來說,低噪聲電平非常重要。設計人員需要知道如何避免信號擺幅引起的這些問題。 在電源設計中,成本和性能要求并存,所以設計人員必須仔細考慮邏輯電平和對干凈電源的要求。在公差和噪聲方面,通過設計實現可靠性并提供適當裕量,也可以避免生產問題。 設計人員需要了解與電源設計相關的權衡考量:哪些可實現?哪些可接受?如果設計達不到要求的性能,那么設計人員必須重新審視選項和成本,以滿足規格要求。例如,多軌器件(例如 ADP5054)可以在保持成本高效的同時提供所需的性能優勢。

典型設計示例

我們先來舉個設計示例。圖1顯示將12 V和3.3 V輸入電源作為主電源的電路板框圖。主電源必須降壓,以便針對PCB應用產生5 V、2.5 V、1.8 V,甚至3.3 V電壓。如果外部3.3 V電源能夠提供足夠的電源和低噪聲,那么可以直接使用3.3 V輸入電軌,無需額外調節,以免產生額外成本。如果不能,則可以使用12 V輸入電軌,通過降壓至PCB應用所需的3.3 V來滿足電源要求。

圖1.需要多軌電源解決方案的應用電路板概覽。

邏輯接口概述

PCB一般使用多個電源。IC可能僅使用5 V電源;或者,它可能要求多個電源,輸入/輸入接口使用5 V和3.3 V,內部邏輯使用2.5 V,低功耗休眠方式使用1.8 V。低功耗模式可能始終開啟,用于定時器功能、管理等邏輯,或用于中斷時啟用喚醒模式,或者用于IRQ引腳,以啟用IC功能并為其供電,也就是5 V、3.3 V和2.5 V電源。所有這些或其中部分邏輯接口通常都在IC內部。

圖2顯示了標準邏輯接口電平,包括各種TTL和CMOS閾值邏輯電平,以及它們可接受的輸入和輸出電壓邏輯定義。在本文中,我們將討論何時將輸入邏輯驅動至低電平(用輸入電壓低 (VIL)表示),何時驅動至高電平(用輸入邏輯電平高 VIH表示)。我們將重點分析VIL,即圖2中標記為“Avoid”的閾值不確定區域。

在所有情況下,必須考慮±10%的電源公差。圖3顯示了高速差分信號。本文將著重探討圖2所示的標準邏輯電平。

圖2.標準邏輯接口電平。

開關噪聲

未經過充分濾波時,開關穩壓器降壓或升壓電源設計可能產生幾十毫伏至幾百毫伏的開關噪聲,尖峰可能達到400 mV至600 mV。所以,了解開關噪聲是否會給使用的邏輯電平和接口造成問題非常重要。

安全裕度 為確保提供合適的安全裕度,實現可靠的PSU,一條設計經驗法則是采用最糟糕情況下的–10%公差。例如,對于5 V TTL,0.8 V的VIL變成0.72 V,對于1.8 V CMOS,0.63 V的VIL變成0.57 V,閾值電壓(VTH)也相應降低(5 V TTL VTH= 1.35 V,1.8 V CMOS VTH= 0.81 V)。開關噪聲(VNS)可能為幾十毫伏到幾百毫伏。此外,邏輯電路本身也會產生信號噪聲(VN),即干擾噪聲。總噪聲電壓(VTN= VN + VNS)可能在100 mV至800 mV之間。將VTN添加至標稱信號中,以生成總信號電壓(VTSIG):實際的總信號(VTSIG= VTSIG+ VTN)會影響閾值電壓(VTH),進一步擴大了avoid區域。VTH區域內的信號電平是不確定的,在該區域內,邏輯電路可以任意隨機翻轉;例如,在最糟糕的情形下,會錯誤觸發邏輯1,而不是邏輯0。

圖3.高速差分邏輯接口電平。

多軌PSU注意事項和提示

通過了解接口輸入和IC內部邏輯的閾值電平,我們現在知道哪些電平會觸發正確的邏輯電平,哪些會(意外)觸發錯誤的邏輯電平。問題在于:要滿足這些閾值,電源的噪聲性能需要達到什么水平?低壓差線性穩壓器噪聲很低,但在高壓降比下卻并不一定高效。開關穩壓器可以有效降壓,但會產生一些噪聲。高效低噪的電源系統應包含這兩種電源的組合。本文著重介紹各種組合,包括在開關穩壓器后接LDO穩壓器的混合方法。

(在需要時)最大化效率和最小化噪聲的方法 從圖1所示的設計示例可以看出,為了充分提高5 V穩壓的效率并盡可能降低開關噪聲,需要分接12 V電路并使用降壓穩壓器,例如 ADP2386。從標準邏輯接口電平來看,5 V TTL VIL和 5 V CMOS VIL分別是0.8 V和1.5 V,僅使用開關穩壓器時,也具備適當的裕度。對于這些電軌,通過使用降壓拓撲可實現效率最大化,而開關噪聲則低于采用5 V(TTL和CMOS)技術時的 VIL。通過使用降壓穩壓器(例如圖4a所示的ADP2386配置),效率可以高達95%,如ADP2386的典型電路和效率曲線圖所示(見圖4b)。如果在此設計中使用噪聲較低的LDO穩壓器,從VIN到VOUT的7 V壓降會導致消耗大量內部功率,一般表現為產生熱量和損失效率。為了以少量額外成本實現可靠設計,在降壓穩壓器后接LDO穩壓器來產生5 V電壓也是一項額外優勢。

圖4.ADP2386的(a)典型電路和(b)效率曲線圖。

圖5.典型的ADP125應用。

2.5 V和1.8 V CMOS的 VIL分別是0.7 V和0.63 V。遺憾的是,此邏輯電平的安全裕度尚不足以避免開關噪聲。要解決此問題,有兩種方案可選。第一種:如果圖1所示的外部3.3 V電源具備足夠功率且噪聲極低,則分接這個外部3.3 V電源,并使用線性穩壓器(LDO穩壓器),例如 ADP125 (圖5)或 ADP1740來獲得2.5 V和1.8 V電源。注意,從3.3 V到1.8 V有1.5 V壓降。如果此壓降會導致問題,則可以使用混合方法。第二種:如果外部3.3 V電源的噪聲不低,或不能提供足夠功率,則分接12 V電源,通過降壓穩壓器后接LDO穩壓器來產生3.3 V、2.5 V和1.8 V電源;混合方法如圖6所示。 加入LDO穩壓器會稍微增加成本和板面積以及少量散熱,但要實現安全裕度,有必要作出這些取舍。使用LDO穩壓器會小幅降低效率,但可以通過保持 VIN至 VOUT的少量壓降,使這種效率降幅達到最低:3.3 V至2.5 V,保持0.8 V,或3.3 V至1.8 V,保持1.5 V。可以使用帶VIOC功能的穩壓器盡可能提高效率和瞬變性能。VIOC可以調節上游開關穩壓器的輸出,從而在LDO穩壓器兩端保持合理的壓降。帶VIOC功能的穩壓器包括 LT3045、 LT3042 和 LT3070-1。 LT3070-1是一款5 A、低噪聲、可編程輸出、85 mV低壓差線性穩壓器。如果必須使用LDO穩壓器,則存在散熱問題,其中功耗= VDROP× I。例如,LT3070-1支持3 A,穩壓器兩端的功率降幅(或功耗)典型值為3 A × 85 mV = 255 mW。相比壓差為400 mV,輸出電流同樣為3 A,功耗為1.2 W的一些典型LDO穩壓器,LT3070-1的功耗僅為其五分之一。 或者,我們可以使用混合方法,以犧牲成本為代價來提高效率。圖6中效率和性能均得到優化,其中先使用降壓穩壓器(ADP2386)將電壓降至允許的最低電壓,盡量提高效率,后接一個LDO穩壓器(ADP1740)。

圖6.使用ADP2386和ADP1740組合的混合拓撲。

此練習提供一個通用設計示例,用于顯示一些拓撲和技術。但是,也不能忘記考慮其他因素,例如IMAX、成本、封裝、壓降等。 也提供低噪聲降壓和升壓穩壓器選項,例如SilentSwitcherregulators,它具備極低的噪聲和低EMI。例如,從性能、封裝、尺寸和布局區域來看, LT8650S 和 LTC3310S 具有成本高效特性。

封裝、功率、成本、效率和性能取舍 量產PCB設計通常要求使用緊湊的多軌電源,以實現高功率、高效率、出色的性能和低噪聲。例如,ADP5054四通道降壓穩壓器為FPGA等應用提供高功率(17 A)單芯片多軌電源解決方案,如圖7所示。整個電源解決方案約41 mm × 20 mm大小。ADP5054本身的大小僅為7 mm × 7 mm,可以提供17 A總電流。要在緊湊空間內實現極高的功率電平,可以考慮使用ADI的μModuleregulators,例如 LTM4700,可以在15 mm × 22 mm的封裝大小內提供高達100 A電流。

圖7.適合FPGA應用的ADP5054單芯片多軌電源解決方案。

圖8.ADP5054原理圖。

ADP5054

通道 1 和通道 2

具有低端 FET 驅動器的可編程 2 A/4 A/6 A 同步降壓穩壓器

通道 3 和通道 4:2.5 A 同步降壓穩壓器

單一 12 A 輸出(通道 1 和通道 2 并聯)

單一 5 A 輸出(通道 3 和通道 4 并聯)

在 10 Hz 至 100 kHz 頻率下,0.8 VREF時為 40 μV rms

寬輸入電壓范圍:4.5 V 至 15.5 V

±整個溫度范圍下的輸出精度為 1.5%

250 kHz 至 2 MHz 可調開關頻率,并具有單獨的 ?× 頻率選項

功率調整

靈活的并行操作

低 1/f 噪聲密度

0.811 V 精確閾值的精密啟用

有源輸出放電開關

FPWM/PSM 模式選擇

頻率同步輸入或輸出

通道 1 輸出具有電源正常標記

UVLO、OCP 和 TSD 保護

48 引腳 7 mm × 7 mm LFCSP

工作結溫范圍為 ?40°C 至 +125°C

責任編輯:lq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 開關電源
    +關注

    關注

    6502

    文章

    8554

    瀏覽量

    488697
  • PCB電路
    +關注

    關注

    1

    文章

    37

    瀏覽量

    11272

原文標題:【世說設計】設計多軌電源時,你可能會忽略這些問題哦~

文章出處:【微信號:Excelpoint_CN,微信公眾號:Excelpoint_CN】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    開關電源PCB設計

    工作不穩定,發射出過量的電磁干擾(EMI)。PCB設計是開關電源研發過程中極為重要的步驟和環節,關系到開關電源能否正常工作,生產是否順利進行,使用是否安全等問題。隨著功率半導體器件的發展和開關
    發表于 05-21 16:00

    時源芯微 開關電源電磁干擾的控制技術

    電路措施、EMI 濾波、元器件選型、屏蔽以及印制電路板(PCB)抗干擾設計等多個方面。 降低開關電源
    的頭像 發表于 05-20 16:50 ?138次閱讀
    時源芯微 <b class='flag-5'>開關電源</b>電磁干擾的控制技術

    史上最全面解析:開關電源各功能電路

    01開關電源電路組成開關電源的主要電路是由輸入電磁干擾濾波器(EMI)、整流濾波
    的頭像 發表于 05-13 19:31 ?933次閱讀
    史上最全面解析:<b class='flag-5'>開關電源</b>各功能<b class='flag-5'>電路</b>

    每周推薦 ! 開關電源電路原理圖、PCB+272個音頻功放電路圖資料

    開關電源的一個常見問題是“不穩定”的開關波形。有時,波形抖動很明顯,可以聽到從磁性元件發出噪聲。如果問題與印刷電路板( PCB)布局有關
    發表于 05-12 17:09

    開關電源PCB布板技術

    涉及到開關電源PCB設計規范和開關電源PCB布板技術。 還有電腦電源PCB設計、抄板經驗。
    發表于 05-07 17:08

    開關電源設計中PCB板各環節需要注意的問題

    開關電源設計中PCB板的物理設計都是最后一個環節, 如果設計方法不當, PCB 可能會輻射過多的電磁干擾, 造成電源工作不穩定, 以下針
    發表于 04-09 15:13

    手把手教你開關電源PCB排版 19頁

    開關電源 PCB 排版基本要點 為了適應電子產品飛快的更新換代節奏,產品設計工程師更傾向于選擇市場上很容易采購到的AC/DC 適配器,并把多組直流電源直接安裝在系統的線路板上。由于
    發表于 03-10 17:40

    開關電源保護電路

    保護電路。 2 開關電源常用的幾種保護電路 2.1 防浪涌軟啟動電路 開關電源的輸入電路
    發表于 03-10 17:11

    開關電源PCB 布線設計有例子

    摘要:開關電源 PCB 排版是開發電源產品中的一個重要過程。許多情況下,一個紙上設計得非常完美的電源可能在初次調試時
    發表于 03-10 16:54

    開關電源各部電路詳解

    開關電源原理及各功能電路詳解 一、 開關電源電路組成:: 開關電源的主要電路是由輸入電磁干擾
    發表于 03-10 16:51

    反激式開關電源的簡單設計

    本文詳細介紹了反激式開關電源的工作原理、局部電路設計(包括輸入濾波整流、PWM驅動、吸收電路和光耦反饋),以及總體
    的頭像 發表于 11-20 10:49 ?2487次閱讀
    反激式<b class='flag-5'>開關電源</b>的簡單設計

    開關電源LED照明中的應用

    隨著科技的發展和環保意識的提高,LED照明因其高效節能、長壽命、環保等優點逐漸成為照明市場的主流。LED照明系統中,開關電源扮演著至關重要的角色,它不僅影響著LED燈具的性能和壽命,還關系到整個
    的頭像 發表于 11-20 10:44 ?1253次閱讀

    什么叫開關電源?有什么特點

    電力電子技術,控制開關管開通和關斷的時間比率,從而維持穩定的輸出電壓。開關電源中,開關器件總是工作“開”和“關”的狀態,因此得名
    的頭像 發表于 10-18 17:37 ?3243次閱讀

    在用開關電源給低噪聲放大器供電時,電源噪聲對信號影響很大,有沒有比較理想的隔離濾波電路

    在用開關電源給低噪聲放大器供電時,電源噪聲對信號影響很大,有沒有比較理想的隔離濾波電路
    發表于 09-25 08:14

    llc開關電源和普通開關電源的區別

    、一個電容C和一個變壓器T組成。電感L和電容C以及變壓器是串聯連接的,通過半橋開關頻率的變化來調整輸出電壓。 工作原理 :LLC開關電源利用諧振原理進行工作,通過調整開關頻率來改變諧振
    的頭像 發表于 08-08 09:51 ?2994次閱讀
    主站蜘蛛池模板: 欧美18性欧美丶黑吊 | 性生交大片免费一级 | 午夜在线视频观看 | 成人午夜大片免费看爽爽爽 | 亚洲天堂视频一区 | 成人丁香婷婷 | 四虎国产精品永久在线播放 | 国产亚洲第一伦理第一区 | 男女交性视频播放视频视频 | 大象焦伊人久久综合网色视 | 美女张开腿露出尿口让男人桶 | 欧美午夜视频一区二区 | 国产色视频网站 | 高黄网站| 亚洲欧美精品成人久久91 | 在线小视频你懂的 | 天天射色综合 | 国产精品嫩草影院在线播放 | 国产亚洲一区二区在线观看 | 色视频在线观看网站 | 操片 | 韩国中文字幕在线观看 | 91久久另类重口变态 | 自拍你懂的 | 天堂网视频 | 久草丁香| 淫婷婷| 男人的天堂免费视频 | 国产大乳孕妇喷奶水在线观看 | 欧美tube最新的69hd | 1314酒色网| 日本黄色大片在线播放视频免费观看 | 日韩一级片视频 | 成人国产精品一级毛片了 | 欧美一级日韩一级亚洲一级 | 在线三级网址 | 99综合在线 | 一区二区午夜 | 日韩三级免费 | 亚洲伊人成人 | 亚洲精品午夜视频 |