時(shí)間的重要性不言而喻,加上時(shí)間這個(gè)維度就如同X-Y的平面加上了一個(gè)Z軸,如同打開了一個(gè)新的世界。所以今天我們就要來聊聊時(shí)序電路。
在時(shí)序電路中,電路任何時(shí)刻的穩(wěn)定狀態(tài)輸出不僅取決于當(dāng)前的輸入,還與前一時(shí)刻輸入形成的狀態(tài)有關(guān)。是不是有點(diǎn)繞?這樣,下次當(dāng)你和對(duì)象吵架時(shí),她把以前各種舊賬翻出來一起算的時(shí)候,你別急著還嘴,趕緊趁機(jī)溫習(xí)一下時(shí)序電路的概念,也許你想著想著就笑了。
總之……時(shí)序電路是有記憶功能的,因此可以設(shè)計(jì)成儲(chǔ)存電路用來保存信息。常用的存儲(chǔ)電路有兩類:一類采用電平觸發(fā),我們稱為鎖存器(Latch);另一類通過邊沿信號(hào)觸發(fā),也就是觸發(fā)器(Flip-flop)。中文譯法經(jīng)常有一種不明覺厲的感覺有木有。 事實(shí)上,觸發(fā)器的工作原理并不復(fù)雜。首先我們來看圖1。
圖1D觸發(fā)器框圖和內(nèi)部門電路結(jié)構(gòu)
圖1所示的是一個(gè)D類觸發(fā)器的框圖和內(nèi)部門電路結(jié)構(gòu)。框圖中輸入端的三角形代表著時(shí)鐘信號(hào)邊沿觸發(fā)方式。同學(xué)們可以通過門電路結(jié)構(gòu)研究D類觸發(fā)器的工作原理,在這里我們直接給出它的狀態(tài)特性表:
CLK | D | Q | Q’ |
X | X | X | Q |
X | 0 | 0 | 0 |
↑ | 0 | 1 | 1 |
↑ | 1 | 0 | 0 |
↑ | 1 | 1 | 1 |
其中,向上的箭頭表示時(shí)鐘信號(hào)從低升至高電平時(shí)觸發(fā)有效;反之,從高電平降至低電平的邊沿觸發(fā)方式則由向下的箭頭表示。現(xiàn)在我們給出D類觸發(fā)器的Verilog代碼:
module dff2 ( input clk,d, output reg q, output wire qbar ); assignqbar=~q;always@(posedgeclk)//只有clk上升沿時(shí)刻觸發(fā)q<=?d;??????? //?只有當(dāng)觸發(fā)生效時(shí),才將d的值賦予給q endmodule? 上述代碼的意思差不多等效于:你不起床就別想讓我起床。就算你起床了,如果沒把早餐做好,我還是不起床。 ? 現(xiàn)在,我們已經(jīng)有了代碼,如何在小腳丫上進(jìn)行實(shí)驗(yàn)?zāi)兀科渌暮谜f,問題是我們要處理一下時(shí)鐘信號(hào)的問題,也就是代碼中的clk變量。
通常,輸入變量clk直接會(huì)被指定到小腳丫的板載時(shí)鐘信號(hào)上。不過,小腳丫的固定時(shí)鐘信號(hào)頻率為12兆赫茲,比人眼能分辨出的頻率快近幾十萬倍,所以我們根本不可能觀察到任何變化。 在我們學(xué)習(xí)時(shí)鐘分頻之前,觀察本次實(shí)驗(yàn)的最好辦法,就是通過手動(dòng)時(shí)鐘信號(hào)。因此,我們將變量分配至小腳丫的以下管腳:
變量 | 小腳丫元件 | FPGA管腳 |
clk | SW1 | J12 |
d | SW4 | H13 |
q | L1 | N15 |
qbar | L2 | N14 |
理論上說,將上述程序及管腳分配導(dǎo)入至小腳丫后,可以通過調(diào)節(jié)開關(guān)SW1和SW4來觀察q和qbar的狀態(tài)(L1和L2)。 我知道很多人手里沒有小腳丫,并且也懶得去www.stepfpga.com上購(gòu)買,所以我就拋一個(gè)問題讓大家隔空思考一下(才知道微信把公眾號(hào)留言功能給關(guān)閉了):假如說,這個(gè)程序在仿真上的結(jié)果是正確的,但是導(dǎo)入小腳丫之后就不正常工作了,你覺得會(huì)是什么原因?
責(zé)任編輯:xj
原文標(biāo)題:基于FPGA的數(shù)字電路實(shí)驗(yàn)5:時(shí)序電路之觸發(fā)器
文章出處:【微信公眾號(hào):FPGA入門到精通】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
-
FPGA
+關(guān)注
關(guān)注
1641文章
21910瀏覽量
611664 -
時(shí)序電路
+關(guān)注
關(guān)注
1文章
114瀏覽量
21825 -
數(shù)字電路
+關(guān)注
關(guān)注
193文章
1636瀏覽量
81404
原文標(biāo)題:基于FPGA的數(shù)字電路實(shí)驗(yàn)5:時(shí)序電路之觸發(fā)器
文章出處:【微信號(hào):xiaojiaoyafpga,微信公眾號(hào):電子森林】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
數(shù)字電路—16、觸發(fā)器
rs觸發(fā)器的工作原理 rs觸發(fā)器和sr觸發(fā)器的區(qū)別
JK觸發(fā)器是一種什么穩(wěn)態(tài)電路
d觸發(fā)器和jk觸發(fā)器的區(qū)別是什么
t觸發(fā)器變?yōu)閐觸發(fā)器的條件
同步觸發(fā)器和邊沿觸發(fā)器的區(qū)別
雙穩(wěn)態(tài)觸發(fā)器的基本概念、工作原理及應(yīng)用
t觸發(fā)器與d觸發(fā)器的區(qū)別和聯(lián)系
邊沿觸發(fā)器和主從觸發(fā)器的區(qū)別是什么
邊沿觸發(fā)器和脈沖觸發(fā)器有什么區(qū)別
JK觸發(fā)器概述及工作原理
觸發(fā)器的基本概念、類型及工作原理
觸發(fā)器和時(shí)序邏輯電路詳解
基于D觸發(fā)器的音頻信號(hào)發(fā)生器電路圖 D觸發(fā)器的工作原理和脈沖特性

評(píng)論