91在线观看视频-91在线观看视频-91在线观看免费视频-91在线观看免费-欧美第二页-欧美第1页

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

在運放電路設計中降低電源噪聲的主要措施包括

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2022-02-22 11:23 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

噪聲可以是隨機信號或重復信號,內部或外部產生,電壓或電流形式帶或寬帶,高頻或低頻。(在這里,我們將噪聲定義為任何在運放輸出端的無用信號)

噪聲通常包括器件的固有噪聲和外部噪聲,固有噪聲包括:熱噪聲、散彈噪聲和低頻噪聲(1/f噪聲)等;外部的噪聲通常指電源噪聲、空間耦合干擾等,通常通過合理的設計可以避免或減小影響。降低外部噪聲的影響對發揮低噪聲運放的性能至關重要。

常見外部噪聲源

100043664-72111-ping_mu_kuai_zhao_2019-06-12_xia_wu_3.15.26.png

電源紋波

在全波整流的線性穩壓供電的電路中,100Hz紋波是主要的電源噪聲,對于運放電路,100Hz噪聲電平通常要求控制在10nV-100nV(RTI)內,這取決于三個因素:運放在100Hz時的電源抑制比(PSRR),穩壓器的紋波抑制比及穩壓器的輸入濾波電容的大小。

圖1是ADI高壓放大器OP77的PSRR-頻率曲線,可以看出,OP77在100Hz時PSRR大約是76dB,要獲得不大于100nV(RTI)的性能,供電電源的紋波必須小于0.6mV。常用的三端穩壓一般能提供大約60dB的紋波抑制能力,在這種情況下,穩壓器的輸入濾波電容必須足夠大,以將輸入端的紋波限制在0.6V以下。

100043664-72112-ping_mu_kuai_zhao_2019-06-12_xia_wu_3.15.32.png

電源去耦

典型的串聯穩壓器供電的電源中包含有幅度為150uV,頻率范圍為100Hz-100KHz的噪聲,開關型電源更嚴重,運放的PSRR在高頻時以20dB/Decade的速度降低,通過在電源腳加RC或LC去耦網絡,能濾除大部分噪聲,電路形式如圖3。在使用RC去耦時,應該注意負載電流的變化會導致對電源腳上電壓的調制。

100043664-72113-ping_mu_kuai_zhao_2019-06-12_xia_wu_3.15.38.png

圖3:運放供電的RC去耦

電源調整率

任何電源電壓的變化都會引起運放輸入偏置電流的變化,圖1中OP77的PSRR在DC時是126dB(0.5uV/V),電源電壓的變化是一個潛在的低頻噪聲源。在低噪聲運放的應用中,降低電源的紋波和提高電源的調整率都很重要,電源調整率不足通常會引起討厭的低頻噪聲。

開關電源

開關電源是一個很嚴重的噪聲源,下圖是典型的開關電源輸出端的電壓波形:

100043664-72114-ping_mu_kuai_zhao_2019-06-12_xia_wu_3.15.44.png

圖4. 開關電源輸出端電壓波形

可以看出,噪聲頻譜既包含開關頻率及其諧波成分,還包含開關回路諧振引起的阻尼振蕩的高頻成分,從幾十KHz一直延續到幾十MHz,而普通的運放在幾百Hz以上時PSRR開始急劇下降,到幾百KHz時幾乎為零,此時,出現在輸出端的電源噪聲將很嚴重。

影響途徑和對策:

除了注意對運放PSRR或CMRR參數的選擇和加強運放供電去耦(如采用RC去耦)外,在開關電源供電設計中,還應注意如下一些方面:

電源中的噪聲可能通過基準源或PCB的漏電直接耦合到放大器的輸入端。要注意對電壓基準源輸出的濾波,對于PCB漏電,可在信號輸入引線與電源走線間加地線防護;
噪聲可能通過PCB走線之間的分布電容直接耦合到放大器輸入端,造成干擾。在PCB布線時,要注意電源線與弱信號線不要貼近平行走線,線凈距大于線寬的3倍(3W原則),并在電源線或數字信號線與模擬小信號線之間加地線隔離;

接地處理不當,噪聲通過公共阻抗影響敏感電路部分。為了防止公共阻抗將電源噪聲引入信號回路,要注意如下幾點:接地上避免帶噪聲的大電流流過前級小信號地;單點接地,電源、模擬、數字電路分開接地;布板使用地平面層,最小化地線阻抗;開關電源輸出從最后一個濾波電容的地端引出電源地,避免從濾波電感前的電容的地端引出。

100043664-72115-ping_mu_kuai_zhao_2019-06-12_xia_wu_3.15.51.png

圖5:共模阻抗噪聲耦合示意圖

開關管漏極開關電壓驅動的位移電流,通過初次級分布電容,次級電路,次級對大地與雜散電容,大地與初級地之間的雜散電容形成環路,次級模擬電路中流過的共模電流流過不平衡的阻抗轉換成差模,對放大電路造成干擾(如圖6)。共模方式引入的干擾一般為開關噪聲中的高頻分量(數MHz以上)。

措施主要有如下三點:

* 提供一條從開關電源次級地返回初級地的低阻抗噪聲旁路通道,通常使用1000p~2200p的安規電容
* 使用共模扼流圈加強開關電源的輸出的共模濾波;
* 使用隔離技術,最小化回路中的共模電流。

100043664-72116-ping_mu_kuai_zhao_2019-06-12_xia_wu_3.15.57.png

圖6. 開關電源中的共模電流回路

通過空間磁場耦合到具有一定環路面積的信號回路或地線環中,造成對信號的影響。另外來自開關電源或市電網絡的高頻干擾可能通過空間雜散電容直接耦合到信號回路。

設計中的考慮包括

* 合理的布局、調整電感線圈或變壓器放置方向、優化布線,減小關鍵信號的回路面積,避免形成地環路可以減小干擾;
* 雙面或單面板布線,注意信號線和地線,電源線與地線一定要貼近平行走線;使用1000p電容射頻多點接地,可以兼顧EMC和低頻信噪比的需求;
* 對敏感電路加屏蔽,注意屏蔽層連接到被保護信號的參考地;
* 走線設計上注意電源線不要和信號線捆扎在一起。

小結:在運放電路設計中降低電源噪聲的主要措施包括

* 通過去耦、濾波等措施降低電源輸出的紋波和噪聲成分
* 改善設計,提高電源電壓調整率
* 合理電路結構、考究的PCB布線、合理的走線工藝
* 選擇在敏感噪聲頻段的PSRR或CMRR較高的器件

審核編輯:何安

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電路
    +關注

    關注

    173

    文章

    6027

    瀏覽量

    175064
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    如何抑制電子電路噪聲

    在電子電路的運行過程噪聲如同不速之客,嚴重干擾信號的正常傳輸與處理,影響電路性能甚至導致系統故障。如何有效抑制電子電路
    的頭像 發表于 05-05 10:04 ?497次閱讀

    頻域示波器在電源噪聲分析的應用

    措施并不能有效減小電源噪聲。 進一步分析發現,11.3kHz應該是電源調整模塊(VRM)的管轄范圍。此處出現較大噪聲說明VRM
    發表于 03-14 15:03

    開關電源的緩沖電路設計

    主要通過兩種方法 :一是減小漏電感 ,二是耗散過電壓的能量 ,或者使能量反饋 回電源。減小漏感主要靠工藝 ;耗散過電壓 的能量通過與變壓器或者開關管并聯的緩 沖
    發表于 03-05 14:58

    如何降低顛轉儀在運行過程的能耗

    降低顛轉儀在運行過程的能耗,可從電機選型、傳動系統優化以及控制系統設計這幾個關鍵維度入手。 在電機選型方面,永磁同步電機是極具優勢的選擇。相較于普通異步電機,永磁同步電機的效率明顯更高。這
    的頭像 發表于 02-13 09:26 ?330次閱讀
    如何<b class='flag-5'>降低</b>顛轉儀<b class='flag-5'>在運</b>行過程<b class='flag-5'>中</b>的能耗

    噪聲在RF電路設計中會帶來哪些影響

    過程困難重重。例如,在無線通信接收機前端,外界環境噪聲電路噪聲等與目標射頻信號一同進入接收鏈路。這些噪聲在頻譜上與信號相互混雜,降低了信
    的頭像 發表于 02-05 15:45 ?533次閱讀

    噪聲運放應用于微分器電路設計

    噪聲運放應用于微分器電路設計
    的頭像 發表于 01-03 17:49 ?645次閱讀
    低<b class='flag-5'>噪聲</b>運放應用于微分器<b class='flag-5'>電路設計</b>

    放電路電容的常見身影

    一、引言 運放電路電容的常見身影 在運放電路里,我們常常能看到電容出現在一些特定的位置,比如電源 VCC 到地之間,反饋輸入輸出引腳之間,
    的頭像 發表于 12-22 15:00 ?2025次閱讀
    運<b class='flag-5'>放電路</b><b class='flag-5'>中</b>電容的常見身影

    場效應管驅動電路設計 如何降低場效應管的噪聲

    在設計場效應管驅動電路時,降低場效應管的噪聲是至關重要的。以下是一些有效的措施降低場效應管的噪聲
    的頭像 發表于 12-09 16:17 ?1316次閱讀

    放電路電源設計注意事項

    放電路電源設計是確保功放電路穩定運行和提供足夠功率輸出的重要環節。以下是一些關于功放電路電源設計注意事項的介紹: 一、
    的頭像 發表于 12-03 10:41 ?1192次閱讀

    哪些措施降低電機的噪聲

    ? 隨著人們生活品味的提高,電機的噪聲控制已成為一種拓展市場的重要籌碼,特別是在居民環境運行的電機,這方面的要求更為苛刻。 ?電機的噪聲包括電磁
    的頭像 發表于 10-24 08:49 ?1083次閱讀

    電池放電保護電壓會降低

    )會切斷電池的放電回路,以保護電池不受損害。電池放電保護電壓的設置對于電池的使用壽命和安全性至關重要。 一、電池的化學性質 電池的化學性質是影響電池放電保護電壓降低
    的頭像 發表于 10-12 16:56 ?992次閱讀

    放電保護設備包括哪些

    。它們的主要作用是在電氣設備或線路發生故障時,能夠迅速切斷電源,以防止進一步的損害和危險。放電保護設備的種類繁多,包括熔斷器、斷路器、過電壓保護器、浪涌保護器等。 1. 熔斷器 熔斷器
    的頭像 發表于 09-30 09:09 ?678次閱讀

    電源濾波器是如何降低電源噪聲

    電源濾波器作為電子設備不可或缺的組成部分,其性能直接影響到設備的穩定性和可靠性。通過深入了解電源噪聲的來源、濾波器的工作原理及類型,并合理應用濾波技術,我們可以有效地
    的頭像 發表于 09-20 17:55 ?731次閱讀
    <b class='flag-5'>電源</b>濾波器是如何<b class='flag-5'>降低</b><b class='flag-5'>電源</b><b class='flag-5'>噪聲</b>的

    對如何擴展對電源噪聲濾除的頻率?

    在運或者其他電路設計我們會在電源上加一對旁路電容,一個大電容一個小電容倘若我為獲得更高的電源
    發表于 09-02 08:24

    技術干貨!單電源放電路設計

    的責任。 1.1 虛地 在單電源供電的運放電路,需要外部提供一個虛地,通常為VCC的一半(VCC/2)。雖然這種方法能產生所需的電壓,但可能會降低系統的低頻特性。 圖2 R1和R2
    發表于 08-30 14:22
    主站蜘蛛池模板: 深夜在线观看大尺度 | 天天看毛片 | 毛片网站免费在线观看 | 超薄肉色丝袜精品足j福利 超黄视频在线观看 | 美女流白浆网站 | 欧美成人午夜片一一在线观看 | 天堂bt在线 | 奇米一区二区三区四区久久 | 视频免费1区二区三区 | 你懂得的在线观看免费视频 | 日本免费人成在线网站 | 免费人成在线观看网站品爱网 | 美女被日出白浆 | 一色屋网站 | 特黄特色的大片观看免费视频 | 激情五月激情综合 | 亚洲精品第一 | 五月婷婷综合激情 | 夜夜爱夜夜操 | 美女视频黄色的免费 | 亚洲色啦啦狠狠网站 | 天天爽夜夜爽8888视频精品 | 欧美大片一区 | 欧美性一区| 人与禽性视频77777 | 在线资源站| 日本不卡视频免费 | 天天艹天天射 | 在线不卡一区 | 成人伊人电影 | 五月婷婷六月婷婷 | 黄色插插插 | 国产在视频线精品视频2021 | 天天摸夜夜摸夜夜狠狠摸 | 伊人小婷婷色香综合缴缴情 | 天天干干干 | 国产午夜精品一区二区理论影院 | 天堂网站www天堂资源在线 | 在线免费黄色 | 色天天综合色天天天天看大 | 国产精品久久久久国产精品三级 |