91在线观看视频-91在线观看视频-91在线观看免费视频-91在线观看免费-欧美第二页-欧美第1页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Hello WorldFPGA工程師工作內容

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2022-02-09 11:03 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:ALINX

* 本原創(chuàng)教程由芯驛電子科技(上海)有限公司(ALINX)創(chuàng)作,版權歸本公司所有,如需轉載,需授權并注明出處。

適用于板卡型號:

AXU2CGA/AXU2CGB/AXU3EG/AXU4EV-E/AXU4EV-P/AXU5EV-E/AXU5EV-P /AXU9EG/AXU15EG

vivado工程目錄為“ps_hello/vivado”

從本章開始由FPGA工程師與軟件開發(fā)工程師協(xié)同實現(xiàn)。

前面的實驗都是在PL端進行的,可以看到和普通FPGA開發(fā)流程沒有任何區(qū)別,ZYNQ的主要優(yōu)勢就是FPGA和ARM的合理結合,這對開發(fā)人員提出了更高的要求。從本章開始,我們開始使用ARM,也就是我們說的PS,本章我們使用一個簡單的串口打印來體驗一下Vivado Vitis和PS端的特性。

前面的實驗都是FPGA工程師應該做的事情,從本章節(jié)開始就有了分工,F(xiàn)PGA工程師負責把Vivado工程搭建好,提供好硬件給軟件開發(fā)人員,軟件開發(fā)人員便能在這個基礎上開發(fā)應用程序。做好分工,也有利于項目的推進。如果是軟件開發(fā)人員想把所有的事情都做了,可能需要花費很多時間和精力去學習FPGA的知識,由軟件思維轉成硬件思維是個比較痛苦的過程,如果純粹的學習,又有時間,就另當別論了。專業(yè)的人做專業(yè)的事,是個很好的選擇。

1. 硬件介紹

我們從原理圖中可以看到ZYNQ芯片分為PL和PS,PS端的IO分配相對是固定的,不能任意分配,而且不需要在Vivado軟件里分配管腳,雖然本實驗僅僅使用了PS,但是還要建立一個Vivado工程,用來配置PS管腳。雖然PS端的ARM是硬核,但是在ZYNQ當中也要將ARM硬核添加到工程當中才能使用。前面章節(jié)介紹的是代碼形式的工程,本章開始介紹ZYNQ的圖形化方式建立工程。

FPGA工程師工作內容

下面介紹FPGA工程師負責內容。

2. Vivado工程建立

2.1 創(chuàng)建一個名為“ps_hello”的工程,建立過程不再贅述,參考“PL的”Hello World”LED實驗”。

2.2 點擊“Create Block Design”,創(chuàng)建一個Block設計,也就是圖形化設計

pIYBAGAJWK6ARscqAACtN0CIMoA100.jpg

2.3 “Design name”這里不做修改,保持默認“design_1”,這里可以根據(jù)需要修改,不過名字要盡量簡短,否則在Windows下編譯會有問題。

pIYBAGAJWOuAQGQ6AABMZyDhcXg159.png

2.4 點擊“Add IP”快捷圖標

2.5 搜索“zynq”,在搜索結果列表中雙擊”Zynq UltraScale+ MPSoC”

2.6 雙擊Block圖中的ZYNQ核,配置相關參數(shù)

2.7 首先出現(xiàn)的界面是ZYNQ硬核的架構圖,可以很清楚看到它的結構,可以參考ug1085文檔,里面有對ZYNQ的詳細介紹。圖中綠色部分是可配置模塊,可以點擊進入相應的編輯界面,當然也可以在左側的窗口進入編輯。下面對各個窗口的功能一一介紹。

o4YBAGAJWs2ALOq3AADGssXbcaA185.jpg

2.7.1 Low Speed配置

1) 在I/O Configuration窗口,配置BANK0~BANK2電壓為LVCMOS18,BANK3電壓為LVCMOS33。首先配置Low Speed管腳,勾選QSPI,并設置為”Single”模式,Data Mode為”x4“,勾選Feedback Clk

pIYBAGAJWwuAZEPHAACFD0IPArM602.jpg

2) (AXU2CGA開發(fā)板沒有EMMC,不需要勾選此項)勾選SD 0,配置eMMC。選擇MIO13..22,Slot Type選擇eMMC,Data Transfer Mode為8Bit,勾選Reset,并選擇MIO23。

o4YBAGAJW0yAYv8UAAApXB8V5Ts965.png

3) 勾選SD 1,配置SD卡。選擇MIO 46..51,Slot Type選擇SD 2.0,Data Transfer Mode選擇4Bit,勾選CD,用于檢測SD卡插入,選擇MIO45

o4YBAGAJW4qAcVbeAAAntwE3Yz4475.png

4) 勾選I2C 1,用于EEPROM等的I2C,選擇MIO 32..33

pIYBAGAJW8iAJFlZAAAKGeV09dg682.png

5) 勾選串口UART 1,選擇MIO 42..43

o4YBAGAJXEWAVJaoAAAOi48AMSg104.png

6) 勾選TTC0~TTC 3

o4YBAGAJXIKAfW5wAAATI2mtBUs957.png

2.7.2High Speed配置

1) High Speed部分首先配置PS端以太網(wǎng),勾選GEM 3,選擇MIO 64..75,勾選MDIO 3,選擇MIO 76..77

pIYBAGAJXMCAfreYAAAtd9lKPnY577.png

2) 勾選USB 0,選擇MIO 52..63,勾選USB 3.0,選擇GT Lane1

pIYBAGAJXP6AQq8gAAArjFFYctY355.png

USB復位選擇MIO 31

pIYBAGAJXTyAK4-kAAALIwgr2VM369.png

3) 勾選PCIe

o4YBAGAJXXqAPH9ZAABW5o5l2B0382.png

4) 點開Switch To Advanced Mode,選擇PCIe Configuration,修改以下幾個參數(shù),配置為ROOT模式

o4YBAGAJXbmACo2BAACEubISaaQ563.jpg

5) 回到I/O Configuration,選擇GT Lane0,復位選擇MIO 37;勾選Display Port,選擇MIO 27..30,Lane Selection選擇Dual Higher

o4YBAGAJXf6AYPTBAABzeKK2p28546.png

至此,I/O部分配置完畢

2.7.3 時鐘配置

1) 在Clock Configuration界面,Input Clocks窗口配置參考時鐘,其中PSS_REF_CLOCK為ARM的參考時鐘默認為33.333MHz;PCIe選擇Ref Clk0,100MHz;Display Port選擇Ref Clk2,27MHz;USB0選擇Ref Clk1,26MHz。

pIYBAGAJXjyAOx8ZAABYQ9WfuYo654.png

2) 在Output Clocks窗口,如果不是IOPLL,改成IOPLL,保持一致,用同樣的PLL

pIYBAGAJXn2ACu8SAACkJr1z_H4930.jpg

3) PL的時鐘保持默認,這是給PL端邏輯提供的時鐘。

o4YBAGAJXs2AOOR9AAAYqfp4IOA017.png

4) Full Power部分,其他保持默認,將DP_VIDEO改為VPLL,DP_AUDIO和DP_STC改為RPLL。

o4YBAGAJXwuAf2GkAAAl6avl6mY864.png

最下面的Interconnect修改如下

pIYBAGAJX0mASWf6AAAUpMVC-JY952.png

其他部分保持默認,至此,時鐘部分配置完成。

2.7.4 DDR配置

在DDR Configuration窗口中,Load DDR Presets選擇”DDR4_MICRON_MT40A256M16GE_083E”

pIYBAGAJX4eABKewAACTFmydx50553.jpg

AXU2CGA開發(fā)板配置如下:

pIYBAGAJX8WAJRw2AABNDT6hF7c580.png

AXU2CGB開發(fā)板配置如下:

pIYBAGAJYAOAUtV-AABBtXO5IVU477.png

其它保持默認,點擊OK,配置完成,并連接時鐘如下:

1)選擇Block設計,右鍵“Create HDL Wrapper.。.”,創(chuàng)建一個Verilog或VHDL文件,為block design生成HDL頂層文件。

o4YBAGAJYIWAfdxqAABGCa5r3m4430.png

2)保持默認選項,點擊“OK”

o4YBAGAJYMSALo_EAABN0Sj_m_U678.png

3)展開設計可以看到PS被當成一個普通IP 來使用。

pIYBAGAJYQGAHwICAAA90ds-xmA959.png

4)選擇block設計,右鍵“Generate Output Products”,此步驟會生成block的輸出文件,包括IP,例化模板,RTL源文件,XDC約束,第三方綜合源文件等等。供后續(xù)操作使用。

pIYBAGAJYUCAPmAAAABe785h4uQ743.png

5)點擊“Generate”

pIYBAGAJYYCASKKmAABGPyMXOlw414.png

6)在菜單欄“File -》 Export -》 Export Hardware.。.”導出硬件信息,這里就包含了PS端的配置信息。

o4YBAGAJYb-AW3n6AAB_w__2FQc566.png

7) 在彈出的窗口中選擇Fixed,點擊Next

pIYBAGAJYf-AEr87AABl-Wgn30Q272.png

8) 在彈出的對話框中點擊“OK”,因為實驗僅僅是使用了PS的串口,不需要PL參與,這里就沒有使能不選擇“Include bitstream”,點擊Next

pIYBAGAJYkyAflstAABDlPKZfbk552.png

9) 可修改導出名字以及導出路徑,默認是在vivado工程目錄下的,這個文件可以根據(jù)自己的需要在合適的位置,不一定要放在vivado工程下面,vivado和vitis軟件是獨立的。在這里我們選擇默認不做更改。點擊Next

o4YBAGAJYoqAc_PZAABSfN-sDL4039.png

點擊Finish

pIYBAGAJYsuAfeCOAABXSQl-Kw0602.png

o4YBAGAJYwmAPHEGAAAL_sEFqMQ163.png

此時在工程目錄下可以看到xsa文件,這個文件就是這個文件就包含了Vivado硬件設計的信息,可交由軟件開發(fā)人員使用。

o4YBAGAJY0eAVX9cAAAbnMt8Kqs525.png

到此為止,F(xiàn)PGA工程師工作告一段落。

審核編輯:何安

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1646

    文章

    22054

    瀏覽量

    618812
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    做了電子工程師之后,最好拍的視頻出現(xiàn)了#硬件設計 #電子DIY #電子工程師

    電子工程師
    安泰小課堂
    發(fā)布于 :2025年06月24日 17:45:57

    新編電氣工程師手冊

    新編電氣工程師手冊,一款最新的、最全面的電氣知識手冊。 全手冊1522頁。共五篇、四十六章。 該手冊不愧為對從事電氣專業(yè)的所有人員都實用的一部非常好的工具書。不用再一冊一冊地找了,內容豐富,有圖有
    發(fā)表于 06-03 16:26

    (仰天長嘯)為什么受傷的總是硬件工程師...#MDD#MDD辰達半導體 #電子工程師

    電子工程師
    MDD辰達半導體
    發(fā)布于 :2025年04月27日 18:21:47

    問,成為硬件工程師需要幾只手?#硬件工程師 #YXC晶振 #揚興科技 #搞笑

    硬件工程師
    揚興科技
    發(fā)布于 :2025年04月25日 17:15:37

    硬件工程師:回答我!#回答我 #硬件工程師 #YXC晶振 #揚興科技

    硬件工程師
    揚興科技
    發(fā)布于 :2025年03月25日 18:46:59

    一招拿捏電子工程師#被AI拿捏了 #電子工程師 #電子電工

    電子工程師
    安泰小課堂
    發(fā)布于 :2025年03月25日 17:30:51

    硬件工程師的終極幻想:焊板子焊上人生巔峰!#半導體器件 #硬件工程師 #MDD辰達半導體

    硬件工程師
    MDD辰達半導體
    發(fā)布于 :2025年02月24日 19:00:35

    硬件工程師工作前VS工作后!抱歉!是我想的太簡單了!# #電工 #電子愛好者

    硬件工程師
    MDD辰達半導體
    發(fā)布于 :2025年01月08日 18:15:18

    硬件工程師工作必備書籍推薦

    硬件工程師工作必備書籍推薦
    的頭像 發(fā)表于 09-24 16:07 ?1816次閱讀
    硬件<b class='flag-5'>工程師</b>找<b class='flag-5'>工作</b>必備書籍推薦

    FPGA算法工程師、邏輯工程師、原型驗證工程師有什么區(qū)別?

    邏輯工程師FPGA 原型驗證工程師工作重點和職責上存在一定的區(qū)別: FPGA 算法工程師
    發(fā)表于 09-23 18:26

    正是拼的年紀|65歲電子工程師上班VLOG #65歲退休 #電子工程師 #搞笑 #上班vlog

    電子工程師
    安泰小課堂
    發(fā)布于 :2024年07月25日 11:31:02
    主站蜘蛛池模板: 免费看欧美一级特黄α大片 | 欧美性色欧美a在线观看 | 人人搞人人爱 | 欧美高清在线观看视频 | 韩国美女丝袜一区二区 | 色综合色狠狠天天综合色hd | 亚洲国产一区二区三区a毛片 | 加勒比一本一道在线 | 亚洲嫩草影院在线观看 | 久操久操 | www亚洲成人 | 欧美成人精品一级高清片 | 日本aaaa视频 | 激情亚洲| 中国人黑人xxⅹ性猛 | 久久久久久久综合狠狠综合 | 亚洲国产精品久久婷婷 | 67xxxxxx日本| 噜噜爽| 在线观看播放视频www | 精品女同同性视频很黄很色 | 亚洲国产成a人v在线观看 | 一级视频免费观看 | 国产福利2021最新在线观看 | 国产成人99久久亚洲综合精品 | 午夜在线观看免费高清在线播放 | av网址在线看 | 业余性自由色xxxx视频 | 看毛片网站 | 欧美zo| 免费人成网555www | 天天操夜夜添 | 91热成人精品国产免费 | 欲色影视 | 欧美爆插| 天堂在线免费 | 黄色视奸 | 俺去俺来也www色官网免费的 | 久久这里只有精品免费视频 | 欧美成人激情在线 | 亚洲天堂不卡 |