作者:George Wang, XILINX開發(fā)者社區(qū)微信公眾號
賽靈思 MATLAB & Simulink Add-on插件是將 ModelComposer 和 System Generator forDSP 完美結(jié)合的統(tǒng)一工具。它是一種基于模型的設(shè)計(jì)工具,幫助算法和 RTL /硬件開發(fā)者在 MathWorks Simulink? 環(huán)境中以賽靈思器件為目標(biāo),快速開展設(shè)計(jì)與探索。
該工具提供高級性能優(yōu)化模塊,并可通過系統(tǒng)級仿真驗(yàn)證功能正確性。此外,它還能將算法規(guī)范轉(zhuǎn)換為有可產(chǎn)品化的質(zhì)量保證的實(shí)現(xiàn)方案,并通過自動(dòng)代碼生成加快設(shè)計(jì)產(chǎn)品化速度。
MATLAB & Simulink Add-on 插件涵蓋了可編程邏輯 (PL) 域和 AI 引擎域。對于 PL 域,您可以使用基于 RTL 的模塊(周期精度)或基于高層次綜合 (HLS) 的模塊。
在2020.2 版中,MATLAB & Simulink Add-on 插件可支持賽靈思 Versal? 平臺。它能夠在 Simulink? 環(huán)境中完成算法 (面向 AI 引擎) 的快速仿真、探索和代碼生成。用戶能夠通過下列方式來實(shí)現(xiàn)這個(gè):
以模塊的方式導(dǎo)入 AI 引擎內(nèi)核和數(shù)據(jù)流圖 (多核設(shè)計(jì)) 。
通過可參數(shù)化的模塊,可以控制AI 引擎內(nèi)核和和數(shù)據(jù)流圖 (多核設(shè)計(jì)) 的配置。
從現(xiàn)有的 AI 引擎 DSP 庫模塊添加可配置的 AI 引擎函數(shù)。
通過將示波器、顯示器和頻譜分析器等 Simulink 模塊與設(shè)計(jì)內(nèi)的任何信號進(jìn)行無縫連接,可實(shí)現(xiàn)仿真結(jié)果的可視化。這將顯著簡化模型的分析與調(diào)試工作。此外,還可以將仿真結(jié)果發(fā)送到 MATLAB? 工作空間進(jìn)行深入分析。
MATLAB 與Simulink 插件提供了一組 AI 引擎庫模塊,以便在 Simulink 環(huán)境中使用,包括:
導(dǎo)入面向 Versal 器件的 AI 引擎的內(nèi)核和流圖 (多核設(shè)計(jì)) 模塊。
導(dǎo)入面向 Versal 器件的 PL 部分的 HLS 內(nèi)核的模塊。
支持 AI 引擎與賽靈思 HDL 模塊集相連的模塊。
可配置的 AI 引擎函數(shù)。
連接HLS 內(nèi)核塊、HDL 庫塊和 AI 引擎塊就能為異構(gòu)平臺建模仿真,并且允許異構(gòu)平臺同時(shí)指向 Versal? 平臺上的可編程邏輯和 AI 引擎。這種功能仿真的運(yùn)行速度顯著高于周期精度仿真,同時(shí)支持設(shè)計(jì)的快速迭代。
在功能仿真之外,用戶也可以使用 MATLAB 與 Simulink Hub 插件生成數(shù)據(jù)流圖和測試文件。此外,該工具能夠以最優(yōu)方式運(yùn)行測試文件,確保所生成的graph code的周期精度 System C 仿真器的輸出與 Simulink 環(huán)境下基準(zhǔn)設(shè)計(jì)的結(jié)果吻合,為最終用戶節(jié)省大量時(shí)間。
典型的 AI 引擎設(shè)計(jì)流程如下圖所示:
MATLAB & SimulinkAdd-on插件可以為Versal各平臺實(shí)現(xiàn)混合域設(shè)計(jì):
AI 引擎+HDL (SystemGenerator)
AI 引擎 + HLS (高層次綜合)
審核編輯:何安
-
賽靈思
+關(guān)注
關(guān)注
32文章
1794瀏覽量
131308
發(fā)布評論請先 登錄
相關(guān)推薦
賽靈思低溫失效的原因,有沒有別的方法或者一些見解?
易靈思FPGA產(chǎn)品的主要特點(diǎn)
![易<b class='flag-5'>靈</b><b class='flag-5'>思</b>FPGA產(chǎn)品的主要特點(diǎn)](https://file1.elecfans.com/web3/M00/01/06/wKgZO2dP9Z2AG6ZuAAAhF7nXGIY235.png)
使用 AMD Versal AI 引擎釋放 DSP 計(jì)算的潛力
貿(mào)澤開售適用于AI和機(jī)器學(xué)習(xí)應(yīng)用的 AMD Versal AI Edge VEK280評估套件
使用AMD Versal AI引擎加速高性能DSP應(yīng)用
賽思快訊 | 發(fā)展新質(zhì)生產(chǎn)力問道賽思?賽思如何下好“創(chuàng)新棋”?
![<b class='flag-5'>賽</b><b class='flag-5'>思</b>快訊 | 發(fā)展新質(zhì)生產(chǎn)力問道<b class='flag-5'>賽</b><b class='flag-5'>思</b>?<b class='flag-5'>賽</b><b class='flag-5'>思</b>如何下好“創(chuàng)新棋”?](https://file1.elecfans.com/web2/M00/FB/57/wKgZomaQv6GAeOWfAADChNEFbAw230.png)
AMD發(fā)布第二代Versal自適應(yīng)SoC,AI嵌入式領(lǐng)域再提速
AMD Versal SoC刷新邊緣AI性能,單芯片方案驅(qū)動(dòng)嵌入式系統(tǒng)
![AMD <b class='flag-5'>Versal</b> SoC刷新邊緣<b class='flag-5'>AI</b>性能,單芯片方案驅(qū)動(dòng)嵌入式系統(tǒng)](https://file1.elecfans.com/web2/M00/C8/C6/wKgaomYXOBSACwMTAAAjkT3yBJs791.jpg)
AMD Versal SoC全新升級邊緣AI性能,單芯片方案驅(qū)動(dòng)嵌入式系統(tǒng)
![AMD <b class='flag-5'>Versal</b> SoC全新升級邊緣<b class='flag-5'>AI</b>性能,單芯片方案驅(qū)動(dòng)嵌入式系統(tǒng)](https://file1.elecfans.com/web2/M00/C8/8B/wKgaomYVRGiAK330AAE6VkiuKTs583.png)
開放原子開源大賽—基于OpenHarmony的團(tuán)結(jié)引擎應(yīng)用開發(fā)賽正式啟動(dòng)!
【ALINX 技術(shù)分享】AMD Versal AI Edge 自適應(yīng)計(jì)算加速平臺之 Versal 介紹(2)
![【ALINX 技術(shù)分享】AMD <b class='flag-5'>Versal</b> <b class='flag-5'>AI</b> Edge 自適應(yīng)計(jì)算加速平臺之 <b class='flag-5'>Versal</b> 介紹(2)](https://file1.elecfans.com/web2/M00/C4/01/wKgaomXpc4CAdotmAAESc7mijLA820.png)
AMD Versal AI Edge自適應(yīng)計(jì)算加速平臺之Versal介紹(2)
![AMD <b class='flag-5'>Versal</b> <b class='flag-5'>AI</b> Edge自適應(yīng)計(jì)算加速平臺之<b class='flag-5'>Versal</b>介紹(2)](https://file1.elecfans.com/web2/M00/C3/CA/wKgaomXoQkeAANK9AAAcrEUPitw728.jpg)
AMD收購賽靈思兩周年之際,全新Embedded+進(jìn)一步彰顯協(xié)同效應(yīng)
![AMD收購<b class='flag-5'>賽</b><b class='flag-5'>靈</b><b class='flag-5'>思</b>兩周年之際,全新Embedded+進(jìn)一步彰顯協(xié)同效應(yīng)](https://file1.elecfans.com/web2/M00/C0/E9/wKgaomXDdhGAAjP7AAD5f5cjrDQ200.png)
評論