在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

vivado2017.4生成比特流失敗報錯信息

電子設計 ? 來源:電子設計 ? 作者:電子設計 ? 2022-02-08 14:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

作者:watchmanZYNQ微信公眾號

出現問題以及分析
vivado2017.4生成比特流失敗,報錯信息:

o4YBAGAJ7P2AGHK6AALeKBXqH6A420.png

[Drc 23-20]規則違反(NSTD-1)未指定的I/O標準,-142個邏輯端口中有4個使用I/O標準(IOSTANDARD)值“ DEFAULT”,而不是用戶分配的特定值。

這可能會導致I/O爭用或與電路板電源或連接性不兼容,從而影響性能,信號完整性,或者在極端情況下會損壞設備或所連接的組件。

若要更正此沖突,請指定所有I/O標準。除非所有邏輯端口都定義了用戶指定的I/O標準值,否則此設計將無法生成位流。

要允許使用未指定的I/O標準值創建位流(不建議),請使用以下命令:set_property SEVERITY {Warning} [get_drc_checks NSTD-1].NOTE

pIYBAGAJ7TyAaFHYAAEXJRtoS3s932.png

使用Vivado Runs基礎結構時(例如,launch_runs Tcl命令),請將此命令添加到.tcl文件,并將該文件作為執行運行的write_bitstream步驟的預鉤添加。

問題端口:USBIND_0_port_indctl [1:0],USBIND_0_vbus_pwrfault,USBIND_0_vbus_pwrselect。

解決辦法:
新建記事本,添加以下三句:

1set_property SEVERITY {Warning} [get_drc_checks NSTD-1] 2 3set_property SEVERITY {Warning} [get_drc_checks RTSTAT-1] 4 5set_property SEVERITY {Warning} [get_drc_checks UCIO-1]

重命名為 name.tcl文件(確定后綴格式有效)

在進入vivado軟件,在generate bitstream 界面如下,右鍵進入setting

o4YBAGAJ7e2AEyAhAAGVeJPpDUU242.png

點擊tcl.pre

o4YBAGAJ7jGANC9mAAMx-jYyaFQ739.png

選中剛才配置的name.tcl

點擊OK,就行了,之后就可以成功生成bit流了。

審核編輯:何安

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • Vivado
    +關注

    關注

    19

    文章

    834

    瀏覽量

    68489
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    workbench6.3.2生成的代碼,無法用pilot電機參數識別,無法通訊怎么解決?

    。NUCLEO-G474RE的跳線帽沒動過(默認),X-NUCLO-IHM08M1改成了FOC的,按官方文件改了5處,下圖可以看清。 打開workbench生成文件都是正常的。 然后打開keil5,也是都正常的 到
    發表于 06-09 06:03

    workbench6.3.2生成的代碼,無法用pilot電機參數識別,無法通訊怎么解決?

    。NUCLEO-G474RE的跳線帽沒動過(默認),X-NUCLO-IHM08M1改成了FOC的,按官方文件改了5處,下圖可以看清。 打開workbench生成文件都是正常的。 然后打開keil5,也是都正常的 到
    發表于 06-04 06:06

    H500頻譜分析儀自校準失敗與自檢報錯:從診斷到修復完整方案

    近期山西某客戶送修一臺泰克H500手持頻譜分析儀,報修故障是自檢報錯,第一LO鎖定指示器失敗,自校準失敗。對儀器進行初步檢測,故障與客戶描述一致。
    的頭像 發表于 05-15 16:23 ?187次閱讀
    H500頻譜分析儀自校準<b class='flag-5'>失敗</b>與自檢<b class='flag-5'>報錯</b>:從診斷到修復完整方案

    workbench6.3.2生成的代碼,無法用pilot電機參數識別,無法通訊怎么解決?

    。NUCLEO-G474RE的跳線帽沒動過(默認),X-NUCLO-IHM08M1改成了FOC的,按官方文件改了5處,下圖可以看清。 打開workbench生成文件都是正常的。 然后打開keil5,也是都正常的 到
    發表于 04-27 07:24

    是德N9040B頻譜分析儀開機PCI報錯、自校準失敗維修

    近期山東某企業客戶送修一臺是德N9040B頻譜分析儀,報修故障是開機PCI報錯,進入測試界面自校準失敗。對儀器進行初步檢測,確定故障與客戶報修一致。
    的頭像 發表于 04-10 16:39 ?264次閱讀
    是德N9040B頻譜分析儀開機PCI<b class='flag-5'>報錯</b>、自校準<b class='flag-5'>失敗</b>維修

    使用DDS生成三個信號并在Vivado中實現低通濾波器

    本文使用 DDS 生成三個信號,并在 Vivado 中實現低通濾波器。低通濾波器將濾除相關信號。
    的頭像 發表于 03-01 14:31 ?1618次閱讀
    使用DDS<b class='flag-5'>生成</b>三個信號并在<b class='flag-5'>Vivado</b>中實現低通濾波器

    cmdgc5016生成的配置寄存器值居然沒有變化,有人能解釋下嗎?

    最近在上手GC5016片子。配置文件用的是官網上下載的“tsin_r0_v1p1”,用以在4個通道上生成不同的輸出頻率。在配置時發現,我修改“tsin_r0_v1p1”文件中的fck值,cmdgc5016生成的配置寄存器值居然沒有變化。有人能解釋下嗎??
    發表于 01-22 06:51

    DAC1280 TDATA引腳輸入的比特流,怎么產生這個比特流,算法是什么?

    我想請問下關于DAC1280的TDATA引腳輸入的比特流的問題: 1,怎么產生這個比特流,算法是什么? 2,怎么控制輸出信號的頻率? 對您的回答感激不盡,謝謝。
    發表于 01-06 06:21

    R&amp;S羅德與施瓦茨ESW8 EMI測量和接收機報錯LO UNL、自檢失敗維修案例

    近期有客戶送修一臺 R&S羅德與施瓦茨ESW8 EMI測量和接收機 。報修故障為: 報錯LO UNL;自檢失敗;自校準失敗;全頻段測不到信號 。 下面是 ESW8 EMI測量和接收機 的維修情況
    的頭像 發表于 12-26 17:35 ?699次閱讀
    R&amp;S羅德與施瓦茨ESW8 EMI測量和接收機<b class='flag-5'>報錯</b>LO UNL、自檢<b class='flag-5'>失敗</b>維修案例

    SRIO介紹及xilinx的vivado 2017.4生成srio例程代碼解釋

    1. 概述 本文是用于記錄srio的學習情況,以及一些對xilinx的vivado 2017.4生成srio例程代碼的解釋。 2. 參考文件 《pg007_srio_gen2》 3. SRIO協議
    的頭像 發表于 12-10 16:24 ?2602次閱讀
    SRIO介紹及xilinx的<b class='flag-5'>vivado</b> <b class='flag-5'>2017.4</b>中<b class='flag-5'>生成</b>srio例程代碼解釋

    請問怎么理解DAC1280的比特流?

    關于DAC1280這個芯片的1s density modulation怎么理解。我的理解:1S不斷的往TDATA引腳輸入高低電平,根據1S內傳輸的比特流中1占得比重來輸出一個對應的電流。這樣的話根據采樣定理,按照一個周期10個點的要求,是不是只能輸入0.1Hz的正弦波。不知道我的理解是否正確?
    發表于 12-05 06:04

    C# 調用2020版本Labview生成的.NET指令集報錯,2018不報錯

    用labview2018版本生成.net程序集不會報錯 用labview2022版本生成.net程序集會報錯是怎么回事
    發表于 10-23 15:08

    需要用PPC3生成配置表,如何才能獲得配置TLV320ADC3140的權限?

    計劃用TLV320ADC3140開發產品,硬件已經做出來了。下一步就是軟件調試。 我需要用PPC3生成配置表,如何才能獲得配置TLV320ADC3140的權限?我已經申請過2次了,但是沒有通過
    發表于 10-11 08:25

    Renesa RA如何使用SPI來實現高速比特流的發送

    有些特殊的外設會使用基于SPI模式,發送連續比特流來傳輸數據。本文主要介紹對于Renesa RA,如何使用SPI來實現高速比特流的發送。
    的頭像 發表于 07-22 14:38 ?1975次閱讀
    Renesa RA如何使用SPI來實現高速<b class='flag-5'>比特流</b>的發送

    一文了解FPGA比特流的內部結構

    比特流是一個常用詞匯,用于描述包含FPGA完整內部配置狀態的文件,包括布線、邏輯資源和IO設置。大多數現代FPGA都是基于SRAM的,包括Xilinx Spartan和Virtex系列。在FPGA上
    的頭像 發表于 07-16 18:02 ?1.7w次閱讀
    一文了解FPGA<b class='flag-5'>比特流</b>的內部結構
    主站蜘蛛池模板: 在线毛片免费 | 亚洲午夜日韩高清一区 | 国产日本久久久久久久久婷婷 | 国产成人经典三级在线观看 | 1000又爽又黄禁片在线久 | 爱看精品福利视频观看 | 国产亚洲一区二区在线观看 | 深夜视频在线播放视频在线观看免费观看 | 欧美a区| 精品久久成人 | 精品在线小视频 | 无人码一区二区三区视频 | 黄色欧美| 欧美色爱综合 | 日本特级淫片免费看 | 中国高清性色生活片 | 免费观看视频网站 | 国语自产自拍秒拍在线视频 | 免费爱做网站在线看 | a理论片| 天天插天天爱 | 天天色色网 | 婷婷色六月 | 久久免费99精品久久久久久 | 天天操女人 | hs网站在线观看 | 人人草人人爽 | 美女网色| 国产一区二卡三区四区 | 久久国内视频 | 黄色网址 在线播放 | 84pao强力永久免费高清 | 成人欧美网站 | 国产精品久久久久天天影视 | 天天干视频网站 | 美女流白浆网站 | 俺去俺来也www色官网免费的 | 黄色免费在线网站 | 日韩a免费 | 国产午夜一区二区在线观看 | 午夜欧美 |