本文轉載自:VagueCheung的博客
ZYNQ7000系列FPGA的PS自帶兩個IIC接口,接口PIN IO可擴展為EMIO形式即將IO約束到PL端符合電平標準的IO(BANK12、BANK13、BANK34、BANK35);
SDK中需要對IIC接口進行初始化在黑金和米聯的例程里為了方便用戶使用,對IIC和外設設備分別創建了相應的文件方便用戶開發。
特別注意每個外設設備都會有自己的slave address;而xilinx官方給出的IIC驅動中給出的從設備的地址是7bit模式(IIC總線上的器件一般為8位地址位,去掉低位一位廣播位,最多可掛載127個設備),在IIC進行寫操作時注意要將設備原有的salve address轉化成7bit模式;否則從設備將無法給予應答。
例如tw9912
在SDK中IIC進行寫操作時。從設備地址slave address就應設置為0x44/0x45;
IIC總線數據傳輸速率(波特率)快速模式下可達到400kbit/s;
審核編輯 黃昊宇
-
IIC接口
+關注
關注
0文章
23瀏覽量
11684 -
Zynq-7000
+關注
關注
3文章
144瀏覽量
36829
發布評論請先 登錄
相關推薦
當ADC3663的LVDS輸出給到ZYNQ-7000的LVDS接收這兩者之間可以直連嗎?
zynq7000 BSP無法在u-boot加載運行怎么解決?
正點原子ZYNQ7015開發板!ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2,性能強悍,資料豐富!
zynq7000 BSP無法在u-boot加載運行,為什么?
[XILINX] 正點原子ZYNQ7035/7045/7100開發板發布、ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2!
芯海通用 MCU 應用筆記 :CS32F103 系列 MCU IAP 升級指南
CSU18MX86應用筆記
簡談Xilinx Zynq-7000嵌入式系統設計與實現
Xilinx ZYNQ 動手實操演練
Zynq-7000為何不是FPGA?
![<b class='flag-5'>Zynq-7000</b>為何不是FPGA?](https://file1.elecfans.com/web2/M00/DA/FC/wKgZomYrIF-AeHZrAAB6ZWznFxM693.png)
簡談Xilinx Zynq-7000嵌入式系統設計與實現
請問FX3的UART口和Xilinx ZYNQ7000的PS端的UART進行硬件連接需要TTL電平轉換嗎?
基于IMX214+ZYNQ XC7Z100的1080P雙目視覺智能平臺
![基于IMX214+<b class='flag-5'>ZYNQ</b> XC7Z100的1080P雙目視覺智能平臺](https://file1.elecfans.com/web2/M00/BC/8E/wKgaomWcuFaAQu8cAAAA1SorCLg340.gif)
評論