【導(dǎo)讀】鑒于內(nèi)核、存儲(chǔ)器、I/O 以及其它電軌的過多電壓電流要求,多核 DSP 實(shí)施需要智能電源管理。DSP 內(nèi)核電壓電源的一個(gè)重要性能基準(zhǔn)就是能夠根據(jù)DSP 使用情況及環(huán)境條件實(shí)時(shí)調(diào)節(jié) VCORE。VCORE 命令一般以數(shù)字格式提供,電源應(yīng)能隨時(shí)解讀。VCORE 電軌一般具有最大的電流規(guī)范,而能夠平衡效率與尺寸的小型電源解決方案也很重要。關(guān)鍵在于在 DSP 與模擬 PWM 級之間使用低成本接口來實(shí)現(xiàn)這一電壓識(shí)別 (VID) 功能。
因此,下圖提供了將內(nèi)核電軌標(biāo)示為 CVDD 的多核 DSP 加以說明。
一個(gè)額定電流為 15A 的 500KHz 降壓轉(zhuǎn)換器負(fù)責(zé)為 CVDD 供電。該設(shè)計(jì)可使用連接至 VID 編程器的 4 線數(shù)字接口實(shí)現(xiàn) VID 控制,其可直接連接至任何模擬功率級或控制器。點(diǎn)擊這里觀看 VID 編程器的視頻演示。
KeyStone DSP 與 VID 功能同步降壓轉(zhuǎn)換器的原理圖
LM10011 與模擬 PWM 功率級
LM10011 不僅可采集出現(xiàn)在 DSP VCNTL 接口上的 VID 信息,而且還可設(shè)置連接至功率級電路反饋 (FB) 引腳的電流 DAC 輸出。在 6 位模式下,既提供支持 940nA 分辨率的 64 種電流設(shè)置,又提供優(yōu)于 1% 的誤差精度。在本例中,CVDD 由 DSP 判定為一個(gè)電壓介于 0.9V 至 1.1V 之間的電平,支持 6.4mV 的步進(jìn)分辨率。無需電平轉(zhuǎn)換器或膠合邏輯,電阻器 RSET 可決定啟動(dòng)時(shí)的 CVDD 電壓。LM10011 可與任何具有 FB 輸入的電壓、電流或 DCAP 模式 PWM 調(diào)節(jié)器連接。
編輯:jq
-
dsp
+關(guān)注
關(guān)注
555文章
8148瀏覽量
355429
發(fā)布評論請先 登錄
手把手教你如何調(diào)優(yōu)Linux網(wǎng)絡(luò)參數(shù)
想把ths1230的輸出數(shù)據(jù)直接連接到DSP的數(shù)據(jù)總線上,可以嗎?
FRED應(yīng)用:LED發(fā)光顏色優(yōu)化
FRED應(yīng)用:LED發(fā)光顏色優(yōu)化
使用 AMD Versal AI 引擎釋放 DSP 計(jì)算的潛力
功率因數(shù)優(yōu)化方法 提高功率因數(shù)的好處
DSP平臺(tái)與RTB的關(guān)系
英飛凌與AWL-Electricity合作優(yōu)化無線功率傳輸
效率優(yōu)化型、同步反激式、高功率PoE控制器/轉(zhuǎn)換器

DSP控制器的主要優(yōu)勢是什么?
高功率密度降壓轉(zhuǎn)換器的熱性能優(yōu)化應(yīng)用報(bào)告

CRS編譯碼原理和在TI C6000 DSP上的優(yōu)化實(shí)現(xiàn)

請問AMC1200的差分輸出與DSP芯片ADC接口怎么連接?
通過優(yōu)化的功率級布局免費(fèi)提高大電流直流/直流穩(wěn)壓器的EMI性能

評論