在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

探究關于原語的千兆以太網RGMII接口設計

電子工程師 ? 來源:OpenFPGA ? 作者:碎碎思 ? 2021-04-11 11:04 ? 次閱讀

之前介紹MII接口時,有介紹過RGMII接口的由來,下面在貼一下:

表8?7 MII接口介紹

pIYBAGByaKuAEam0AADifIvF2RA142.png

RGMII是GMII的簡化版本,發送端信號:TXD[3:0]、 TX_CLK、TX_EN,接收端信號:RX_DV、RXD[3:0]、RX_CLK,當Clock=125MHz,數據位寬4bit(一個時鐘周期里,上升沿取TXRX的0-3bit,下降沿取TXRX的4-7bit,所以實際還是在一個時鐘周期里傳輸8bit數據),1000Mbps=125 MHz *8bit、100Mbps=25 MHz *8bit、10Mbps=2.5MHz *8bit。

其實從實現方式看,很容易看出RGMII傳輸/收取數據的方式和DDR的方式類似,所以下面會針對這方面詳細介紹。8.5.1.1 RGMII信號定義及時序RGMII 使用 4bit 數據接口采用上下沿 DDR( Double Data Rate)的方式在一個時鐘周期之內傳輸 8bit數據信號,即上升沿發送或接收數據的低 4 位[3:0],下降沿發送或接收數據的高 4 位[7:4]。

發送端:

TXC:發送數據信號和控制信號對應的同步時鐘信號( 125M、 25M、 2.5M)

TXD[3:0]:發送數據信號, 4bit 位寬

TX_CTL:發送控制信號

發送端信號時序如下圖所示。

859ee27e-99a8-11eb-8b86-12bb97331649.png

圖8?18 RGMII發送端信號時序(來源88E1512datasheet,下同)

一般的 PHY 芯片都支持兩種 RGMII 發送端口的時序關系。一種稱為非延時模式,如下圖所示:

85aaf0aa-99a8-11eb-8b86-12bb97331649.png

圖8?19 RGMII發送端非延時模式(來源88E1512datasheet,下同)

85b88260-99a8-11eb-8b86-12bb97331649.png

即要滿足時鐘信號 TXC 的邊沿對準數據信號 TXD[3:0]和控制信號 TX_CTL 有效窗口中心附近的位置,也就是說 TXC 比其他信號存在 2ns( 90°相位)(2ns來源:當 RGMII 接口工作于 1000M 速率時, TXC 和RXC 時鐘信號都為 125MHz,那么單個接口的數據率便等同于 250Mbps,單個信號的有效數據窗最大為 4ns。)左右的延時。

另一種為延時模式,如下圖所示。

85cfa6ac-99a8-11eb-8b86-12bb97331649.png

圖8?20 RGMII發送端延時模式(來源88E1512datasheet,下同)

85daacb4-99a8-11eb-8b86-12bb97331649.png

這種時序要求 TXC 的邊沿不其發送的數據 TXD 和控制信號 TX_CTL 邊沿對齊,所有信號具有相同的相位。

一般來說,大部分 PHY 芯片默認都是采用正常時序模式,可通過 MDIO 接口設置寄存器,或者芯片特殊功能引腳將其配置為延時模式。

接收端:

RXC:接收數據信號和控制信號對應的同步時鐘信號( 125M、 25M、 2.5M)

RXD[3:0]:接收數據信號,4bit 位寬

RX_CTL:接收控制信號

接收端信號的時序如下圖所示。

85eadcc4-99a8-11eb-8b86-12bb97331649.png

圖8?21 RGMII接收端信號時序

同理接收端也有非延時和延時模式,原理同上,時序圖如下。

85fe4304-99a8-11eb-8b86-12bb97331649.png

圖8?22 RGMII接收端非延時模式(來源88E1512datasheet,下同)

860df54c-99a8-11eb-8b86-12bb97331649.png

861e4a6e-99a8-11eb-8b86-12bb97331649.png

圖8?23 RGMII接收端延時模式(來源88E1512datasheet,下同)

862facaa-99a8-11eb-8b86-12bb97331649.png

8.5.1.2 RGMII時序中的原語使用在 FPGA 中設計高速源同步接口的重點在于時序控制和時序約束。

在 7 系列 FPGA 中實現 RGMII 接口需要借助 5 種原語,分別是:IDDR、 ODDR、 IDELAYE2、ODELAYE2(A7 中沒有)、 IDELAYCTRL。

其中, IDDR 和 ODDR 分別是輸入和輸出的雙邊沿寄存器,位于 IOB 中。IDELAYE2 和ODELAYE2,分別用于控制 IO 口輸入和輸出延時。同時, IDELAYE2 和 ODELAYE2 的延時值需要使用原語 IDELAYCTRL 來進行校準。另外,需要注意的是,在 7 系列器件的 HR Bank 中沒有ODELAYE2,只有在 HP BANK 中才有 ODELAYE2。

上述幾個原語在Xilinx中屬于I/O計算組件,其他常見的原語如下:

表8?8 I/O端口組件

868d05b2-99a8-11eb-8b86-12bb97331649.jpg

下面針對即將使用的幾個原語進行介紹(摘選自米聯客教程,在此謝過):

( 1) IDDR

IDDR 將輸入的雙邊沿 DDR 信號,在輸出端恢復為兩個并行單邊沿 SDR 信號。IDDR 的原語如下。詳細參數可參考 UG471。

代碼8?1 IDDR 的原語

1.// IDDR : In order to incorporate this function into the design,

2.// Verilog : the following instance declaration needs to be placed

3.// instance : in the body of the design code. The instance name

4.// declaration : (IDDR_inst) and/or the port declarations within the

5.// code : parenthesis may be changed to properly reference and

6.// : connect this function to the design. Delete or comment

7.// : out inputs/outs that are not necessary.

8.

9.// 《-----cut code=“” below=“” this=“” line----=“”》

10.

11. // IDDR: Input Double Data Rate Input Register with Set, Reset

12. // and Clock Enable.

13. // Artix-7

14. // Xilinx HDL Language Template, version 2018.3

15.

16. IDDR #(

17. .DDR_CLK_EDGE(“OPPOSITE_EDGE”), // “OPPOSITE_EDGE”, “SAME_EDGE”

18. // or “SAME_EDGE_PIPELINED”

19. .INIT_Q1(1‘b0), // Initial value of Q1: 1’b0 or 1‘b1

20. .INIT_Q2(1’b0), // Initial value of Q2: 1‘b0 or 1’b1

21. .SRTYPE(“SYNC”) // Set/Reset type: “SYNC” or “ASYNC”

22. ) IDDR_inst (

23. .Q1(Q1), // 1-bit output for positive edge of clock

24. .Q2(Q2), // 1-bit output for negative edge of clock

25. .C(C), // 1-bit clock input

26. .CE(CE), // 1-bit clock enable input

27. .D(D), // 1-bit DDR data input

28. .R(R), // 1-bit reset

29. .S(S) // 1-bit set

30. );

31.

32. // End of IDDR_inst instantiation

33.

34.

C 為同步時鐘, Q1 和 Q2 則是分別與 C 上升沿和下降沿同步的輸出的 SDR 數據, D 為 DDR 輸入。參數 DDR_CLK_EDGE 用來決定了 C、 Q1、 Q2 和 D 之間的時序關系。DDR_CLK_EDGE 有 3 種模式:OPPOSITE_EDGE、 SAME_EDGE 以及 SAME_EDGE_PIPELINED,3 種時序關系如下圖所示。

86d3463a-99a8-11eb-8b86-12bb97331649.png

86f6d41a-99a8-11eb-8b86-12bb97331649.png

8702cd38-99a8-11eb-8b86-12bb97331649.png

圖8?24 DDR_CLK_EDGE 3 種模式(來源UG741)

(2) ODDR

使用 ODDR 將 TXC 同一個時鐘周期內的兩個 SDR 信號分別通過上升沿和下降沿輸出為 DDR 信號。ODDR 的原語如下,詳細參數可參考 UG471。

代碼8?2 ODDR原語

1.// ODDR : In order to incorporate this function into the design,

2.// Verilog : the following instance declaration needs to be placed

3.// instance : in the body of the design code. The instance name

4.// declaration : (ODDR_inst) and/or the port declarations within the

5.// code : parenthesis may be changed to properly reference and

6.// : connect this function to the design. Delete or comment

7.// : out inputs/outs that are not necessary.

8.

9.// 《-----cut code=“” below=“” this=“” line----=“”》

10.

11. // ODDR: Output Double Data Rate Output Register with Set, Reset

12. // and Clock Enable.

13. // Artix-7

14. // Xilinx HDL Language Template, version 2018.3

15.

16. ODDR #(

17. .DDR_CLK_EDGE(“OPPOSITE_EDGE”), // “OPPOSITE_EDGE” or “SAME_EDGE”

18. .INIT(1‘b0), // Initial value of Q: 1’b0 or 1‘b1

19. .SRTYPE(“SYNC”) // Set/Reset type: “SYNC” or “ASYNC”

20. ) ODDR_inst (

21. .Q(Q), // 1-bit DDR output

22. .C(C), // 1-bit clock input

23. .CE(CE), // 1-bit clock enable input

24. .D1(D1), // 1-bit data input (positive edge)

25. .D2(D2), // 1-bit data input (negative edge)

26. .R(R), // 1-bit reset

27. .S(S) // 1-bit set

28. );

29.

30. // End of ODDR_inst instantiation

31.

32.

DDR_CLK_EDGE 有兩種模式: OPPOSITE_EDGE 和 SAME_EDGE,兩種時序關系如下圖所示。

870c928c-99a8-11eb-8b86-12bb97331649.png

8725423c-99a8-11eb-8b86-12bb97331649.png

圖8?25 DDR_CLK_EDGE兩種模式

對于 OPPOSITE_EDGE 模式,在 FPGA 內部也同樣需要兩個反相時鐘來同步 D1 和 D2,較少使用。在設計 RGMII 接口時使用了 SAME_EDGE 模式。

(3) IDELAYE2

IDELAYE2 用于在信號通過引腳進入芯片內部之前,進行延時調節。這里給出本方案中的用法,原語描述如下。詳細參數可參考 UG471。

代碼8?3 IDELAYE2 原語

1.// IDELAYE2 : In order to incorporate this function into the design,

2.// Verilog : the following instance declaration needs to be placed

3.// instance : in the body of the design code. The instance name

4.// declaration : (IDELAYE2_inst) and/or the port declarations within the

5.// code : parenthesis may be changed to properly reference and

6.// : connect this function to the design. All inputs

7.// : and outputs must be connected.

8.

9.// 《-----cut code=“” below=“” this=“” line----=“”》

10.

11. // IDELAYE2: Input Fixed or Variable Delay Element

12. // Artix-7

13. // Xilinx HDL Language Template, version 2018.3

14.

15. (* IODELAY_GROUP = *) // Specifies group name for associated IDELAYs/ODELAYs and IDELAYCTRL

16.

17. IDELAYE2 #(

18. .CINVCTRL_SEL(“FALSE”), // Enable dynamic clock inversion (FALSE, TRUE)

19. .DELAY_SRC(“IDATAIN”), // Delay input (IDATAIN, DATAIN)

20. .HIGH_PERFORMANCE_MODE(“FALSE”), // Reduced jitter (“TRUE”), Reduced power (“FALSE”)

21. .IDELAY_TYPE(“FIXED”), // FIXED, VARIABLE, VAR_LOAD, VAR_LOAD_PIPE

22. .IDELAY_VALUE(0), // Input delay tap setting (0-31)

23. .PIPE_SEL(“FALSE”), // Select pipelined mode, FALSE, TRUE

24. .REFCLK_FREQUENCY(200.0), // IDELAYCTRL clock input frequency in MHz (190.0-210.0, 290.0-310.0)。

25. .SIGNAL_PATTERN(“DATA”) // DATA, CLOCK input signal

26. )

27. IDELAYE2_inst (

28. .CNTVALUEOUT(CNTVALUEOUT), // 5-bit output: Counter value output

29. .DATAOUT(DATAOUT), // 1-bit output: Delayed data output

30. .C(C), // 1-bit input: Clock input

31. .CE(CE), // 1-bit input: Active high enable increment/decrement input

32. .CINVCTRL(CINVCTRL), // 1-bit input: Dynamic clock inversion input

33. .CNTVALUEIN(CNTVALUEIN), // 5-bit input: Counter value input

34. .DATAIN(DATAIN), // 1-bit input: Internal delay data input

35. .IDATAIN(IDATAIN), // 1-bit input: Data input from the I/O

36. .INC(INC), // 1-bit input: Increment / Decrement tap delay input

37. .LD(LD), // 1-bit input: Load IDELAY_VALUE input

38. .LDPIPEEN(LDPIPEEN), // 1-bit input: Enable PIPELINE register to load data input

39. .REGRST(REGRST) // 1-bit input: Active-high reset tap-delay input

40. );

41.

42. // End of IDELAYE2_inst instantiation

43.

44.

(4) ODELAYE2

ODELAYE2原語如下,更多詳細信息可參考 UG471。

代碼8?4 ODELAYE2原語1.// ODELAYE2 : In order to incorporate this function into the design,

2.// Verilog : the following instance declaration needs to be placed

3.// instance : in the body of the design code. The instance name

4.// declaration : (ODELAYE2_inst) and/or the port declarations within the

5.// code : parenthesis may be changed to properly reference and

6.// : connect this function to the design. All inputs

7.// : and outputs must be connected.

8.

9.// 《-----cut code=“” below=“” this=“” line----=“”》

10.

11. // ODELAYE2: Output Fixed or Variable Delay Element

12. // Kintex-7

13. // Xilinx HDL Language Template, version 2018.3

14.

15. (* IODELAY_GROUP = *) // Specifies group name for associated IDELAYs/ODELAYs and IDELAYCTRL

16.

17. ODELAYE2 #(

18. .CINVCTRL_SEL(“FALSE”), // Enable dynamic clock inversion (FALSE, TRUE)

19. .DELAY_SRC(“ODATAIN”), // Delay input (ODATAIN, CLKIN)

20. .HIGH_PERFORMANCE_MODE(“FALSE”), // Reduced jitter (“TRUE”), Reduced power (“FALSE”)

21. .ODELAY_TYPE(“FIXED”), // FIXED, VARIABLE, VAR_LOAD, VAR_LOAD_PIPE

22. .ODELAY_VALUE(0), // Output delay tap setting (0-31)

23. .PIPE_SEL(“FALSE”), // Select pipelined mode, FALSE, TRUE

24. .REFCLK_FREQUENCY(200.0), // IDELAYCTRL clock input frequency in MHz (190.0-210.0, 290.0-310.0)。

25. .SIGNAL_PATTERN(“DATA”) // DATA, CLOCK input signal

26. )

27. ODELAYE2_inst (

28. .CNTVALUEOUT(CNTVALUEOUT), // 5-bit output: Counter value output

29. .DATAOUT(DATAOUT), // 1-bit output: Delayed data/clock output

30. .C(C), // 1-bit input: Clock input

31. .CE(CE), // 1-bit input: Active high enable increment/decrement input

32. .CINVCTRL(CINVCTRL), // 1-bit input: Dynamic clock inversion input

33. .CLKIN(CLKIN), // 1-bit input: Clock delay input

34. .CNTVALUEIN(CNTVALUEIN), // 5-bit input: Counter value input

35. .INC(INC), // 1-bit input: Increment / Decrement tap delay input

36. .LD(LD), // 1-bit input: Loads ODELAY_VALUE tap delay in VARIABLE mode, in VAR_LOAD or

37. // VAR_LOAD_PIPE mode, loads the value of CNTVALUEIN

38.

39. .LDPIPEEN(LDPIPEEN), // 1-bit input: Enables the pipeline register to load data

40. .ODATAIN(ODATAIN), // 1-bit input: Output delay data input

41. .REGRST(REGRST) // 1-bit input: Active-high reset tap-delay input

42. );

43.

44. // End of ODELAYE2_inst instantiation

45.

46.

(5) IDELAYCTRL

IDELAY2 和 ODELAY2 都需要 IDELAYCTRL 來進行校準。IDELAYCTRL 原語如下。更多詳細信息可參考 UG471。

代碼8?5 IDELAYCTRL 原語

1.// IDELAYCTRL : In order to incorporate this function into the design,

2.// Verilog : the following instance declaration needs to be placed

3.// instance : in the body of the design code. The instance name

4.// declaration : (IDELAYCTRL_inst) and/or the port declarations within the

5.// code : parenthesis may be changed to properly reference and

6.// : connect this function to the design. All inputs

7.// : and outputs must be connected.

8.

9.// 《-----cut code=“” below=“” this=“” line----=“”》

10.

11. // IDELAYCTRL: IDELAYE2/ODELAYE2 Tap Delay Value Control

12. // Artix-7

13. // Xilinx HDL Language Template, version 2018.3

14.

15. (* IODELAY_GROUP = *) // Specifies group name for associated IDELAYs/ODELAYs and IDELAYCTRL

16.

17. IDELAYCTRL IDELAYCTRL_inst (

18. .RDY(RDY), // 1-bit output: Ready output

19. .REFCLK(REFCLK), // 1-bit input: Reference clock input

20. .RST(RST) // 1-bit input: Active high reset input

21. );

22.

23. // End of IDELAYCTRL_inst instantiation

24.

25.

IDELAYCTRL 需要一個參考時鐘信號 REFCLK 來校準 IDELAY2 和 ODELAY2 每個 tap 的延時值,可用的 REFCLK 頻率為 200M、 300M、 400M。時鐘越高對應的 tap 延時平均值越小,也就是說延時調節精度越高。DS182 中對此有如下描述。

8783274e-99a8-11eb-8b86-12bb97331649.png

大部分情冴下使用 200M 的參考時鐘就可以滿足實際需求。

8.5.1.3 RGMII發送接口設計

(1) PHY RGMII 發送接口時序

相關的時序在上面已經介紹,主要關注tsetup、thold 默認模式具體如下:

878e7cf2-99a8-11eb-8b86-12bb97331649.png

(2)設計方案

針對上述時序關系, RGMII 發送接口的設計方案如下圖所示。

87a86446-99a8-11eb-8b86-12bb97331649.png

圖8?27 RGMII 發送接口的設計方案

(3)時序約束

針對 RGMII 發送接口需要進行 output delay 約束,如下所示。使用 MMCM 輸出的時鐘 phy_tx_clk 作為所有 ODDR 的輸入時鐘。這里以 1 個 RGMII 接口為例。

代碼8?6 時序約束

1.settx_clk [get_clocks -include_generated_clocks -of [get_pins clk_wiz_0/inst/mmcm_adv_inst/CLKOUT1]]

2.create_generated_clock -name phy_tx_clk -source [get_pins clk_wiz_0/inst/mmcm_adv_inst/CLKOUT1] -multiply_by1 [get_ports phy1_rgmii_tx_clk]

3.set_output_delay -clock [get_clocksphy_tx_clk] -max -0.900 [get_ports {phy1_rgmii_tx_ctl phy1_rgmii_tx_data[*]}}]

4.set_output_delay -clock [get_clocksphy_tx_clk] -min -2.900 [get_ports {phy1_rgmii_tx_ctl {phy1_rgmii_tx_data[*]}}]

5.set_output_delay -clock [get_clocksphy_tx_clk] -max -0.900 [get_ports {phy1_rgmii_tx_ctl {phy1_rgmii_tx_data[*]}}] -clock_fall -

6.add_delay

7.set_output_delay -clock [get_clocksphy_tx_clk] -min -2.900 [get_ports {phy1_rgmii_tx_ctl {phy1_rgmii_tx_data[*]}}] -clock_fall -add_delay

由于時序分析中存在 2 個時鐘 phy_tx_clk 和 tx_clk,這兩個時鐘在物理上實際是同 1 個時鐘,都是由MMCM 同 1 個引腳輸出的。但是時序分析工具會把它們當做 2 個不同的時鐘而進行跨時鐘域分析。因此,需要剔除這 2 個時鐘之間的一些虛假路徑,避免時序報錯。

針對本文檔的設計方法,RGMII 發送接口 DDR 的 setup time 分析是從 rise 到 rise,或者 fall 到 fall。因此需要剔除 rise 到 fall 和 fall 到 rise 的 setup time 偽路徑。同理, hold time 分析是從 rise 到 fall 或fall 到 rise,因此需要剔除 rise 到 rise 和 fall 到 fall 的 hold time 偽路徑。如下所示:

1.set_false_path -fall_from $tx_clk -rise_to [get_clocksphy_tx_clk] -setup

2.set_false_path -rise_from $tx_clk -fall_to [get_clocksphy_tx_clk] -setup

3.set_false_path -fall_from $tx_clk -fall_to [get_clocksphy_tx_clk] -hold

4.set_false_path -rise_from $tx_clk -rise_to [get_clocksphy_tx_clk] -hold

除此之外,由于 setup time 分析是從 rise 到 rise 或fall 到 fall 的。為了避免時序分析工具對 2 個時鐘phy_tx_clk 和 tx_clk 之間 setup time 進行錯誤的多周期分析,需要進行如下約束。

1.set_multicycle_path 0 -setup -end -rise_from $tx_clk -rise_to [get_clocksphy_tx_clk]

2.set_multicycle_path 0 -setup -end -fall_from $tx_clk -fall_to [get_clocksphy_tx_clk]

8.5.1.4 RGMII接收接口設計

(1) PHY RGMII 接收接口時序

相關的時序在上面已經介紹,主要關注tsetup、thold 默認模式具體如下:

862facaa-99a8-11eb-8b86-12bb97331649.png

(2)設計方案

針對上述時序關系, RGMII 接收接口的設計方案如下圖所示。通過 FPGA 引腳輸入的時鐘 RXC 經過BUFIO 可以通過最短的延時接入 IDDR 中。另外,輸入時鐘經過 BUFG 或者 BUFR 進入 FPGA 內部時鐘網絡供內部邏輯所使用。BUFR 僅局限于單個 clock region 內部的邏輯資源,如果邏輯規模較大,建議使用 BUFG。

8824fbaa-99a8-11eb-8b86-12bb97331649.png

圖8?30 RGMII 接收接口的設計方案

(3)時序約束

針對 RGMII 接收接口需要進行 intput delay 約束,如下所示。使用 PHY 芯片輸入時鐘作為所有 IDDR的輸入時鐘。這里以 1 個 RGMII 接口為例。

1.create_clock -period 6.000 -name phy1_rx_clk [get_ports phy1_rgmii_rx_clk]

2.set_input_delay -clock [get_clocks phy1_rx_clk] -max 2.800 [get_ports {{phy1_rgmii_rx_data[*]} phy1_rgmii_rx_ctl}]

3.set_input_delay -clock [get_clocks phy1_rx_clk] -min 1.200 [get_ports {{phy1_rgmii_rx_data[*]} phy1_rgmii_rx_ctl}]

4.set_input_delay -clock [get_clocks phy1_rx_clk] -clock_fall -max -add_delay 2.800 [get_ports {{phy1_rgmii_rx_data[*]} phy1_rgmii_rx_ctl}]

5.set_input_delay -clock [get_clocks phy1_rx_clk] -clock_fall -min -add_delay 1.200 [get_ports {{phy1_rgmii_rx_data[*]} phy1_rgmii_rx_ctl}]

除此之外,還需要將所有 IDELAYE2 和 IDELAYCTRL 約束到一個 group 中。在 7 系列器件中, 1 個BANK 對應一個 clock region,每個 clock region 對應 1 個 IDELAYCTRL。FPGA中有 4 組 RGMII 接收接口,分布在 BANK13 和 BANK14 中。因此,需要分 2 個 group 進行約束,約束如下。

1.set_property IODELAY_GROUP iodelay_grp_bank13 [get_cells {idelayctrl_inst1 rgmii_receive_module1/delay_rgmii_rx_ctl

2.{rgmii_receive_module1/RGMII_RX_DATA_BUS[*].delay_rgmii_rxd}}]

3.set_property IODELAY_GROUP iodelay_grp_bank13 [get_cells {rgmii_receive_module2/delay_rgmii_rx_ctl

4.{rgmii_receive_module2/RGMII_RX_DATA_BUS[*].delay_rgmii_rxd}}]

5.set_property IODELAY_GROUP iodelay_grp_bank14 [get_cells {idelayctrl_inst2 rgmii_receive_module3/delay_rgmii_rx_ctl

6.{rgmii_receive_module3/RGMII_RX_DATA_BUS[*].delay_rgmii_rxd}}]

7.set_property IODELAY_GROUP iodelay_grp_bank14 [get_cells {rgmii_receive_module4/delay_rgmii_rx_ctl

8.{rgmii_receive_module4/RGMII_RX_DATA_BUS[*].delay_rgmii_rxd}}]

另外,約束每組 RGMII 接收接口的 IDELAYE2 的延時 tap 數,經嘗試最佳 tap 為 14。如下所示。

1.set_property IDELAY_VALUE 14 [get_cells rgmii_receive_module1/delay_rgmii_rx_ctl] 2.set_property IDELAY_VALUE 14 [get_cells {rgmii_receive_module1/RGMII_RX_DATA_BUS[*].delay_rgmii_rxd}]

編輯:jq

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    459

    文章

    52199

    瀏覽量

    436367
  • RMII
    +關注

    關注

    0

    文章

    8

    瀏覽量

    12189
  • MII
    MII
    +關注

    關注

    0

    文章

    5

    瀏覽量

    6134

原文標題:基于原語的千兆以太網RGMII接口設計

文章出處:【微信號:HXSLH1010101010,微信公眾號:FPGA技術江湖】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    Analog Devices Inc. ADIN3310/ADIN6310工業級以太網交換機數據手冊

    Analog DevicesADIN3310/ADIN6310工業級以太網交換機是多功能6端口千兆以太網時間敏感網絡(TSN)交換機,設計用于工業以太網應用。這些器件支持IEEE
    的頭像 發表于 05-26 10:20 ?146次閱讀
    Analog Devices Inc. ADIN3310/ADIN6310工業級<b class='flag-5'>以太網</b>交換機數據手冊

    雙通道CAN轉以太網#CAN轉以太網#三格電子

    以太網
    三格電子科技
    發布于 :2025年05月12日 13:17:05

    AD9574以太網 千兆以太網時鐘發生器技術手冊

    AD9574具有多路輸出時鐘發生器功能,內置專用鎖相環(PLL)內核,針對以太網千兆以太網線路卡應用進行了優化。 整數N PLL設計基于ADI公司成熟的高性能、低抖動頻率合成器產品系列,確保實現高的網絡性能。 AD9574還適
    的頭像 發表于 04-10 10:43 ?233次閱讀
    AD9574<b class='flag-5'>以太網</b> <b class='flag-5'>千兆</b><b class='flag-5'>以太網</b>時鐘發生器技術手冊

    實現具有電壓轉換功能的工業和汽車以太網RGMII接口

    電子發燒友網站提供《實現具有電壓轉換功能的工業和汽車以太網RGMII接口.pdf》資料免費下載
    發表于 09-03 10:29 ?0次下載
    實現具有電壓轉換功能的工業和汽車<b class='flag-5'>以太網</b><b class='flag-5'>RGMII</b><b class='flag-5'>接口</b>

    解決以太網RGMII通信的電源時序難題

    電子發燒友網站提供《解決以太網RGMII通信的電源時序難題.pdf》資料免費下載
    發表于 08-27 11:23 ?2次下載
    解決<b class='flag-5'>以太網</b><b class='flag-5'>RGMII</b>通信的電源時序難題

    以太網端口和千兆端口的區別

    以太網端口和千兆端口在多個方面存在顯著的區別,這些區別主要體現在速度、應用范圍、技術規格以及網絡性能等方面。
    的頭像 發表于 08-07 15:42 ?2244次閱讀

    以太網端口的類型和特性

    以太網端口,即以太網接口,是網絡中用于連接設備并進行數據交換的端口。它基于IEEE 802.3標準,并使用以太網協議進行數據傳輸。以太網端口
    的頭像 發表于 08-07 15:27 ?2927次閱讀

    MX60千兆以太網非接觸式連接解決方案

    MX60千兆以太網非接觸式連接解決方案是無線收發器,可提供高速固態無線連接,以取代傳統的機械連接器。為了簡化設計,MX60千兆以太網非接觸式設備提供了內置天線,并且非常適合在高振動應用
    發表于 07-17 16:15 ?474次閱讀

    以太網要怎么連接

    的步驟和注意事項。 首先,我們需要檢查設備是否支持以太網連接。現代計算機和筆記本電腦通常都內置有以太網接口,可以直接使用以太網電纜進行連接。然而,一些較舊的設備或特定類型的設備可能沒有
    的頭像 發表于 07-09 10:28 ?2061次閱讀

    TNETE2201B 1.25千兆以太網收發器數據表

    電子發燒友網站提供《TNETE2201B 1.25千兆以太網收發器數據表.pdf》資料免費下載
    發表于 07-03 11:42 ?0次下載
    TNETE2201B 1.25<b class='flag-5'>千兆</b><b class='flag-5'>以太網</b>收發器數據表

    具有SGMII和RGMII的DP83TG720S-Q1 1000base-T1汽車以太網PHY數據表

    電子發燒友網站提供《具有SGMII和RGMII的DP83TG720S-Q1 1000base-T1汽車以太網PHY數據表.pdf》資料免費下載
    發表于 06-24 10:37 ?0次下載
    具有SGMII和<b class='flag-5'>RGMII</b>的DP83TG720S-Q1 1000base-T1汽車<b class='flag-5'>以太網</b>PHY數據表

    DP83561-SP千兆以太網PHY數據表

    電子發燒友網站提供《DP83561-SP千兆以太網PHY數據表.pdf》資料免費下載
    發表于 06-22 10:19 ?0次下載
    DP83561-SP<b class='flag-5'>千兆</b>位<b class='flag-5'>以太網</b>PHY數據表

    什么是工業以太網?有何特點?

    用,如高溫、高濕、高振動等。 以下是關于工業以太網的詳細介紹: 一、工業以太網的定義 工業以太網是一種基于以太網技術的網絡通信協議,它主要用
    的頭像 發表于 06-11 10:34 ?4419次閱讀

    工業以太網和普通以太網區別在哪

    工業以太網和普通以太網是兩種不同的以太網技術,它們在設計、性能、應用和可靠性等方面存在顯著差異。本文將詳細介紹這兩種以太網技術的區別。 設計差異 工業
    的頭像 發表于 06-11 10:30 ?3745次閱讀

    使用VN5620監控記錄以太網總線數據#車載以太網 #CANape

    以太網硬件
    北匯信息POLELINK
    發布于 :2024年06月09日 16:45:04
    主站蜘蛛池模板: 亚洲人成电影院在线观看 | 色婷婷激情五月综合 | 国产成都一二三四区 | 国产亚洲一区二区三区啪 | 亚洲国产成+人+综合 | 亚欧毛片基地国产毛片基地 | 俄罗斯美女在线观看一区 | 欧美不在线 | 看全色黄大色大片免费久久 | 91黄色影院 | 男人的亚洲天堂 | 色视频色露露永久免费观看 | 羞羞漫画喷水漫画yy漫画 | 一区二区三区国模大胆 | 日韩欧美高清一区 | 久久天堂网 | 特级一级毛片视频免费观看 | 201天天爱天天做 | 久久精品亚洲一级毛片 | 轻点太大了好深好爽h文 | 黄在线看| 欧美精品啪啪 | 一二三区在线观看 | 国产精品嫩草影院人体模特 | 国模精品一区二区 | 欧美色香蕉| 精品福利视频网站 | 久久福利精品 | 九色国产在视频线精品视频 | 爱逼综合 | 在线看黄网站 | 天天做天天爱夜夜大爽完整 | 伊人久久成人 | 久青草久青草高清在线播放 | 精品一区二区三区免费毛片爱 | 久久久久国产一级毛片高清版 | 6月婷婷 | 奇米影视五月天 | 中文字幕在线观看一区二区三区 | 久久频这里精品99香蕉久网址 | 亚洲第一成人影院 |