臺積電首度推出采用GAAFET技術(shù)的2nm制程工藝,將于2025年量產(chǎn),其采用FinFlex技術(shù)的3nm制程工藝將于2022年內(nèi)量產(chǎn)。
據(jù)了解,與5nm芯片相比,臺積電3nm芯片功耗降低34%,性能提升18%,邏輯晶體管密度提高1.6倍,采用FinFlex技術(shù),有望在今年下半年實現(xiàn)量產(chǎn)。與3nm芯片相比,臺積電2nm芯片性能提升10%-15%,功耗降低25%-30%,采用GAAFET技術(shù),預(yù)計在2025年實現(xiàn)量產(chǎn)。
臺積電將在未來幾年推出四種3nm衍生制程工藝,計劃于2025年將成熟和專業(yè)制造節(jié)點的產(chǎn)能提升50%,將在多地建設(shè)大量新晶圓廠。
綜合整理自半導體行業(yè)觀察、鈦媒體APP
審核編輯:湯梓紅
-
芯片
+關(guān)注
關(guān)注
459文章
52252瀏覽量
436907 -
臺積電
+關(guān)注
關(guān)注
44文章
5741瀏覽量
169040 -
3nm
+關(guān)注
關(guān)注
3文章
232瀏覽量
14282 -
2nm
+關(guān)注
關(guān)注
1文章
209瀏覽量
4720
發(fā)布評論請先 登錄
評論