電子發(fā)燒友網(wǎng)報道(文/吳子鵬)2022年初時段,聯(lián)想有兩大新聞引起了人們的廣泛關(guān)注。其一是聯(lián)想在2021/2022財年三季度(截止2021年12月31日),單季營收歷史首次突破200億美元;其二是鼎道智芯(上海)半導(dǎo)體有限公司成立,由聯(lián)想100%控股,正式公開切入芯片賽道。
根據(jù)公開的介紹信息,鼎道智芯目標是做半導(dǎo)體行業(yè)的深耕者,專注于智能設(shè)備核心部件軟硬件設(shè)計方案,致力于為聯(lián)想提供優(yōu)質(zhì)的產(chǎn)品競爭力和用戶體驗。該公司的經(jīng)營范圍包括集成電路設(shè)計、集成電路銷售、軟件開發(fā)、軟件銷售、硬件開發(fā)等。目前,鼎道智芯在獵聘網(wǎng)上發(fā)布了100多個招聘崗位,其中包括了“SOC設(shè)計工程師-CPU”,該公司并沒有透露該職位具體的薪資水平,我們在崗位要求一欄看到,求職者需要熟悉ARM v8體系架構(gòu),有基于ARM CPU IP的SOC開發(fā)經(jīng)驗和PPA優(yōu)化經(jīng)驗。
不過,聯(lián)想可能并不打算只專注在ARM架構(gòu)上,而是選擇“雞蛋不放在一個籃子里”,由于x86架構(gòu)完全沒得用,于是聯(lián)想的造芯計劃在ARM架構(gòu)之外也可能選擇RISC-V。
這幾天,2022聯(lián)想CVC創(chuàng)投周正在北京聯(lián)想全球總部舉辦,這一次活動的主題是“科技瞭望塔”。聯(lián)想集團高級副總裁、聯(lián)想創(chuàng)投集團總裁賀志強在活動上表示,聯(lián)想創(chuàng)投從2016年就把“新計算”作為重要投資方向之一,布局新的計算架構(gòu)。而這個新的計算架構(gòu)除了存算一體、多元異構(gòu),還有RISC-V。
聯(lián)想看重RISC-V從該公司先后兩次投資睿思芯科也能體現(xiàn)出來。在2021年9月份,深圳RISC-V初創(chuàng)企業(yè)睿思芯科進行A+輪融資時,聯(lián)想就參與其中,聯(lián)想創(chuàng)投和字節(jié)跳動、高瓴創(chuàng)投、雙湖資本、水木投資集團、真格基金等一起完成了這次數(shù)千萬美元的投資。
今年7月份,聯(lián)想再一次和睿思芯科聯(lián)系在一起。根據(jù)天眼查信息顯示,睿思芯科于7月5日發(fā)生工商變更,聯(lián)想(北京)有限公司為新增股東,持股約0.45%。
官網(wǎng)介紹資料顯示,睿思芯科提供RISC-V高端核心處理器解決方案,創(chuàng)始團隊來自UC Berkeley RISC-V原創(chuàng)項目組,目前主要開發(fā)基于RISC-V高性能的處理器IP核、垂直領(lǐng)域(DSA)定制處理器設(shè)計服務(wù),以及定制芯片解決方案,應(yīng)用于從邊緣到數(shù)據(jù)中心中央等各領(lǐng)域的高算力要求。
不過從聯(lián)想公司的造芯策略來看,該公司現(xiàn)階段大概率還是會基于ARM架構(gòu)做電腦處理器和平板處理器,如果后續(xù)基于RISC-V打造核心處理器,睿思芯科在其中更多是扮演IP供應(yīng)商的角色。為什么這樣講呢,從聯(lián)想創(chuàng)投、聯(lián)想之星、君聯(lián)資本、弘毅投資的投資矩陣便能夠看出來一些端倪。
我們都知道,上述四家投資機構(gòu)負責(zé)聯(lián)想集團的對外投資,而其中的聯(lián)想創(chuàng)投、聯(lián)想之星、君聯(lián)資本已經(jīng)投資了一批芯片企業(yè)。其中,聯(lián)想創(chuàng)投投資的芯片公司包括寒武紀、思特威、芯馳、華興半導(dǎo)體、中科物棲、銳思智芯、蘇州慧聞、昂瑞微電子、比亞迪半導(dǎo)體、馭光科技等;聯(lián)想之星、君聯(lián)資本投資的芯片公司則包括展訊通信、譜瑞科技、富瀚微、艾派克、奕斯偉、Fortior、眸芯科技、芯熠微電子等。這些公司有一個很明顯的特征,除了展訊通信以外,其他公司的產(chǎn)品幾乎都是圍繞在核心處理器之外的,傳感、視覺、射頻等。
因此,雖然鼎道智芯注資金額3億元在當時被廣為詬病,但是該公司依然會承擔(dān)聯(lián)想在平板和PC處理器方面的研發(fā)任務(wù)。當然,凡事都講先后,從鼎道智芯目前的招聘情況來看,該公司前期的研發(fā)重心可能會是模擬芯片,包括電源管理芯片、充電芯片、Audio PA和LED驅(qū)動等。
關(guān)注當前的輿論,鼎道智芯的壓力還是比較大的,此前聯(lián)想登錄科創(chuàng)板最終折戟而歸,公眾和業(yè)內(nèi)人士對此有很多種猜疑,包括聯(lián)想高負債拖累上市;聯(lián)想薪酬過高,薪資體系不合理;以及沒有核心硬件研發(fā)能力,最主要的是缺乏核心芯片的研發(fā)能力。在這種輿論環(huán)境下,鼎道智芯在拿出自研核心處理器之前,都不能堵住悠悠之口,而所涉及的處理器架構(gòu)除了現(xiàn)階段已經(jīng)開始著手的ARM架構(gòu),不排除鼎道智芯在不久的將來進入RISC-V領(lǐng)域。
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
ARM
+關(guān)注
關(guān)注
134文章
9336瀏覽量
375990 -
聯(lián)想
+關(guān)注
關(guān)注
3文章
2683瀏覽量
63503 -
RISC-V
+關(guān)注
關(guān)注
46文章
2523瀏覽量
48464
發(fā)布評論請先 登錄
相關(guān)推薦
熱點推薦
RISC-V和ARM有何區(qū)別?
在微處理器架構(gòu)領(lǐng)域,ARM與RISC-V是兩個備受關(guān)注的體系。ZLG致遠電子在推出ARM核心版后,又推出了基于RISC-V的MR6450核心

智芯公司榮獲RISC-V聯(lián)盟2024年度IP創(chuàng)新獎
近日,2025年中國RISC-V生態(tài)大會在北京舉辦,智芯公司作為中國開放指令(RISC-V)聯(lián)盟會員單位之一受邀出席。會上,智芯公司RISC-V
芯來科技亮相RISC-V Day Tokyo 2025
RISC-V Day Tokyo 2025春季會議于日前在東京大學(xué)ITO國際研究中心順利舉行。The RISC-V Day Tokyo作為日本最大的RISC-V活動,匯集了眾多優(yōu)秀的RISC-
Arm與RISC-V架構(gòu)的優(yōu)劣勢比較
關(guān)于Arm與RISC-V的討論涉及多個層面。雖然多種因素共同作用于這些架構(gòu)的整體性能,但每種架構(gòu)都有其最適合的幾類主要應(yīng)用場景。
Arm
長期以來,專有技術(shù)往往意味著高昂的許可費用,Arm
發(fā)表于 02-01 22:30
RISC-V 與 ARM 架構(gòu)的區(qū)別 RISC-V與機器學(xué)習(xí)的關(guān)系
在現(xiàn)代計算機架構(gòu)中,RISC-V和ARM是兩種流行的處理器架構(gòu)。它們各自具有獨特的特點和優(yōu)勢,適用于不同的應(yīng)用場景。 1. RISC-V架構(gòu) RIS
什么是RISC-V?以及RISC-V和ARM、X86的區(qū)別
和性能也會有所不同。常見的ISA包括ARM、x86、MIPS、PowerPC、RISC-V等。ISA的選擇對計算機系統(tǒng)的性能、功耗、軟件兼容性、應(yīng)用場景等都有很大的影響。
簡單點比喻可以把指令集架構(gòu)理解為
發(fā)表于 11-16 16:14
RISC-V和arm指令集的對比分析
RISC-V和ARM指令集是兩種不同的計算機指令集架構(gòu),它們在多個方面存在顯著的差異。以下是對這兩種指令集的詳細對比分析:
一、設(shè)計理念
RISC-
發(fā)表于 09-28 11:05
ISA ARM 對比 RISC-V
ARM和RISC-V同為精簡指令集(RISC)架構(gòu),這意味著它們都基于相似的設(shè)計理念:通過簡化指令集來提高處理器的效率和執(zhí)行速度。然而,即使同為RISC架構(gòu),
加入全球 RISC-V Advocate 行列,共筑 RISC-V 的未來 !
加入RISC-VAdvocate行列!我們正在尋找來自世界各地的RISC-V愛好者,通過全球推廣和參與,成為支持RISC-V進步的關(guān)鍵參與者。作為一名RISC-VAdvocate,您將

2024 RISC-V 中國峰會:華秋電子助力RISC-V生態(tài)!
第四屆RISC-V中國峰會(RISC-V Summit China 2024)于8月21日至23日在杭州盛大召開,成為RISC-V領(lǐng)域的一次重要盛會。峰會匯聚了RISC-V國際基金會的
發(fā)表于 08-26 16:46
risc-v的發(fā)展歷史
RISC-V的發(fā)展歷史可以追溯到2006年左右,當時David Patterson和其他研究者開始探索創(chuàng)建一個開放和可擴展的指令集架構(gòu)(ISA)。以下是RISC-V發(fā)展的主要里程碑:
一、起源與初步
發(fā)表于 07-29 17:20
rIsc-v的缺的是什么?
RISC-V設(shè)計簡潔,但在某些應(yīng)用場景下,其性能可能略低于專用指令集架構(gòu)(如ARM),尤其是在沒有內(nèi)置浮點單元或媒體處理單元等特定硬件加速單元的情況下。這是因為RISC-V默認只配備非常少的指令,需要
發(fā)表于 07-29 17:18
RISC-V基礎(chǔ)整數(shù)指令集
就需要有三個不同的操作數(shù),但是ISA只提供了兩個操作數(shù)時,編譯器或者匯編程序程序員就需要多使用一條move(搬運)指令,來保存目的寄存器的值。第三,在RISC-V中對于所有指令,要讀寫的寄存器的標識符
發(fā)表于 07-27 22:25
淺析RISC-V領(lǐng)先ARM的優(yōu)勢
RISC-V相對于ARM的優(yōu)勢主要體現(xiàn)在以下幾個方面:
開源與免費:
RISC-V是一個完全開源的指令集架構(gòu)(ISA),其規(guī)范公開且可以免費使用。這意味著任何人都可以基于RISC-V設(shè)
發(fā)表于 06-27 08:45
評論