在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

ZYNQ芯片架構的理解

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2022-08-15 09:42 ? 次閱讀

[導讀] 基于ZYNQ實現復雜嵌入式系統非常便利,其應用領域也越來越廣泛,本文來從對ZYNQ芯片架構的理解來談談個人體會。

俯瞰zynq

87f959ae-1c2f-11ed-ba43-dac502259ad0.png

ZYNQ主要由兩大部分組成:

處理系統PS(Processing System):上圖左上部分即是PS部分,包括:

同構雙核ARM Cortex A9的對稱多處理器 (Symmetric Multi-Processing,SMP)

豐富的外設,2×SPI,2×I2C,2×CAN,2×UART,2×SDIO,2×USB,2×GigE,GPIO

靜態存儲控制器:Quad-SPI,NAND,NOR

動態存儲控制器:DDR3,DDR2,LPDDR2

編程邏輯PL(Programmable logic):兼容賽靈思7系列FPGA

基于Artix的芯片:Z-7010以及Z-7020

基于Kintex的芯片:Z-7030以及Z-7045

ZYNQ處理系統端PS所有的外設都連接在AMBA(Advanced Microcontroller Bus Architecture)總線,而基于FPGA設計的IP則可以通過AXI接口掛載在AMBA總線上,從而實現內部各組件的互聯互通。這里涉及到兩個概念:

AMBA總線,熟悉ARM架構的朋友應該都大致了解, AMBA是ARM公司的注冊商標。是一種用于片上系統(SoC)設計中功能塊的連接和管理的開放標準片上互連規范。它促進了具有總線結構及多控制器或組件的多核處理器設計開發。自成立以來,AMBA已廣為應用,遠遠超出了微控制器設備領域。如今,AMBA已廣泛用于各種ASIC和SoC部件,包括在現代便攜式移動設備中使用的應用處理器。

高級可擴展接口AXI(Advanced eXtensible Interface):是ARM公司AMBA 3.0 和AMBA 4.0規范的一部分,是并行高性能,同步,高頻,多主機,多從機通訊接口,主要設計用于片上通訊。為啥說AXI是AMBA的一部分,看看下面兩個圖就可以比較清晰的了解。

881189a2-1c2f-11ed-ba43-dac502259ad0.png

8825fa9a-1c2f-11ed-ba43-dac502259ad0.png

ZYNQ的高度靈活性

靈活的PS端IO復用

Multiplexed I/O (MIO):PS端外設IO復用,這是什么概念呢?前面介紹了ZYNQ主要分PS/PL兩大組成模塊,PS端前面介紹的外設如USB/CAN/GPIO/UART等都必要需要引腳與外界打交道,這里所謂的復用與常見的單片機、處理器里引腳復用的概念一樣。但是(這里劃重點),ZYNQ具有高達54個PS引腳支持MIO,MIO具有非常高的靈活度以達到靈活配置,這給硬件設計、PCB布板帶來了極大的便利!,MIO的配置利用vivado軟件可以實現靈活配置,如下圖所示。

88433f1a-1c2f-11ed-ba43-dac502259ad0.png

硬件工程師往往發現對一個復雜的系統的布局布線,常常會很困難,也常因為不合理的布局布線而陷入EMC深坑。ZYNQ的IO引腳高度靈活性,無疑在電路設計方面提供極大的方便,可實現非常靈活的PCB布局布線。從而在EMC性能改善方面帶來了很大便利。

靈活的PS-PL互連接口

Extended Multiplexed I/O (EMIO):擴展MIO,如果想通過PS來訪問PL又不想浪費AXI總線時,就可以通過EMIO接口來訪問PL。54個I/O中,其中一部分只能用于MIO,大部分可以用于MIO或EMIO,少量引腳只能通過EMIO訪問。

884efc1a-1c2f-11ed-ba43-dac502259ad0.png

如上圖,比如I2C0則可以通過EMIO映射到PL端的引腳輸出,這無疑又增加了更多的靈活性!

PS-PL接口HP0-HP3:如上架構圖中AXI high-performance slave ports (HP0-HP3) 實現了PS-PL的接口

可配置的32位或64位數據寬度

只能訪問片上存儲器OCM(On chip memory)和DDR

AXI FIFO接口(AFI)利用1KB FIFOs來緩沖大數據傳輸

PS-PL接口GP0-GP1:如上架構圖中AXI general-purpose ports

兩個PS主接口連接到PL的兩個從設備

32位數據寬度

一個連接到CPU內存的64位加速器一致端口ACP)AXI從接口,ACP 是 SCU (一致性控制單元)上的一個 64 位從機接口,實現從 PL 到 PS 的異步 cache 一致性接入點。ACP 是可以被很多 PL 主機所訪問的,用以實現和 APU 處理器相同的方式訪問存儲子系統。這能達到提升整體性能、改善功耗和簡化軟件的效果。ACP 接口的表現和標準的 AXI 從機接口是一樣的,支持大多數標準讀和寫的操作而不需要在 PL 部件中加入額外的一致性操作。

DMA, 中斷, 事件信號

處理器事件總線信號事件信息到CPU

PL外設IP中斷到PS通用中斷控制器(GIC)

四個DMA通道RDY/ACK信號

擴展多路復用I/O (EMIO)允許PS外設端口訪問PL邏輯和設備I/O引腳。

時鐘以及復位信號:

四個PS時鐘帶使能控制連接到PL

四個PS復位信號連接到PL

靈活的時鐘系統

PS時鐘源:

PS端具有4個外部時鐘源引腳

PS端具有3個PLL時鐘模塊

PS端具有4個時鐘源可輸出到PL

PL端具有7個時鐘源

PL端時鐘源域相對PS端不同

PL端時鐘可靈活來自PL端外部引腳,因為FPGA的硬可編程性,完全靈活配置

也可使用PS端的4個時鐘源

注意

PL和PS之間的時鐘同步是由PS端處理

PL不能提供時鐘給PS使用

豐富的IP庫

Zynq 是一種SoC,具有大量的標準 IP,這些部件不再需要重新設計而直接可用。以這樣的方式提升了設計抽象層級,加上重用預先測試和驗證過的部件,開發將被加速,而成本則可以降低。就像常說的:“ 為什么要重新發明輪子呢?”。

Vivado內置了大量的IP可供使用,比如數學計算IP,信號處理IP、圖像視頻處理IP,通信互連(以太網、DDS、調制、軟件無線電、錯誤校驗)、處理器IP(MicroBlaze等)、甚至人工智能算法IP。

比如信號處理IP,由于采用FPGA硬邏輯實現信號處理無需CPU計算,對于實現復雜的信號運算(比如實現一個非常高階的FIR濾波、多點FFT計算)具有非常大優勢。

88655172-1c2f-11ed-ba43-dac502259ad0.png

雙ARM硬核處理器

如架構圖,ZYNQ內置了雙ARM Cortex-A9硬核,對軟件設計提供了極大的靈活性,在該處理器上可運行Linux,Android等復雜的操作系統,相比常規FPGA嵌軟核IP的做法具有更強大的運算處理能力,你可能會說其處理器的運算能力相比時下的其他ARM芯片或稍有不足,但基本能滿足常規的醫療、工業領域等嵌入式系統應用需求。

PL/PS的有機結合

通過前面的簡要分析介紹,不難發現PL可編程硬件邏輯及處理器單元的結合做的非常好。

PL端:可設計出高靈活的外設系統,同時可編程硬件邏輯電路,可實現真正的硬并行處理、硬實時系統

PS端:PL端與PS的有機結合,有可實現對這種高靈活、硬并行、硬實時處理系統實現集中軟件管理

試想,如果一個系統需要實現硬實時、硬并行,復雜外設互連系統:

或許會采用多微控制器(比如單片機)+處理器方案,微處理器實現實時需求,處理器運行Linux實現上層業務邏輯的方式。

或者采用FPGA+處理器來實現。

這兩種方案技術復雜度都非常高,硬件電路PCB設計比較復雜,軟件開發以及維護也會增加復雜度。而ZYNQ則可以很好的解決此類系統設計需求,真正做到system on chip,這也是SOC的一個很好的體現。

總結一下

ZYNQ這種高度靈活性,豐富的外設,豐富的IP庫,以及vivado強大易用的開發環境,對使用ZYNQ進行嵌入式系統設計帶來了非常多優勢。

審核編輯 :李倩

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 芯片
    +關注

    關注

    459

    文章

    52316

    瀏覽量

    438094
  • 嵌入式系統
    +關注

    關注

    41

    文章

    3670

    瀏覽量

    131057
  • Zynq
    +關注

    關注

    10

    文章

    614

    瀏覽量

    48094

原文標題:從ZYNQ芯片架構談談其為何如此誘人

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦
    熱點推薦

    芯片架構設計的關鍵要素

    芯片架構設計的目標是達到功能、性能、功耗、面積(FPA)的平衡。好的芯片架構能有效提升系統的整體性能,優化功耗,并確保在成本和時間的限制下完成設計任務。
    的頭像 發表于 03-01 16:23 ?552次閱讀

    zynq通過什么接口去控制DLP?

    我是用ZYNQ控制DLP,DLP的投影,給sensor采集。我的問題是zynq通過什么接口去控制DLP。DLP和sensor沒有物理連接,sensor會直接拍DLP的投影
    發表于 02-21 06:56

    如何理解芯片設計中的IP

    本文主要介紹如何理解芯片設計中的IP 在芯片設計中,IP(知識產權核心,Intellectual Property Core)是指在芯片設計中采用的、已經開發好的功能模塊、設計或技術,
    的頭像 發表于 02-08 10:43 ?884次閱讀

    芯片封測架構芯片封測流程

    在此輸入導芯片封測芯片封測是一個復雜且精細的過程,它涉及多個步驟和環節,以確保芯片的質量和性能。本文對芯片封測架構
    的頭像 發表于 12-31 09:15 ?1343次閱讀
    <b class='flag-5'>芯片</b>封測<b class='flag-5'>架構</b>和<b class='flag-5'>芯片</b>封測流程

    Zynq UltraScale+ MPSoC數據手冊

    電子發燒友網站提供《Zynq UltraScale+ MPSoC數據手冊.pdf》資料免費下載
    發表于 12-30 14:37 ?2次下載

    基于risc-v架構芯片與linux系統兼容性討論

    一直對基于RISC-V架構芯片與Linux系統的兼容性比較感興趣,查了各種資料,眾說紛紜,在此整理一下學習內容,以備后用。這個復雜而重要的話題,涉及多個方面的考量。下面談談我的學習總結
    發表于 11-30 17:20

    深入理解 Llama 3 的架構設計

    最新的自然語言處理(NLP)技術和深度學習算法,旨在提供更加自然、流暢和智能的對話體驗。 1. 核心組件 Llama 3的架構設計可以分為以下幾個核心組件: 1.1 預處理模塊 預處理模塊負責將原始文本數據轉換為模型可以理解的格式。這包括文本清洗
    的頭像 發表于 10-27 14:41 ?1153次閱讀

    ZYNQ核心板學習筆記

    此款開發板使用的是 Xilinx 公司的 Zynq7000 系列的芯片,型號為 XC7Z020-2CLG484I,484 個引腳的 FBGA 封裝。
    的頭像 發表于 10-24 18:08 ?2471次閱讀
    <b class='flag-5'>ZYNQ</b>核心板學習筆記

    【「算力芯片 | 高性能 CPU/GPU/NPU 微架構分析」閱讀體驗】--全書概覽

    、GPU、NPU,給我們剖析了算力芯片的微架構。書中有對芯片方案商處理器的講解,理論聯系實際,使讀者能更好理解算力芯片。 全書共11章,
    發表于 10-15 22:08

    FPGA芯片架構和資源有深入的理解,精通Verilog HDL、VHDL

    、計算機相關專業,具有良好的專業基礎知識。 2.工作年限不限,有工作經驗或優秀應屆畢業生亦可。 3.對FPGA芯片架構和資源有深入的理解,精通Verilog HDL、VHDL編程語言,熟悉時序約束、時序分析
    發表于 09-15 15:23

    正點原子ZYNQ7015開發板!ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2,性能強悍,資料豐富!

    ! 正點原子Z15 ZYNQ開發板,搭載Xilinx Zynq7000系列芯片,核心板主控芯片的型號是XC7Z015CLG485-2。開發板由核心板+底板組成,外設資源豐富,板載1路P
    發表于 09-14 10:12

    [XILINX] 正點原子ZYNQ7035/7045/7100開發板發布、ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2!

    7000系列芯片,核心板支持Xilinx Zynq-7035、Zynq-7045和Zynq-7100三種型號。開發板由核心板+底板組成,外設資源豐富,板載2路千兆以太網接口(PS+PL
    發表于 09-02 17:18

    主流芯片架構包括哪些類型

    主流芯片架構芯片設計領域中的核心組成部分,它們決定了芯片的功能、性能、功耗等多個方面。當前,全球范圍內主流的芯片
    的頭像 發表于 08-22 11:08 ?2578次閱讀

    自動駕駛三大主流芯片架構分析

    當前主流的AI芯片主要分為三類,GPU、FPGA、ASIC。GPU、FPGA均是前期較為成熟的芯片架構,屬于通用型芯片。ASIC屬于為AI特定場景定制的
    的頭像 發表于 08-19 17:11 ?2319次閱讀
    自動駕駛三大主流<b class='flag-5'>芯片</b><b class='flag-5'>架構</b>分析

    探秘四大主流芯片架構:誰將主宰未來科技?

    在科技日新月異的今天,芯片作為現代電子設備的心臟,其架構的選擇與設計顯得尤為重要。目前市場上主流的芯片架構有四種:X86、ARM、RISC-V和MIPS。它們各具特色,廣泛應用于各種電
    的頭像 發表于 07-31 11:15 ?4492次閱讀
    探秘四大主流<b class='flag-5'>芯片</b><b class='flag-5'>架構</b>:誰將主宰未來科技?
    主站蜘蛛池模板: 中文字幕在线看精品乱码 | 狠狠色网站 | 国产亚洲精品久久久极品美女 | 成年人视频黄色 | 特级aaaaaaaaa毛片免费视频 | a天堂影院| 黄色大片在线免费观看 | 久久亚洲精品国产精品婷婷 | 国内露脸夫妇交换精品 | 在线久综合色手机在线播放 | 亚洲国产欧美日韩一区二区三区 | 成人在线色视频 | 拍拍拍无档又黄又爽视频 | 中文日产国产精品久久 | 欧美色性视频 | 欧美性一级交视频 | 国产高清色视频免费看的网址 | 东北老女人啪啪对白 | 看逼网址| 免费观看在线永久免费xx视频 | 日韩毛片在线影视 | 国产黄色小视频网站 | 欧美成人天天综合在线视色 | 色综合天天综久久久噜噜噜久久〔 | 天天做天天爱夜夜爽女人爽宅 | 日本不卡在线视频 | 四虎精品永久在线 | 寡妇一级a毛片免费播放 | 欧美国产三级 | 一区二区免费 | 男人天堂综合网 | 在线视频 一区二区 | 你懂的免费在线视频 | 丁香花免费观看视频 | 天天干天天拍 | 72种姿势欧美久久久久大黄蕉 | 麻豆国产三级在线观看 | 农村三级毛片 | 国产一区二区三区毛片 | 亚洲天堂成人在线 | 亚洲国产精品久久久久婷婷老年 |