91在线观看视频-91在线观看视频-91在线观看免费视频-91在线观看免费-欧美第二页-欧美第1页

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

VHDL語言

電阻率 ? 來源:電氣工程及其自動化學習 ? 作者:電氣工程及其自動 ? 2022-11-09 13:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一個完整的VHDL程序包括實體(Entity),結構體(Architecture),配置(Configuration),包集合(Package),庫(Library)5個部分。在VHDL程序中,實體和結構體這兩個基本結構是必須的,他們可以構成最簡單的VHDL程序。實體用于描述電路器件的外部特性;結構體用于描述電路器件的內部邏輯功能或電路結構;包集合存放各設計模塊都能共享的數據類型、常數和子程序等;配置用于從庫中選取所需單元來組成系統設計的不同版本;庫用于存放已經編譯的實體、結構體、包集合和配置。

e3a6088e-5fef-11ed-b468-dac502259ad0.jpg


一,實體

??實體是VHDL程序設計的基礎單元。實體聲明對設計實體與外部電路的端口描述,以及定義所有輸入和輸出端口的基本性質,是實體對外的一個通信界面。實體聲明以entity開始,由end entity 或 end 結束,關鍵詞不區分大小寫。實體聲明語句結構如下:

??entity 實體名 is
????[generic (類屬參量) ;]
????[port (端口說明);]
??end entity 實體名;

1,實體名:一般由用戶定義,最好能體現功能;

2,類屬參量:是一個可選項;它是一種端口界面常數,常用來規定端口的大小、實體中元件的數目及實體的定時特性等。類屬參量的值可由實體的外部提供,用戶可以從外面通過重新設定類屬參量來改變一個實體或一個元件內部電路結構和規模。

3,端口說明:端口為實體和其外部環境提供動態通信的通道,利用port語句可以描述設計電路的端口和端口模式。格式如下
??port(端口名:端口模式 數據類型;…)

(1)端口名:是用戶為實體的每個對外通道所取得名字,通常為英文字母加數字得形式。
(2)端口模式:可綜合得端口模式有四種,分別是:IN,OUT,INOUT,BUFFER.用于定義端口上數據得流動方向和方式。

e3cd1fdc-5fef-11ed-b468-dac502259ad0.jpg


二,結構體

??結構體描述了實體的結構、行為、元件及內部連接關系,即定義了設計實體的功能,規定了實體的數據流程,指定了實體內部的數據連接關系。結構體是對實體功能的具體描述,一定跟在實體的后面。
??結構體一般分為兩個部分,第一部分是對數據類型,常量,信號,子程序和元件等因素進行說明;第二部分是描述實體的邏輯行為、以及各種不同的描述風格的功能描述語句,包括各種順序語句和并行語句。結構體聲明語句結構如下:
??architecture 結構體名 of 實體名 is
????[定義語句]
??begin
????[功能描述語句]
??end 結構體名;

1,結構體名:用戶自行定義,通常用dataflow(數據流),behavior(行為),structural(結構)
命名。體現了三種不同結構體的描述方式。

2,結構體信號定義語句
??結構體信號定義語句必須放在關鍵詞architecture和 begin之間,用于對結構體內部將要使用的信號、常數、數據類型、元件函數和過程進行說明。結構體定義的信號為該結構體的內部信號,只能用于這個結構體中。結構體中的信號定義和端口說明一樣,應有信號名稱和數據類型定義。用于結構體中的信號是內部連接用的信號,因此不需要方向說明。

3,結構體功能描述語句
??結構體功能描述語句位于begin和end之間,具體的描述了結構體的行為及其連接關系。結構體功能描述語句可以含有5中不同類型的并行語句。語句結構內部可以使用并行語句,也可以使用順序語句。

e3fa536c-5fef-11ed-b468-dac502259ad0.jpg


三,庫

??庫用來存儲已經完成的程序包等VHDL設計和數據,包含各類包定義、實體、機構體等。在VHDL庫中,庫的說明總是放在設計單元的最前面。這樣,設計單元內的語句就可以使用庫中的數據,便于用戶共享已經編譯的設計結果。

1,庫的說明
庫的說明使用use語句,通常有以下兩種格式:
??use 庫名. 程序包名. 工程名;
??use 庫名. 程序包名.all;
??第一種格式的作用是向本設計實體開放指定庫中的特定程序包內的選定工程。第二種格式的作用是向本設計實體開放指定庫中特定程序包內的所有內容。

2,常見庫
(1)IEEE庫
IEEE庫中包含以下四個包集合

STD_LOGIC_1164:標準邏輯類型和相應函數;
STD_LOGIC_ARITH:數學函數;
STD_LOGIC_SIGNED:符號數學函數;
STD_LOGIC_UNSIGNED:無符號數學函數;

(2)STD庫
STD庫是符合VHDL標準的庫,使用時不需要顯示聲明;

(3)ASIC矢量庫
各個公司提供的ASIC邏輯門庫;

(4)WORK庫
WORK庫為現行行業庫,用于存放用戶的VHDL程序,使用戶自己的庫。

??VHDL語法比較規范,對任何一種數據對象(信號,變量,常數),必須嚴格限定其取值范圍,即明確界定對其傳輸或存儲的數據類型。在VHDL中,有多種預先定義好的數據類型,如,整數數據類型INTEGER,布爾數據類型BOOLEAN,標準邏輯位數據類型STD_LOGIC和為數據類型BIT等。
??VHDL要求賦值運算符“<=”兩邊的信號數據類型必須一致。VHDL共7中基本邏輯運算符,AND(與),OR(或),NAND(與非),NOR(或非),XOR(異或),XNOR(同或),NOT(取反)。邏輯運算符所要求的操作對象的數據類型有三種,即BIT,BOOLEAN,STD_LOGIC。

審核編輯 黃昊宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • VHDL語言
    +關注

    關注

    1

    文章

    113

    瀏覽量

    18875
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    為什么我選擇VHDL入門

    篇。 從長期來看,兩個語言大概率都要學一下;但是從初學角度而言,總要選擇一個入門語言。 根據網上的信息,總結對比結論: Verilog 的優勢: 1. Verilog 語法接近C,學習容易;VHDL
    的頭像 發表于 06-25 11:18 ?383次閱讀
    為什么我選擇<b class='flag-5'>VHDL</b>入門

    AN90034用于功率MOSFETs的SPICE和VHDL-AMS中的Nexperia精密電熱模型

    電子發燒友網站提供《AN90034用于功率MOSFETs的SPICE和VHDL-AMS中的Nexperia精密電熱模型.pdf》資料免費下載
    發表于 02-19 15:43 ?0次下載
    AN90034用于功率MOSFETs的SPICE和<b class='flag-5'>VHDL</b>-AMS中的Nexperia精密電熱模型

    淺談Verilog和VHDL的區別

    Verilog和VHDL是兩種廣泛使用的硬件描述語言(HDL),它們用于描述和模擬數字電路系統的行為和結構。這兩種語言的主要作用是幫助工程師設計、仿真和驗證集成電路(IC)和系統級芯片(SoC)中的硬件模塊。
    的頭像 發表于 02-17 14:20 ?1641次閱讀
    淺談Verilog和<b class='flag-5'>VHDL</b>的區別

    用于功率MOSFET的SPICE和VHDL-AMS精密電熱模型

    電子發燒友網站提供《用于功率MOSFET的SPICE和VHDL-AMS精密電熱模型.pdf》資料免費下載
    發表于 02-12 15:15 ?0次下載
    用于功率MOSFET的SPICE和<b class='flag-5'>VHDL</b>-AMS精密電熱模型

    數字電路編程語言介紹

    數字電路編程語言是專門為描述和模擬數字電路而設計的編程語言。它們通常具有以下特點: 硬件描述語言(HDL) :大多數數字電路編程語言都是硬件描述語言
    的頭像 發表于 01-24 09:39 ?836次閱讀

    ADS8361 fpga如何實現

    ADS8361項目中用到ADS8361,Verilog或者vhdl語言怎么實現對ad的讀寫?? ADS8361的誤差有多少?我用FPGA寫的誤差有30mv,什么原因?求賜教
    發表于 01-20 06:15

    MT-HIL(4):如何在Simulink下使用HDL Coder導出FPGA/VHDL代碼

    vhdl
    芒果樹數字
    發布于 :2025年01月10日 17:22:17

    語言模型管理的作用

    要充分發揮語言模型的潛力,有效的語言模型管理非常重要。以下,是對語言模型管理作用的分析,由AI部落小編整理。
    的頭像 發表于 01-02 11:06 ?404次閱讀

    Verilog與VHDL的比較 Verilog HDL編程技巧

    Verilog 與 VHDL 比較 1. 語法和風格 Verilog :Verilog 的語法更接近于 C 語言,對于有 C 語言背景的工程師來說,學習曲線較平緩。它支持結構化編程,代碼更直觀,易于
    的頭像 發表于 12-17 09:44 ?1819次閱讀

    語言模型開發語言是什么

    在人工智能領域,大語言模型(Large Language Models, LLMs)背后,離不開高效的開發語言和工具的支持。下面,AI部落小編為您介紹大語言模型開發所依賴的主要編程語言
    的頭像 發表于 12-04 11:44 ?744次閱讀

    求助vhdl

    vhdl 技術
    發表于 11-13 11:35

    Verilog vhdl fpga

    相關專業,具有良好的專業基礎知識。 感興趣可滴滴 JYHXDX534 2.工作年限不限,有工作經驗或優秀應屆畢業生亦可。 3.對FPGA芯片架構和資源有深入的理解,精通Verilog HDL、VHDL
    發表于 11-12 16:40

    C語言與Java語言的對比

    C語言和Java語言都是當前編程領域中的重要成員,它們各自具有獨特的優勢和特點,適用于不同的應用場景。以下將從語法特性、內存管理、跨平臺性、性能、應用領域等多個方面對C語言和Java語言
    的頭像 發表于 10-29 17:31 ?1138次閱讀

    FPGA編程語言的入門教程

    FPGA(現場可編程邏輯門陣列)的編程涉及特定的硬件描述語言(HDL),其中Verilog和VHDL是最常用的兩種。以下是一個FPGA編程語言(以Verilog為例)的入門教程: 一、Verilog
    的頭像 發表于 10-25 09:21 ?1319次閱讀

    【招聘】verilog vhdl FPGA

    1.熟悉FPGA架構及應用,熟悉圖像算法的FPGA實現。 2.熟悉verilog vhdl,熟悉Xilinx或Intel等開發工具。 3.有AI算法 fpga實現經驗優先。 4.本科及以上學歷,碩士優先。具有強烈的責任心,執行力,良好的溝通能力和團隊合作能力。
    發表于 09-02 15:50
    主站蜘蛛池模板: 羞羞答答91麻豆网站入口 | 国产牛仔裤系列在线观看 | 国产高清一区二区 | 色西西| 国产乱通伦 | 午夜色a大片在线观看免费 午夜色大片在线观看 | 欧美黄色片一级 | 韩国三级理论在线观看视频 | 一级aaa毛片| 女女色综合影院 | 一女被两男吃奶玩乳尖口述 | 福利视频自拍 | 国模论坛 | 99国产精品久久久久久久成人热 | 性free中国美女hd | 九色中文| 美女扒开尿口给男人爽免费视频 | 性欧美videofree另类超大 | 电影天堂bt | 国产一级特黄生活片 | yellow中文字幕久久网 | kkk4444免费观看 | 成人免费看毛片 | 欧美日韩一区不卡 | 午夜影视啪啪免费体验区深夜 | 国产黄网站在线观看 | 成年啪啪网站免费播放看 | 扒开双腿猛进湿润18p | 免费国产一区 | 欧美三级在线视频 | 一级做a爱免费观看视频 | 亚洲久久久 | 伊人婷婷涩六月丁香七月 | 1024你懂的国产欧美日韩在 | 性夜影院爽黄a爽免费视频 性瘾高h姚蕊全文免费阅读 | 一级片在线播放 | 国产精品久久久久久久久免费 | 久99频这里只精品23热 视频 | 99久久免费精品视频 | 午夜性影院 | 日韩一级欧美一级在线观看 |