在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

排坑指南之ADC的輸出處理

電子萬花筒 ? 來源:電子萬花筒 ? 2023-01-31 17:15 ? 次閱讀

雖然很多轉(zhuǎn)換器具有三態(tài)輸出/輸入,但這些寄存器仍然在芯片上。它們使數(shù)據(jù)引腳信號(hào)能夠耦合到敏感區(qū)域,因而隔離緩沖區(qū)依然是一種良好的設(shè)計(jì)方式。

某些情況下,甚至需要在模擬接地層上緊靠轉(zhuǎn)換器輸出提供額外的數(shù)據(jù)緩沖器,以提供更好的隔離。

將數(shù)據(jù)緩沖器放置在轉(zhuǎn)換器旁不失為好辦法,可將數(shù)字輸出與數(shù)據(jù)總線噪聲隔離開(如圖 1 所示)。

數(shù)據(jù)緩沖器也有助于將轉(zhuǎn)換器數(shù)字輸出上的負(fù)載降至最低,同時(shí)提供數(shù)字輸出與數(shù)據(jù)總線間的法拉第屏蔽(如圖 2 所示)。

3510b1fe-9747-11ed-bfe3-dac502259ad0.jpg

圖 1.具有低內(nèi)部數(shù)字電流的混合信號(hào)IC 的正確接地

351ca8ec-9747-11ed-bfe3-dac502259ad0.jpg

圖 2. 在輸出端使用緩沖器/鎖存器的高速 ADC 具有對(duì)數(shù)字?jǐn)?shù)據(jù)總線噪聲的增強(qiáng)抗擾度

ADC 輸出與緩沖寄存器輸入間的串聯(lián)電阻(圖 1 中標(biāo)示為“R”)有助于將數(shù)字瞬態(tài)電流降至最低,這些電流可能影響轉(zhuǎn)換器性能。

電阻可將數(shù)字輸出驅(qū)動(dòng)器與緩沖寄存器輸入的電容隔離開。此外,由串聯(lián)電阻和緩沖寄存器輸入電容構(gòu)成的RC網(wǎng)絡(luò)用作低通濾波器,以減緩快速邊沿。

典型 CMOS 柵極與PCB走線和通孔結(jié)合在一起,將產(chǎn)生約 10 pF 的負(fù)載。如果無隔離電阻,1 V/ns的邏輯輸出壓擺率將產(chǎn)生10 mA的動(dòng)態(tài)電流:

352c170a-9747-11ed-bfe3-dac502259ad0.png

驅(qū)動(dòng)10 pF 的寄存器輸入電容時(shí),500 ? 串聯(lián)電阻可將瞬態(tài)輸出電流降至最低,并產(chǎn)生約 11 ns的上升和下降時(shí)間:

3540c2e0-9747-11ed-bfe3-dac502259ad0.png

由于TTL寄存器具有較高輸入電容,可明顯增加動(dòng)態(tài)開關(guān)電流,因此應(yīng)避免使用。

緩沖寄存器和其他數(shù)字電路應(yīng)接地并去耦至 PC 板的數(shù)字接地層。請(qǐng)注意,模擬與數(shù)字接地層間的任何噪聲均可降低轉(zhuǎn)換器數(shù)字接口上的噪聲裕量。

由于數(shù)字噪聲抗擾度在數(shù)百或數(shù)千毫伏水平,因此一般不太可能有問題。模擬接地層噪聲通常不高,但如果數(shù)字接地層上的噪聲(相對(duì)于模擬接地層)超過數(shù)百毫伏,則應(yīng)采取措施減小數(shù)字接地層阻抗,以將數(shù)字噪聲裕量保持在可接受的水平。

任何情況下,兩個(gè)接地層之間的電壓不得超過 300mV,否則 IC可能受損。

最好提供針對(duì)模擬電路和數(shù)字電路的獨(dú)立電源。模擬電源應(yīng)當(dāng)用于為轉(zhuǎn)換器供電。

如果轉(zhuǎn)換器具有指定的數(shù)字電源引腳(VD),應(yīng)采用獨(dú)立模擬電源供電,或者如圖 3 所示進(jìn)行濾波。所有轉(zhuǎn)換器電源引腳應(yīng)去耦至模擬接地層,所有邏輯電路電源引腳應(yīng)去耦至數(shù)字接地層,如圖 3 所示。

如果數(shù)字電源相對(duì)安靜,則可以使用它為模擬電路供電,但要特別小心。

354d2c88-9747-11ed-bfe3-dac502259ad0.jpg

圖 3. 接地和去耦點(diǎn)

某些情況下,不可能將 VD連接到模擬電源。一些高速IC 可能采用+5 V電源為其模擬電路供電,而采用+3.3 V或更小電源為數(shù)字接口供電,以便與外部邏輯接口。

這種情況下,IC 的 +3.3 V引腳應(yīng)直接去耦至模擬接地層。另外建議將鐵氧體磁珠與電源走線串聯(lián),以便將引腳連接到+3.3 V數(shù)字邏輯電源。

采樣時(shí)鐘產(chǎn)生電路應(yīng)與模擬電路同樣對(duì)待,也接地并深度去耦至模擬接地層。


3571fc7a-9747-11ed-bfe3-dac502259ad0.png 針對(duì)高頻工作的接地

一般提倡電源和信號(hào)電流最好通過“接地層”返回,而且該層還可為轉(zhuǎn)換器、基準(zhǔn)電壓源和其它子電路提供參考節(jié)點(diǎn)。但是,即便廣泛使用接地層也不能保證交流電路具有高質(zhì)量接地參考。

圖 4 所示的簡(jiǎn)單電路采用兩層印刷電路板制造,頂層上有一個(gè)交直流電流源,其一端連到過孔 1,另一端通過一條 U 形銅走 線連到過孔2。

兩個(gè)過孔均穿過電路板并連到接地層。理想情況下,頂端連接器以及過孔 1 和過孔2之間的接地回路中的阻抗為零,電流源上的電壓為零。

357f66d0-9747-11ed-bfe3-dac502259ad0.png

圖4. 電流源的原理圖和布局,PCB 上布設(shè) U 形走線, 通過接地層返回

這個(gè)簡(jiǎn)單原理圖很難顯示出內(nèi)在的微妙之處,但了解電流如何在接地層中從過孔1流到過孔2,將有助于我們看清實(shí)際問題所在,并找到消除高頻布局接地噪聲的方法。

359525a6-9747-11ed-bfe3-dac502259ad0.jpg

圖 5. 圖 4 所示 PCB 的直流電流的流動(dòng)

圖 5 所示的直流電流的流動(dòng)方式,選取了接地層中從過孔 1 至過孔 2 的電阻最小的路徑。雖然會(huì)發(fā)生一些電流擴(kuò)散,但基本上不會(huì)有電流實(shí)質(zhì)性偏離這條路徑。

相反,交流電流則選取阻抗最小的路徑,而這要取決于電感。

電感與電流環(huán)路的面積成比例,二者之間的關(guān)系可以用圖 6 所示的右手法則和磁場(chǎng)來說明。環(huán)路之內(nèi),沿著環(huán)路所有部分流動(dòng)的電流所產(chǎn)生的磁場(chǎng)相互增強(qiáng)。

環(huán)路之外,不同部分所產(chǎn)生的磁場(chǎng)相互削弱。因此,磁場(chǎng)原則上被限制在環(huán)路以內(nèi)。環(huán)路越大則電感越大,這意味著:對(duì)于給定的電流水平,它儲(chǔ)存的磁能(Li2)更多,阻抗更高(XL = jωL),因而將在給定頻率產(chǎn)生更大電壓。

35b9fc1e-9747-11ed-bfe3-dac502259ad0.jpg

圖 6. 磁力線和感性環(huán)路(右手法則)

電流將在接地層中選取哪一條路徑呢?自然是阻抗最低的路徑。考慮 U 形表面引線和接地層所形成的環(huán)路,并忽略電阻,則高頻交流電流將沿著阻抗最低,即所圍面積最小的路徑流動(dòng)。

在圖中所示的例子中,面積最小的環(huán)路顯然是由 U 形頂部走線與其正下方的接地層部分所形成的環(huán)路。

圖 5 顯示了直流電 流路徑,圖 7 則顯示了大多數(shù)交流電流在接地層中選取的路徑,它所圍成的面積最小,位于 U 形頂部走線正下方。

實(shí)際應(yīng)用中,接地層電阻會(huì)導(dǎo)致低中頻電流流向直接返回路徑與頂部導(dǎo)線正下方之間的某處。不過,即使頻率低至 1 MHz 或 2 MHz,返回路徑也是接近頂部走線的下方。

35c7a10c-9747-11ed-bfe3-dac502259ad0.jpg

圖 7. 接地層中不含電阻(左圖)和含電阻(右圖)的交流電流路徑

3571fc7a-9747-11ed-bfe3-dac502259ad0.png 采樣時(shí)鐘考量

在高性能采樣數(shù)據(jù)系統(tǒng)中,應(yīng)使用低相位噪聲晶體振蕩器產(chǎn)生 ADC(或 DAC)采樣時(shí)鐘,因?yàn)椴蓸訒r(shí)鐘抖動(dòng)會(huì)調(diào)制模擬輸入/輸出信號(hào),并提高噪聲和失真底。

采樣時(shí)鐘發(fā)生器應(yīng)與高噪聲數(shù)字電路隔離開,同時(shí)接地并去耦至模擬接地層,與處理運(yùn)算放大器和 ADC 一樣。

采樣時(shí)鐘抖動(dòng)對(duì)ADC信噪比(SNR)的影響可用以下公式近似計(jì)算:

35eed4fc-9747-11ed-bfe3-dac502259ad0.png

其中,f 為模擬輸入頻率,SNR 為完美無限分辨率 ADC 的 SNR,此時(shí)唯一的噪聲源來自 rms 采樣時(shí)鐘抖動(dòng) tj。

通過簡(jiǎn)單示例可知,如果 tj = 50 ps (rms),f = 100 kHz,則 SNR = 90 dB,相當(dāng)于約 15 位的動(dòng)態(tài)范圍。

應(yīng)注意,以上示例中的 tj 實(shí)際上是外部時(shí)鐘抖動(dòng)和內(nèi)部 ADC 時(shí)鐘抖動(dòng)(稱為孔徑抖動(dòng))的方和根(rss)值。不過,在大多數(shù)高性能 ADC 中,內(nèi)部孔徑抖動(dòng)與采樣時(shí)鐘上的抖動(dòng)相比可以忽略。

由于信噪比(SNR)降低主要是由于外部時(shí)鐘抖動(dòng)導(dǎo)致的,因而必須采取措施,使采樣時(shí)鐘盡量無噪聲,僅具有可能最低的相位抖動(dòng)。

這就要求必須使用晶體振蕩器。有多家制造商提供小型晶體振蕩器,可產(chǎn)生低抖動(dòng)(小于 5 ps rms)的 CMOS 兼容輸出。

理想情況下,采樣時(shí)鐘晶體振蕩器應(yīng)參考分離接地系統(tǒng)中的模擬接地層。但是,系統(tǒng)限制可能導(dǎo)致這一點(diǎn)無法實(shí)現(xiàn)。

許多情況下,采樣時(shí)鐘必須從數(shù)字接地層上產(chǎn)生的更高頻率、多用途系統(tǒng)時(shí)鐘獲得,接著必須從數(shù)字接地層上的原點(diǎn)傳遞至模擬接地層上的ADC。

兩層之間的接地噪聲直接添加到時(shí)鐘信號(hào),并產(chǎn)生過度抖動(dòng)。抖動(dòng)可造成信噪比降低,還會(huì)產(chǎn)生干擾諧波。

通過使用小型射頻變壓器(如圖8所示)或高速差分驅(qū)動(dòng)器和接收機(jī),將采樣時(shí)鐘信號(hào)作為差分信號(hào)傳輸,可在一定程度上解決這個(gè)問題。

如果使用后者,應(yīng)該選擇ECL來最大程度地減小相位抖動(dòng)。在單個(gè)+5 V電源系統(tǒng)中,ECL邏輯可在地面和+5 V(PECL)之間連接,輸出端交流耦合到ADC采樣時(shí)鐘輸入。

不管是哪種情況,原始主系統(tǒng)時(shí)鐘必須從低相位噪聲晶體振蕩器產(chǎn)生。

35fb3dd2-9747-11ed-bfe3-dac502259ad0.jpg

圖 8. 從數(shù)模接地層進(jìn)行采樣時(shí)鐘分配

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5424

    瀏覽量

    123508
  • adc
    adc
    +關(guān)注

    關(guān)注

    99

    文章

    6649

    瀏覽量

    548374
  • 數(shù)據(jù)緩沖器

    關(guān)注

    1

    文章

    11

    瀏覽量

    1903

原文標(biāo)題:排坑指南:ADC的輸出處理

文章出處:【微信號(hào):ZGDZGCS,微信公眾號(hào):電子萬花筒】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    ADC3xxxEVM和ADC3xJxxEVM用戶指南

    電子發(fā)燒友網(wǎng)站提供《ADC3xxxEVM和ADC3xJxxEVM用戶指南.pdf》資料免費(fèi)下載
    發(fā)表于 12-10 15:18 ?0次下載
    <b class='flag-5'>ADC</b>3xxxEVM和<b class='flag-5'>ADC</b>3xJxxEVM用戶<b class='flag-5'>指南</b>

    ADC12J2700EVM和ADC12J1600EVM用戶指南

    電子發(fā)燒友網(wǎng)站提供《ADC12J2700EVM和ADC12J1600EVM用戶指南.pdf》資料免費(fèi)下載
    發(fā)表于 12-10 14:59 ?0次下載
    <b class='flag-5'>ADC</b>12J2700EVM和<b class='flag-5'>ADC</b>12J1600EVM用戶<b class='flag-5'>指南</b>

    ADC16DX370EVM用戶指南

    電子發(fā)燒友網(wǎng)站提供《ADC16DX370EVM用戶指南.pdf》資料免費(fèi)下載
    發(fā)表于 12-10 14:28 ?0次下載
    <b class='flag-5'>ADC</b>16DX370EVM用戶<b class='flag-5'>指南</b>

    AMC1306的輸出數(shù)據(jù)是以曼徹斯特碼的形式輸出處理曼徹斯特碼的時(shí)候應(yīng)該以什么原則處理?

    到對(duì)應(yīng)的電壓值。 我用fpga來取1306的輸出,是首先把1306的輸出處理再用sinc的濾波模塊濾波嗎?
    發(fā)表于 12-10 08:44

    ADC32RFxxEVM用戶指南

    電子發(fā)燒友網(wǎng)站提供《ADC32RFxxEVM用戶指南.pdf》資料免費(fèi)下載
    發(fā)表于 12-09 15:13 ?0次下載
    <b class='flag-5'>ADC</b>32RFxxEVM用戶<b class='flag-5'>指南</b>

    ADC高速采樣電路設(shè)計(jì)詳解STM32踩

    一、踩過程 最近用STM32F334做數(shù)字電源,用到了高速ADC采集電壓電流。設(shè)計(jì)的參考電壓VREF為3.3V,輸入信號(hào)經(jīng)運(yùn)放跟隨后直接接入單片機(jī)的采樣通道。一開始測(cè)試一切正常,但隨著輸入信號(hào)
    的頭像 發(fā)表于 12-02 09:27 ?2538次閱讀
    <b class='flag-5'>ADC</b>高速采樣電路設(shè)計(jì)詳解<b class='flag-5'>之</b>STM32踩<b class='flag-5'>坑</b>

    ADC3664EVM用戶指南

    電子發(fā)燒友網(wǎng)站提供《ADC3664EVM用戶指南.pdf》資料免費(fèi)下載
    發(fā)表于 11-28 14:22 ?0次下載
    <b class='flag-5'>ADC</b>3664EVM用戶<b class='flag-5'>指南</b>

    ADC364xEVM用戶指南

    電子發(fā)燒友網(wǎng)站提供《ADC364xEVM用戶指南.pdf》資料免費(fèi)下載
    發(fā)表于 11-27 13:57 ?0次下載
    <b class='flag-5'>ADC</b>364xEVM用戶<b class='flag-5'>指南</b>

    ADC32RF5xEVM用戶指南

    電子發(fā)燒友網(wǎng)站提供《ADC32RF5xEVM用戶指南.pdf》資料免費(fèi)下載
    發(fā)表于 11-27 13:55 ?0次下載
    <b class='flag-5'>ADC</b>32RF5xEVM用戶<b class='flag-5'>指南</b>

    ADC-PHI-PRU-EVM用戶指南

    電子發(fā)燒友網(wǎng)站提供《ADC-PHI-PRU-EVM用戶指南.pdf》資料免費(fèi)下載
    發(fā)表于 11-21 14:32 ?0次下載
    <b class='flag-5'>ADC</b>-PHI-PRU-EVM用戶<b class='flag-5'>指南</b>

    adc參數(shù)解析及選擇指南

    模擬數(shù)字轉(zhuǎn)換器(ADC)是電子系統(tǒng)中的關(guān)鍵組件,它將模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào),以便數(shù)字電路處理。選擇合適的ADC對(duì)于確保系統(tǒng)性能至關(guān)重要。 1. 分辨率(Resolution) ADC
    的頭像 發(fā)表于 10-31 10:46 ?2538次閱讀

    TLV320aic33進(jìn)行ADC的使用時(shí),為什么沒有輸出?ADC使用時(shí)有什么要注意的地方嗎?

    您好!在使用貴司TLV320aic33 進(jìn)行ADC的使用時(shí),LINE1LP接輸入信號(hào),LINE1LM接地,根據(jù)用戶指南上進(jìn)行ADC的配置,測(cè)量PGA輸出正常,BCLK,WCLK正常,
    發(fā)表于 10-22 08:10

    ADC12J4000EVM用戶指南

    電子發(fā)燒友網(wǎng)站提供《ADC12J4000EVM用戶指南.pdf》資料免費(fèi)下載
    發(fā)表于 09-18 09:50 ?0次下載

    labview如何測(cè)ADC輸入到DAC輸出的延時(shí)

    ADC和DAC用的是MIO的SCB-68A,從ADC采集數(shù)據(jù),經(jīng)過上位機(jī)處理后把數(shù)據(jù)發(fā)放到DAC輸出,想測(cè)量從ADC采集到DAC
    發(fā)表于 08-12 16:15

    adc濾波運(yùn)放輸出電壓的三個(gè)作用

    在這篇文章中,我們將詳細(xì)探討ADC濾波運(yùn)放輸出電壓的三個(gè)作用。ADC(Analog-to-Digital Converter,模擬-數(shù)字轉(zhuǎn)換器)是一種將模擬信號(hào)轉(zhuǎn)換為數(shù)字信號(hào)的電子設(shè)備。在許多電子系
    的頭像 發(fā)表于 07-13 11:23 ?1435次閱讀
    主站蜘蛛池模板: 68日本 xxxxxxxxx | 久久免费精品国产72精品剧情 | 色cccwww在线播放 | 日韩一级欧美一级一级国产 | 国内精品久久久久久久久蜜桃 | 欧美一级高清黄图片 | 五月天激情在线 | 夜恋秀场欧美成人影院 | 精品久久天干天天天按摩 | 黄a免费| 四虎在线免费视频 | 欧美另类亚洲一区二区 | 国产自产视频在线观看香蕉 | 色综合久久久高清综合久久久 | 免费在线观看大片影视大全 | 午夜亚洲视频 | 在线播放一区二区精品产 | 欧美一级第一免费高清 | 欧美网站免费 | 国产v精品成人免费视频400条 | 香蕉成人国产精品免费看网站 | 日本特黄特色 | 天堂资源在线播放 | 久久伊人男人的天堂网站 | 三级www| 国产在线a不卡免费视频 | 一区二区三区四区在线视频 | 亚洲综合一二三区 | 欧美三级黄视频 | 男女视频在线观看免费高清观看 | 国产亚洲综合一区 柠檬导航 | 中文4480yy私人免费影院 | 69xxxx日本hd4k | 韩国男女无遮挡高清性视频 | 在线播放你懂得 | 午夜寂寞影院视频观看 | 丁香六月激情婷婷 | 天天澡天天摸天天爽免费 | 欧美成人性色生活片天天看 | 中文字幕欧美日韩 | 成人三级在线观看 |