最近在編寫完FPGA邏輯,成功生成.bin文件后,發現將數據流文件燒寫到Flash時間過長,突然想起可以通過Vivado軟件進行設置,提高燒寫速度。操作如下:
(1)布局布線完成后,點擊Open Implementation。
(2)點擊Tool-----> Edit Device Properties...
(3)General ----->Enable Bitstream Compression ----->TRUE,選擇壓縮數據流,提高下載速度。
(4)Configuration -------> Configuration Rate(MHz),可以選擇較大的CCLK時鐘值。(如果配置I/O PCB布線不佳,較大的時鐘可能會導致FLASH燒寫失敗,此時需要降低CCLK時鐘)
點擊OK,并點擊“保存”菜單,保存當前配置。
打開.xdc約束文件,我們可以看到新增以下內容:
完成以上操作,重新生成bit文件及bin文件即可實現加快FLASH燒寫速度。
審核編輯:湯梓紅
-
FPGA
+關注
關注
1630文章
21798瀏覽量
606030 -
FlaSh
+關注
關注
10文章
1642瀏覽量
148681 -
Xilinx
+關注
關注
71文章
2171瀏覽量
122145 -
文件
+關注
關注
1文章
570瀏覽量
24822 -
Vivado
+關注
關注
19文章
815瀏覽量
66892
原文標題:提高Xilinx FPGA Flash下載速度
文章出處:【微信號:FPGA技術實戰,微信公眾號:FPGA技術實戰】歡迎添加關注!文章轉載請注明出處。
發布評論請先 登錄
相關推薦
![](https://file1.elecfans.com/web2/M00/AB/50/wKgaomU_Wb-AV2AuAAHGcycRtks368.jpg)
NANO2開發應用之 如何使用xilinx下載工具下載bit,固化FPGA
Xilinx FPGA無痛入門,海量教程免費下載
XILINX V7系列FPGA的的BPI FLASH程序下載問題咨詢
Xilinx程序下載方式
Xilinx_FPGA下載燒寫教程(超詳細)
xilinx FPGA下載flash問題
Xilinx-Spartan6 FPGA實現MultiBoot
![<b class='flag-5'>Xilinx</b>-Spartan6 <b class='flag-5'>FPGA</b>實現MultiBoot](https://file.elecfans.com/web2/M00/49/54/pYYBAGKhtEaANb5kAAAKmhoHJi4676.jpg)
FPGA配置– 使用JTAG是如何燒寫SPI/BPI Flash的?
![<b class='flag-5'>FPGA</b>配置– 使用JTAG是如何燒寫SPI/BPI <b class='flag-5'>Flash</b>的?](https://file1.elecfans.com//web2/M00/A6/A6/wKgZomUMP2OAFrKoAAA_VRiA2SE423.png)
評論