先進(jìn)封裝是指處于當(dāng)時(shí)最前沿的封裝形式和技術(shù)。目前,帶有倒裝芯片(Flip Chip, FC)結(jié)構(gòu)的封裝、圓片級(jí)封裝 ( Water Level Packege, WLP)、2.5D封裝、3D封裝等被認(rèn)為屬于先進(jìn)封裝的范疇。
帶有倒裝芯片結(jié)構(gòu)的封裝是先在芯片上制作金屬凸點(diǎn),然后將芯片面朝下利用焊料直接與基板互連,通常會(huì)使用底部填充(Under Fill)樹脂對(duì)熱應(yīng)力進(jìn)行再分布來(lái)提高可靠性。其優(yōu)點(diǎn)是封裝面積減小,引線互連長(zhǎng)度縮短,I / O端口數(shù)量增加。
WLP 是直接以晶片為加工對(duì)象,同時(shí)對(duì)晶片上的眾多芯片進(jìn)行封裝及測(cè)試,最后切割成單顆產(chǎn)品,可以直接貼裝到基板或 PCB 上,其中主要工藝為再布線(Redistribution Layer, RDL)技術(shù),包括濺射、光刻、電鍍等工序。WLP 的優(yōu)點(diǎn)是封裝產(chǎn)品輕薄短小,信號(hào)傳輸路徑更短,在生產(chǎn)方面可大大提高加工效率,降低成本。根據(jù)結(jié)構(gòu)的不同,WLP 可分為扇入型(Fan一in)和扇出型(Fan-out)兩種。其中,產(chǎn)品尺寸和芯片尺寸在二維平面上一樣大的稱為扇入型,產(chǎn)品尺寸比芯片尺寸在二維平面上大的稱為扇出型。
2.5D 封裝是在2D封裝結(jié)構(gòu)的基礎(chǔ)上,在芯片和封裝載體之間加入了一個(gè)硅中介轉(zhuǎn)接層,該中介轉(zhuǎn)接層上利用硅通孔 (Through Silicon Via, TSV)連接其上、下表面的金屬,多采用倒裝芯片組裝工藝。由于采用了中介轉(zhuǎn)接層,其表面金屬層的布線可以使用與芯片表面布線相同的工藝,使產(chǎn)品在容量及性能上比2D結(jié)構(gòu)得到巨大提升。
3D結(jié)構(gòu)是將芯片與芯片直按堆疊,可采用引線鍵合、倒裝芯片或二者混合的組裝工藝,也可采用硅通孔技術(shù)進(jìn)行互連。3D結(jié)構(gòu)進(jìn)一步縮小了產(chǎn)品尺寸,提高了產(chǎn)品容量和性能。目前,散熱較差、成本較高是制約 TSV 技術(shù)發(fā)展的主要因素。
先進(jìn)封裝被廣泛應(yīng)用于計(jì)算機(jī)、通信、消費(fèi)類電子、醫(yī)療、航天等領(lǐng)域,推動(dòng)著封裝技術(shù)及整個(gè)電子行業(yè)向前發(fā)展。目前,倒裝芯片、2.5D封裝、3D封裝主要用于存儲(chǔ)器、中央處理器(CPU)、圖像處理器(CPU)等;WLP 主要應(yīng)用于功率放大器、無(wú)線連接器件、射頻收發(fā)器等。
近幾年熱門的先進(jìn)封裝技術(shù)為扇出型(Fan-out)封裝技術(shù),主要有晶片級(jí)扇出 ( Wafer Level Fan-out)技術(shù)和大板級(jí)扇出 (Panel Level Fan-out)技術(shù)。該技術(shù)又可以衍生出扇出層疊封裝(Fan-out Package on Package) 等封裝技術(shù)。扇出結(jié)構(gòu)可以大幅增加I/O 端口數(shù)量,而利用晶片級(jí)或大板級(jí)工藝則可以提高生產(chǎn)效率,進(jìn)一步降低生產(chǎn)成本,因此這是未來(lái)的發(fā)展趨勢(shì)。
審核編輯 :李倩
-
芯片
+關(guān)注
關(guān)注
456文章
51224瀏覽量
427394 -
pcb
+關(guān)注
關(guān)注
4326文章
23166瀏覽量
400038 -
封裝
+關(guān)注
關(guān)注
127文章
7998瀏覽量
143422 -
先進(jìn)封裝
+關(guān)注
關(guān)注
2文章
428瀏覽量
287
原文標(biāo)題:先進(jìn)封裝(Advanced Package)
文章出處:【微信號(hào):Semi Connect,微信公眾號(hào):Semi Connect】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
典型先進(jìn)封裝選型和設(shè)計(jì)要點(diǎn)
uMAX PACKAGE是什么封裝?
JTAG先進(jìn)的功能和系統(tǒng)設(shè)計(jì),JTAG Advanced C
白光LED的封裝技術(shù)(Package Technology)
![白光LED的<b class='flag-5'>封裝</b>技術(shù)(<b class='flag-5'>Package</b> Technology)](https://file1.elecfans.com//web2/M00/A4/9E/wKgZomUMNQCAQB29AACb7a4v6IU897.jpg)
芯片封裝建模工具-Simcenter Flotherm Package Creator介紹
![芯片<b class='flag-5'>封裝</b>建模工具-Simcenter Flotherm <b class='flag-5'>Package</b> Creator介紹](https://file1.elecfans.com/web2/M00/89/32/wKgaomR9fEmAcCimAAAqXI4ouG0119.png)
什么是先進(jìn)封裝技術(shù)的核心
![什么是<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)的核心](https://file1.elecfans.com/web2/M00/8F/76/wKgaomTNrHeAP1bWAAA31xNBN-Y235.png)
先進(jìn)封裝與傳統(tǒng)封裝的區(qū)別
先進(jìn)封裝的重要設(shè)備有哪些
![<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>的重要設(shè)備有哪些](https://file1.elecfans.com/web1/M00/F3/D1/wKgaoWcfPc-AKC6uAAAhviwD8AQ650.png)
先進(jìn)封裝技術(shù)- 6扇出型晶圓級(jí)封裝(FOWLP)
![<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)- 6扇出型晶圓級(jí)<b class='flag-5'>封裝</b>(FOWLP)](https://file1.elecfans.com/web3/M00/01/52/wKgZO2dScu-AQHM0AAAWsacLdU8407.png)
先進(jìn)封裝技術(shù)-7扇出型板級(jí)封裝(FOPLP)
![<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)-7扇出型板級(jí)<b class='flag-5'>封裝</b>(FOPLP)](https://file1.elecfans.com/web3/M00/01/4C/wKgZPGdSc4OAPlCCAABUw1DHRuk832.png)
先進(jìn)封裝技術(shù)-16硅橋技術(shù)(上)
![<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)-16硅橋技術(shù)(上)](https://file1.elecfans.com/web3/M00/03/92/wKgZO2dqI5KAf3dnAABEFL_qlR4170.png)
先進(jìn)封裝技術(shù)-17硅橋技術(shù)(下)
![<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)-17硅橋技術(shù)(下)](https://file1.elecfans.com/web3/M00/03/92/wKgZO2dqJHOADG2xAABH3Sm13fo676.png)
先進(jìn)封裝技術(shù)-19 HBM與3D封裝仿真
![<b class='flag-5'>先進(jìn)</b><b class='flag-5'>封裝</b>技術(shù)-19 HBM與3D<b class='flag-5'>封裝</b>仿真](https://file1.elecfans.com/web3/M00/05/34/wKgZPGd97uyAR5tuAAA1CLelbIU525.png)
評(píng)論