在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

探究電阻布局對端接效果的影響

edadoc ? 來源:高速先生 ? 作者:高速先生 ? 2023-02-27 17:29 ? 次閱讀

作者:一博科技高速先生成員 孫小兵

端接就是人為加入電阻來改善信號由于鏈路阻抗突變帶來的反射問題的一種方式,并且引入成本也較低,在很多場合都有運(yùn)用。但是端接電阻擺放位置一直困惑大家,或許大家只知道串聯(lián)電阻需要靠近發(fā)送端擺放,并聯(lián)電阻需要靠近接收端擺放,但不知道怎么衡量能夠接受的距離是多少。在實(shí)際單板設(shè)計(jì)中由于芯片周邊空間有限,往往可能需要從BGA中引出較長的一段走線再接上端接電阻,而這段較長走線可能會影響端接效果。下面我們就分別探討串聯(lián)電阻和并聯(lián)電阻到芯片端走線距離對端接效果的影響。

實(shí)際運(yùn)用場合中串阻鏈路模型如圖所示。串阻和驅(qū)動器之間存在一段較長的走線,這段樁線的長度會直接影響端接效果。如果串阻距離發(fā)送器較遠(yuǎn),樁線較長,串阻就可能沒有端接效果。下面我們探究一下這段樁線的長度Lstub對端接效果的影響。

poYBAGP8eAOALh0sAABTnZrLyS8087.png

下圖是串阻前面樁線長度延時TD0分別為1Tr、Tr/2、Tr/5時在末端接收信號的反射振幅情況。當(dāng)樁線延時達(dá)到上升時間的一半時,信號反射振幅會達(dá)到最大,樁線越短,反射振幅就越小。

pYYBAGP8eASADcPbAAGuKYm5X_8486.png

上面是當(dāng)信號上升時間一定,前面樁線長度變化時對串聯(lián)端接效果的影響。那么當(dāng)樁線長度一定時,改變信號上升時間對端接效果有沒有影響呢?下面我們又來探究信號上升時間Tr分別是樁線時延TD0、3*TD0、5*TD0時末端接收信號的反射振幅情況。反射幅度隨著信號上升時間的增加而逐漸減小。

poYBAGP8eASAAnlWAAHDxbIOl3M067.png

根據(jù)以上結(jié)果分析可知,信號上升時間和串阻到芯片走線距離的關(guān)系會影響串聯(lián)端接效果。在設(shè)計(jì)中建議樁線的延時應(yīng)該不超過六分之一的信號上升時間,即TDstub≤Tr/6,這樣接收端的噪聲基本能夠控制在10%以內(nèi)。例如信號上升時間為300ps,樁線的延時應(yīng)當(dāng)要小于50ps,即樁線的長度不超過300mil基本不會出現(xiàn)問題。

接下來我們探討并聯(lián)端接鏈路中電阻到末端距離對信號的影響。在理想情況下電阻最好放在接收器之后,仿真鏈路模型如下。傳輸線先連接到接收端,然后再引一段“尾巴”走線到端接電阻,端接電阻尾線阻抗與并聯(lián)電阻值保持一致。這樣信號先到接收端,然后再到端接電阻。這種狀態(tài)下端接電阻的尾線長度Ltail對信號質(zhì)量影響非常小。下面也驗(yàn)證了端接尾線傳輸延時分別是Tr和Tr/10兩種情況下接收端的信號波形狀態(tài)。

pYYBAGP8eAWAMDyRAACEQ6_H9KU953.png

poYBAGP8eAWAMWK_AADFw4-S4p0030.png

可以看到兩個信號波形幾乎完全重合,信號質(zhì)量非常良好。由此分析可知,端接電阻尾線長度對端接效果幾乎沒有影響。

在實(shí)際項(xiàng)目設(shè)計(jì)中,端接不可能完全都從信號接收端接出來,總會在端接電阻分支點(diǎn)和接收端之間存在一段長度的走線,如下圖鏈路模型。這段樁線的長度Lstub會影響信號接收質(zhì)量,若樁線過長將削弱端接效果。

pYYBAGP8eAaAXqFtAACKCMMY5fs677.png

下圖顯示的是接收端前面樁線長度分別為Tr、Tr/2、Tr/5情況下接收端信號波形狀態(tài)。可以看出當(dāng)樁線長度越短,端接效果就越好。建議端接電阻前面樁線延時小于Tr/6。

poYBAGP8eAaABAwvAAFHJInrJ-c283.png

當(dāng)采用端接來改善信號反射時,串聯(lián)阻應(yīng)盡可能靠近發(fā)送端放置,建議芯片輸出到串阻的走線延時小于六分之一的信號上升時間;并聯(lián)電阻應(yīng)盡可能靠近接收端放置,端接電阻支路尾線長度對端接效果影響較小,建議端接電阻分支點(diǎn)到接收端的走線延時小于六分之一的信號上升時間。這或許也是為什么到DDR5后地址線的末端端接也改成了ODT的形式。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電阻
    +關(guān)注

    關(guān)注

    87

    文章

    5595

    瀏覽量

    174017
  • 驅(qū)動器
    +關(guān)注

    關(guān)注

    54

    文章

    8498

    瀏覽量

    148648
  • DDR5
    +關(guān)注

    關(guān)注

    1

    文章

    438

    瀏覽量

    24633
  • PCB
    PCB
    +關(guān)注

    關(guān)注

    1

    文章

    1953

    瀏覽量

    13204
收藏 人收藏

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    DDR終端匹配電阻的長度多少合適?

    上次我們對不加端接電阻和加端接電阻之后的仿真結(jié)果做了分析之后我們得出在DDR采用菊花鏈拓?fù)浣Y(jié)構(gòu)的時候是需要加端接電阻的,這次我們看看DDR末端的端接電阻距離最后一片DDR遠(yuǎn)一點(diǎn)
    的頭像 發(fā)表于 12-28 16:55 ?1305次閱讀
    DDR終端匹配<b class='flag-5'>電阻</b>的長度多少合適?

    探究電阻的串聯(lián)、并聯(lián)和混聯(lián)

    電阻與它的長度的定性關(guān)系。提示:導(dǎo)體越長,電阻越大。(2)導(dǎo)體電阻與它的橫截面積的定性關(guān)系。提示:導(dǎo)體越粗,電阻越小。自主探究一、
    發(fā)表于 05-08 12:06

    關(guān)于上下拉電阻探究

    電平級別但是會增加負(fù)載。下面再來探究一下關(guān)于電阻值的選擇:關(guān)于電阻的參數(shù)不能一概而定,要看電路其他參數(shù)而定,比如通常用在輸入腳上的上拉電阻如果是為了抬高峰峰值,就要參考該引腳的內(nèi)阻來定
    發(fā)表于 10-25 09:53

    高速電路中電阻端接的作用

    我們在電路上直接串聯(lián)一個電阻,使得輸出阻抗加上電阻阻值的總阻抗等于傳輸線阻抗,這樣就能保證阻抗的連續(xù)性,減小信號的反射。串聯(lián)端接實(shí)現(xiàn)比較簡單,缺點(diǎn)也比較明顯。由于線路中串聯(lián)了電阻,會影
    發(fā)表于 03-16 11:29

    不加端接電阻的快樂,你們絕對想象不到!

    `作者:黃剛對于做過DDR模塊的PCB工程師來說有沒有過這樣的體驗(yàn),在板子小密度高的情況下,要是突然發(fā)現(xiàn)原理圖上沒有那一大把地址信號的端接電阻,他們的心情一定會是這樣的…掐指一算,基本上一個DDR
    發(fā)表于 09-10 14:48

    探究電阻布局端接效果的影響

    可能會影響端接效果。下面我們就分別探討串聯(lián)電阻和并聯(lián)電阻到芯片端走線距離對端接效果的影響。實(shí)際運(yùn)
    發(fā)表于 02-27 17:31

    抽頭式下拉端接

    有時ECL電路采用圖2.10所示的抽頭示端接方式進(jìn)行端接。根據(jù)所期望的總的阻抗和終端電壓來計(jì)算抽頭式端接的有交電阻值公式為:
    發(fā)表于 06-01 15:49 ?655次閱讀
    抽頭式下拉<b class='flag-5'>端接</b>

    Android 仿facebook布局效果

    Android 仿facebook布局效果
    發(fā)表于 03-19 11:23 ?0次下載

    時鐘信號抖動怎么辦?串行端接、下拉電阻電阻橋、LVPECL來幫忙

    , ZIN是接收器的輸入阻抗。 PS:這里僅顯示CMOS和PECL/LVPECL電路。 串行端接 實(shí)際上,因?yàn)樽杩箷S頻率動態(tài)變化,難以達(dá)到阻抗匹配,所以緩沖器輸出端可以省去電阻(R)。 優(yōu)勢: 低功耗解決方案(沒有對地的吸電流) 很容易計(jì)算R的值 R (Z0 ZOUT)
    發(fā)表于 11-11 15:55 ?8553次閱讀
    時鐘信號抖動怎么辦?串行<b class='flag-5'>端接</b>、下拉<b class='flag-5'>電阻</b>、<b class='flag-5'>電阻</b>橋、LVPECL來幫忙

    淺談拓?fù)浜筒煌?b class='flag-5'>端接方式

    末端并聯(lián)端接也用的比較多,如前文提到的T點(diǎn)及Fly_by拓?fù)洌渲猩侠容^常見,端接電阻通常和傳輸線阻抗一致。
    的頭像 發(fā)表于 04-11 09:56 ?2902次閱讀
    淺談拓?fù)浜筒煌?b class='flag-5'>端接</b>方式

    高速數(shù)字設(shè)計(jì)第6章 端接

    本章的主要內(nèi)容 末端端接與串聯(lián)端接的比較 選擇合適的端接電阻 端接器件之間的串?dāng)_
    發(fā)表于 09-20 14:42 ?1次下載

    淺析末端并聯(lián)端接位置

    末端并聯(lián)端接電阻最好放在接收器之后,走線先連接到接收器,然后拉出一條“尾巴”,端接電阻放在“尾巴”后面,如圖所示。
    的頭像 發(fā)表于 03-22 16:16 ?1254次閱讀
    淺析末端并聯(lián)<b class='flag-5'>端接</b>位置

    為什么電路端接電阻能改善信號完整性?

    為什么電路端接電阻能改善信號完整性? 在電路設(shè)計(jì)中,信號完整性是一個極其重要的概念。信號完整性是指信號在傳輸、轉(zhuǎn)換和處理過程中所遭受的失真、干擾或損失。這些信號可能是模擬信號或數(shù)字信號,它們的完整性
    的頭像 發(fā)表于 10-24 10:04 ?1308次閱讀

    端接電阻基礎(chǔ)知識

    電子發(fā)燒友網(wǎng)站提供《端接電阻基礎(chǔ)知識.doc》資料免費(fèi)下載
    發(fā)表于 11-21 09:31 ?0次下載
    <b class='flag-5'>端接電阻</b>基礎(chǔ)知識

    端接電阻沒選對,DDR顆粒白費(fèi)?

    端接可以解決很多反射問題,如果還有問題,有沒有一種可能是端接電阻阻值沒選對?
    的頭像 發(fā)表于 03-04 15:44 ?842次閱讀
    <b class='flag-5'>端接電阻</b>沒選對,DDR顆粒白費(fèi)?
    主站蜘蛛池模板: 国产va在线 | 视频免费观看网址 | 色先锋av资源中文字幕 | www.色午夜.com | 午夜精品在线观看 | 在线黄网 | 人人人草| 在线观看三级视频 | 欧洲一卡二卡乱码新区 | 四虎www成人影院免费观看 | 在线播放一区二区三区 | 成人午夜啪啪免费网站 | 成人午夜免费剧场 | 美女网站视频一区 | 福利视频一区二区微拍堂 | 啪啪免费视频网站 | 四虎影院观看视频在线观看 | 欧美一级特黄啪啪片免费看 | 美女扒开尿口给男人桶动态图 | 亚洲福利在线视频 | 午夜h视频 | 欧美日韩一区二区三区视视频 | 国产精品夜色一区二区三区 | 永久免费观看视频 | 免费网址视频在线看 | 拍拍拍拍拍拍拍无挡大全免费 | 色老成人精品视频在线观看 | 午夜福免费福利在线观看 | 69美女poren 18| 免费色视频网站 | 欧洲国产精品精华液 | 成人免费久久精品国产片久久影院 | 午夜资源网 | www.4虎影院| 222aaa免费| 毛片网在线 | 在线小视频你懂的 | 亚洲人成网站在线观看妞妞网 | 色多多福利网站老司机 | 国产美女久久久 | 夜夜操操操|