在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIe管道接口的電源管理

星星科技指導(dǎo)員 ? 來源:synopsys ? 作者:synopsys ? 2023-05-25 14:48 ? 次閱讀

最近,我們看到了串行數(shù)據(jù)傳輸代替并行數(shù)據(jù)傳輸?shù)内厔荩蕴岣咝阅芎蛿?shù)據(jù)完整性。這方面的一個例子是從PCI / PCI-X遷移到PCI Express。兩個器件之間的串行接口可減少每個器件封裝的引腳數(shù)。這不僅降低了芯片和電路板設(shè)計成本,還降低了電路板設(shè)計的復(fù)雜性。由于串行鏈路的時鐘速度比并行鏈路快得多,因此它們在性能方面具有高度可擴展性。

然而,為了加速基于 PCI Express 的子系統(tǒng)的驗證并加快 PCI Express 端點的開發(fā)時間,PIPE(PCI Express 架構(gòu)的 PHY Interface 由英特爾定義,并于 2002 年發(fā)布以供行業(yè)審查。PIPE 是在處理較低級別的串行信令的 PHY 子層和處理尋址/訪問控制機制的媒體訪問層 (MAC) 之間定義的標(biāo)準(zhǔn)接口。下圖說明了 PIPE 在為 PCI Express 的 PHY 層分區(qū)中所扮演的角色。

wKgZomRvB6mAINkVAADO1MCJvWs184.png

分區(qū)物理層(來源:PCI Express 架構(gòu)規(guī)范的 PHY 接口,版本 2.00)

借助此接口,開發(fā)人員可以驗證其設(shè)計,而不必?fù)?dān)心與 Phy 接口相關(guān)的模擬電路。對于MAC內(nèi)核驗證,PHY總線功能模型(BFM)將直接連接到它。如果沒有PIPE,則需要將PHY和Serdes(序列化器/解串器)組合以及根復(fù)合體BFM一起使用。此外,用戶必須確保 PHY 和 SerDes 行為以及串行接口的正確性。

鑒于PIPE接口的價值,它現(xiàn)在被廣泛使用。在我們最近的經(jīng)驗中,我們觀察到 PIPE 接口中的不同電源狀態(tài)可能會在它們的解釋方面造成一些混亂。這篇博文和下一篇將闡明此接口的不同電源狀態(tài)。希望這將導(dǎo)致對相同的更好理解。這里的假設(shè)是讀者對 PCIe LTSSM 有很高的了解。

管道的電源狀態(tài)

電源管理信號使PHY能夠最大限度地降低功耗。為此接口定義了四種電源狀態(tài):P0、P0、P1 和 P2。P0 狀態(tài)是 PHY 的正常運行狀態(tài)。當(dāng)它從P0過渡到低功耗狀態(tài)時,PHY可以立即采取適當(dāng)?shù)墓?jié)能措施。

所有電源狀態(tài)都由信號斷電 [2:0](MAC 輸出)表示。位表示形式如下:

2] [1] [0] 描述

0 0 0 P0,正常運行

0 0 1 P0s,低恢復(fù)時間延遲,省電狀態(tài)

0 1 0 P1,恢復(fù)時間延遲更長,功耗狀態(tài)更低

0 1 1 P2,最低功耗狀態(tài)。

PIPE 接口電源狀態(tài)可以與基本規(guī)范中提到的 LTSSM 的電源狀態(tài)相關(guān)聯(lián)。

P0 等效于數(shù)據(jù)/訂單集可以傳輸?shù)?LTSSM 狀態(tài)

P0s 相當(dāng)于 LTSSM 的 L0

P1 等效于禁用、所有檢測和 L1。LTSSM 的空閑狀態(tài)

P2 相當(dāng)于 LTSSM 的 L2

在 P0、P0 和 P1 狀態(tài)中,需要 PHY 來保持 PCLK 正常運行。對于這三種狀態(tài)之間的所有狀態(tài)轉(zhuǎn)換,PHY 指示通過 PhyStatus 的單周期斷言成功轉(zhuǎn)換到指定的電源狀態(tài)。

MAC 可能導(dǎo)致 PHY 進行一組有限的合法電源狀態(tài)轉(zhuǎn)換。參考基本規(guī)范中 LTSSM 的主狀態(tài)圖以及前面段落中描述的 LTSSM 狀態(tài)到 PHY 電源狀態(tài)的映射,這些法律轉(zhuǎn)換是:

P0 到 P0s

P0 至 P1

P0 至 P2

P0s 到 P0

P1 至 P0

P2 至 P1

審核編輯:郭婷

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電源
    +關(guān)注

    關(guān)注

    185

    文章

    18176

    瀏覽量

    254354
  • 接口
    +關(guān)注

    關(guān)注

    33

    文章

    8885

    瀏覽量

    152984
  • PCI
    PCI
    +關(guān)注

    關(guān)注

    5

    文章

    675

    瀏覽量

    131226
收藏 人收藏

    評論

    相關(guān)推薦

    家用電腦的PCIe接口如何設(shè)計PCB?

    ,支持主動電源管理、錯誤報告、端到端可靠傳輸、熱插拔及服務(wù)質(zhì)量(QoS)等功能。 一、PCIe接口介紹 PCI-Express接口,通常簡
    的頭像 發(fā)表于 11-05 14:28 ?2660次閱讀
    家用電腦的<b class='flag-5'>PCIe</b><b class='flag-5'>接口</b>如何設(shè)計PCB?

    PCIe總線的電源管理之去耦電容

    本片主要介紹PCIe總線的電源管理,主要包括不同板卡的功耗、板卡的能耗等級等。 1、功耗等級 根據(jù)《PCIx系列之“PCIe總線信號介紹”》,PCI
    的頭像 發(fā)表于 12-22 16:07 ?7920次閱讀
    <b class='flag-5'>PCIe</b>總線的<b class='flag-5'>電源</b><b class='flag-5'>管理</b>之去耦電容

    FPGA的PCIE接口應(yīng)用需要注意哪些問題

    的交互。 熱設(shè)計功率(TDP)和電源管理 : 在FPGA上運行高速PCIe接口會產(chǎn)生相當(dāng)?shù)臒崃浚枰m當(dāng)?shù)纳岽胧﹣肀3中阅堋_^熱可能導(dǎo)致設(shè)備性能下降甚至損壞。同時,F(xiàn)PGA和連接的
    發(fā)表于 05-27 16:17

    VisualNet地稅管道資源管理系統(tǒng)

    管道、桿路管理1.窨井管理窨井位置、管道段長度、路面材料、管道方向、管井編號、管孔數(shù)量、管孔占用情況、子管使用情況、
    發(fā)表于 01-16 16:13

    VisualNet地稅管道綜合資源管理系統(tǒng)

    管道、桿路管理1.窨井管理窨井位置、管道段長度、路面材料、管道方向、管井編號、管孔數(shù)量、管孔占用情況、子管使用情況、
    發(fā)表于 02-22 15:57

    PCIE接口的REFCLK的如何設(shè)計?

    我想用C6657的PCIE接口擴展一個WIFI. C6657的PCIE需要一個LVDS的參考時鐘(PCIECLKP, PCIECLKN),? WIFI芯片的PCIE需要一個HCSL的參
    發(fā)表于 06-21 18:45

    請問DSP6678的PCIe接口怎么使用?

    各位大神好,TI專家好!本人使用自己畫的DSP6678板卡,將PCIe接口通過轉(zhuǎn)接板卡直接連接到機箱的PCIe插槽中,(沒有使用官方的那種AMC轉(zhuǎn)PCIe卡)初始化
    發(fā)表于 08-02 07:16

    如何使用AXI配置的ILA調(diào)試PCIe AXI接口

    嗨,大家好,我目前正在創(chuàng)建一個PCIe接口卡,我正處于項目的調(diào)試階段。我試圖監(jiān)視用戶_clkrate的AXI突發(fā)。關(guān)于ILA核心和PCIe端點(在VC709上)我有一些問題。1.當(dāng)我嘗試將
    發(fā)表于 09-25 09:26

    PCIe 5.0的接口設(shè)計有多難?

    PCIe 5.0的接口設(shè)計有多難?如何使用成熟的IP來克服這個問題?32 GT/s PCIe 5.0具有哪些主要功能?
    發(fā)表于 06-17 11:37

    PCIe M.2接口規(guī)范

    PCIe M.2 接口規(guī)范
    發(fā)表于 06-19 10:02 ?57次下載

    常見PCIe電源管理簡介

    電源管理主要包含兩個部分:PCI-PM電源管理機制和ASPM電源管理機制。
    的頭像 發(fā)表于 12-16 16:29 ?4901次閱讀
    常見<b class='flag-5'>PCIe</b><b class='flag-5'>電源</b><b class='flag-5'>管理</b>簡介

    pcie接口可以插什么

    PCIE接口可以插入的設(shè)備非常多,涵蓋了各種不同的硬件設(shè)備和擴展卡。下面將詳細(xì)介紹幾種常見的PCIE接口設(shè)備。 顯卡(Graphice Card):顯卡是最常見的
    的頭像 發(fā)表于 12-28 16:20 ?1.8w次閱讀

    pcie4.0和pcie3.0接口兼容嗎

    PCIe 4.0和PCIe 3.0接口在多個方面實現(xiàn)了兼容性,PCIe 4.0和PCIe 3.0接口
    的頭像 發(fā)表于 07-10 10:12 ?1.1w次閱讀

    PCIe接口的工作原理 PCIe與PCI的區(qū)別

    PCI Express(PCIe)是一種高速串行計算機擴展總線標(biāo)準(zhǔn),主要用于計算機內(nèi)部硬件設(shè)備之間的連接。以下是PCIe接口的工作原理的簡要概述: 串行通信 :與傳統(tǒng)的并行PCI總線不同,PC
    的頭像 發(fā)表于 11-06 09:19 ?3580次閱讀

    pcie接口類型及其應(yīng)用

    隨著計算機技術(shù)的飛速發(fā)展,數(shù)據(jù)傳輸速度和處理能力的需求也在不斷提高。PCIe(Peripheral Component Interconnect Express)作為一種高效的數(shù)據(jù)傳輸接口,已經(jīng)成為
    的頭像 發(fā)表于 11-13 10:22 ?3126次閱讀
    主站蜘蛛池模板: 午夜视频在线免费看 | 成人伊人亚洲人综合网站222 | 国产伦精一区二区三区 | 人人插人人费 | 国产福利午夜 | 国产精品www夜色影视 | 天天综合天天射 | 国产黄色a三级三级三级 | 婷婷色六月 | 1314酒色网| 欧美zoozzooz性欧美 | 手机看日韩毛片福利盒子 | 天天噜噜日日噜噜久久综合网 | 老师叫我揉她内裤越快越好 | 免费无毒片在线观看 | 成人在线视频网 | 四虎黄色网址 | 神马国产 | 国产精品入口免费视频 | 日日噜噜噜夜夜爽爽狠狠图片 | 亚洲综合图片人成综合网 | 久久综合一 | 一区二区三区精品国产欧美 | 国产成人综合网在线播放 | 天天操天天射天天 | 日本精品高清一区二区2021 | 成人免费无毒在线观看网站 | 免费观看片 | 好大好硬好深好爽的视频 | 日本又粗又长一进一出抽搐 | 黄色的网站在线观看 | 成年人网站在线 | 国产成人啪午夜精品网站男同 | 中文字幕天天干 | 黄色小视频免费看 | 日韩一级片免费看 | 思思久久96热在精品不卡 | 国产精品美女久久久久网 | 午夜性影院 | 成年人视频黄色 | 国产精品天天影视久久综合网 |