在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

王炸,英特爾PowerVia芯片背面供電即將量產(chǎn),遙遙領(lǐng)先三星和臺積電

科技訊息 ? 來源:科技訊息 ? 作者:科技訊息 ? 2023-06-07 16:56 ? 次閱讀

本文轉(zhuǎn)自電子工程世界(EEWorld)。

在下周的VLSI會議上,英特爾將發(fā)布兩篇論文,介紹即將推出的PowerVia芯片制造技術(shù)的進(jìn)展。而在第三篇論文中,英特爾技術(shù)專家Mauro Kobrinsky還將闡述英特爾對PowerVia更先進(jìn)部署方法的研究成果,如同時(shí)在晶圓正面和背面實(shí)現(xiàn)信號傳輸和供電。

PowerVia將于2024年上半年在Intel 20A制程節(jié)點(diǎn)上推出。

作為延續(xù)摩爾定律的關(guān)鍵技術(shù),英特爾將PowerVia技術(shù)和RibbonFET晶體管的研發(fā)分開進(jìn)行,以確保PowerVia可以被妥善地用于Intel 20A和Intel 18A制程芯片的生產(chǎn)中。在與同樣將與Intel 20A制程節(jié)點(diǎn)一同推出的RibbonFET晶體管集成之前,PowerVia在其內(nèi)部測試節(jié)點(diǎn)上進(jìn)行了測試,以不斷調(diào)試并確保其功能良好。經(jīng)在測試芯片上采用并測試PowerVia,英特爾證實(shí)了這項(xiàng)技術(shù)確實(shí)能顯著提高芯片的使用效率,單元利用率(cell utilization)超過90%,并有助于實(shí)現(xiàn)晶體管的大幅微縮,讓芯片設(shè)計(jì)公司能夠提升產(chǎn)品性能和能效。

PowerVia 和 RibbonFET的組合,尤其是PowerVia被英特爾視為新的“FinFET”時(shí)刻,畢竟在RibbonFET上,和其他對手的GAAFET相比不會領(lǐng)先,但PowerVia是絕對領(lǐng)先的。預(yù)計(jì)臺積電在2026年底或2027年初的N2P節(jié)點(diǎn)之前不會部署這項(xiàng)技術(shù)。

也正因此,PowerVia被英特爾拿來與如應(yīng)變硅(strained silicon)、高K金屬柵極(Hi-K metal gate)和FinFET晶體管的創(chuàng)新相提并論,這幾項(xiàng)技術(shù)都是英特爾率先在業(yè)界推出的。

“這是英特爾迎接埃米(angstrom)時(shí)代的創(chuàng)舉”,更重要的是Intel 20A和Intel 18A制程不只是面向英特爾產(chǎn)品,同時(shí)也對英特爾代工服務(wù)(IFS)具有深遠(yuǎn)意義。

英特爾的PowerVia是什么

背面供電網(wǎng)絡(luò) (BSP/BS-PDN) 是過去幾年在整個芯片制造行業(yè)悄然發(fā)展的技術(shù),與EUV類似,BS-PDN也被視為繼續(xù)開發(fā)更精細(xì)工藝節(jié)點(diǎn)技術(shù)的基石。

想了解背面供電網(wǎng)絡(luò)的價(jià)值,就需要從芯片制造開始了解。芯片內(nèi)部的功率傳輸網(wǎng)絡(luò)需要從蝕刻晶體管的第一層開始,這是芯片上最小和最復(fù)雜的層,也是最需要EUV和多重曝光等高精度工具的地方。簡而言之,它是芯片中最昂貴和最復(fù)雜的層,對芯片的構(gòu)造方式和測試方式都有重大影響。

在此之上,逐漸搭建各種金屬層,以將電子傳輸?shù)讲煌w管(包括緩存、緩沖器、加速器)之間所需的所有布線,并進(jìn)一步為更上層的電源提供路由。 英特爾將這比喻成制作比薩餅,這是一個粗略但形象的比喻。

現(xiàn)代高性能處理器通常有10到20個金屬層。比如Intel 4工藝,有16個邏輯層,間距從 30 nm到280 nm。 然后在其之上還有另外兩個“巨型金屬”層,僅用于電源布線和放置外部接口。

芯片制造完成之后,就會被翻轉(zhuǎn)過來倒裝,然后所有的連接部分,包括電源和數(shù)據(jù)接口就變到了芯片底部,晶體管在芯片頂部。倒裝的好處是芯片調(diào)試和冷卻可以從頂部接觸,從而變得更為方便。

然而,前端供電的缺點(diǎn)在于,電源線和信號線都位于芯片的同一側(cè)。兩條線都必須向下穿15層以上才能到達(dá)晶體管,既要爭奪空間,同時(shí)還要避免干擾,并且距離越長,電阻越大,效率越低,這被稱為IR Drop/Droop效應(yīng)。

在芯片制造的大部分歷史中,這并不是一個大問題。但隨著芯片尺寸越來越小,這一問題開始凸顯。前端功率傳輸沒有明顯的硬性限制,但考慮到每一代芯片都越來越難縮小,這個問題已經(jīng)變得太大(或者更確切地說太昂貴)而無法解決。

背面供電則是將信號和電源傳輸網(wǎng)絡(luò)分開,一側(cè)是信號,另外的一側(cè)(背面)是電源。

對于Intel的PowerVia實(shí)施這一概念,Intel實(shí)際上是將晶圓倒置,并拋光幾乎所有剩余的硅,直到它們到達(dá)晶體管層的底部。 屆時(shí),英特爾隨后會在芯片的另一側(cè)構(gòu)建用于供電的金屬層,類似于他們之前在芯片正面構(gòu)建它們的方式。最終結(jié)果是,英特爾最終得到了本質(zhì)上是雙面芯片,一側(cè)傳輸電源軌,另一側(cè)傳輸信號。

PowerVia的好處

遷移到背面供電有許多好處,首先,這對簡化芯片的構(gòu)造具有重要影響??梢苑艑捊饘賹拥暮穸?,Intel 4 + PowerVia的測試節(jié)點(diǎn)允許36 nm間距,而不是在Intel 4上要求30 nm間距。

背面供電網(wǎng)絡(luò)也準(zhǔn)備好為芯片提供一些適度的性能改進(jìn)。通過更直接的方式縮短晶體管的功率傳輸路徑有助于抵消IR Droop效應(yīng),從而更好地向晶體管層傳輸功率,并且消除干擾,英特爾稱之為“解決了數(shù)十年來的互連瓶頸問題”。

PowerVia的難點(diǎn)

首先是測試難題,晶體管層現(xiàn)在大致位于芯片的中間,而不是末端。這意味著傳統(tǒng)的調(diào)試工具無法直接戳穿已完成的芯片的晶體管層進(jìn)行測試,而現(xiàn)在晶體管層和散熱層之間有 15 層左右的信號線。這些并非無法克服的挑戰(zhàn),正如英特爾的論文所仔細(xì)闡述的那樣,而是英特爾在其設(shè)計(jì)中必須解決的問題。有趣的是,英特爾甚至在芯片設(shè)計(jì)中放置了一些“復(fù)活節(jié)彩蛋”缺陷,以便為英特爾的驗(yàn)證團(tuán)隊(duì)提供一些半可控的缺陷。據(jù)英特爾稱,他們的驗(yàn)證團(tuán)隊(duì)使用他們的PowerVia調(diào)試工具發(fā)現(xiàn)了所有這些Bug,有助于證明這些調(diào)試過程的有效性。

其次是制造難題,在芯片背面構(gòu)建電源層是以前從未做過的事情,這增加了出錯的可能性。 因此,不僅電力傳輸需要工作,而且還不能影響良率。

英特爾使用了載體晶圓(carrier wafer)作為其構(gòu)建過程的一部分,以提供芯片剛性。在 PowerVia 晶圓的正面制造完成后,載體晶圓被粘合到該晶圓的正面,它是一個虛擬晶圓,以幫助支撐芯片。由于雙面芯片制造工藝會磨掉太多剩余的硅晶圓,因此沒有多少結(jié)構(gòu)硅可以將整個芯片結(jié)合在一起。

反過來,該載體晶圓在其余下的生命周期中仍然是芯片的一部分。一旦芯片制造完成,英特爾就可以將鍵合的載體晶圓拋光到所需的厚度。 值得注意的是,由于載體晶圓位于芯片的信號側(cè),這意味著它在晶體管和冷卻器之間存在另一層材料。英特爾改善熱傳遞的技術(shù)已經(jīng)考慮到了這一點(diǎn)。

特別的,英特爾還使用 TSV 進(jìn)行電源布線。在PowerVia中,芯片的晶體管層中有納米級 TSV(恰如其分地命名為 Nano TSV)。雖然電源軌仍然需要向上和越過晶體管層來輸送電力,但使用 TSV 可以讓電力更直接地輸送到晶體管層,避免了必須設(shè)計(jì)和內(nèi)置埋入電源軌所需的路由。

“Blue Sky Creek”證明了PowerVia的成功

相比RibbonFET,PowerVia的風(fēng)險(xiǎn)更高。因此,英特爾將兩項(xiàng)技術(shù)分別研發(fā),并為 PowerVia 開發(fā)一個臨時(shí)測試節(jié)點(diǎn)。即便PowerVia開發(fā)沒有如期完成,英特爾仍然可以推出不含PowerVia的RibbonFET產(chǎn)品。

研發(fā)代號為“Blue Sky Creek”的測試芯片,就是PowerVia與Intel 4的結(jié)合。

Blue Sky Creek源自Intel的Meteor Lake平臺,使用兩個基于Intel Crestmont CPU架構(gòu)的E-cores die。Intel 在這里使用Crestmont的原因有兩個:首先,它最初是為Intel 4設(shè)計(jì)的,使其成為移植到Intel 4 + PowerVia工藝的一個很好的候選者。其次,因?yàn)镋-cores很?。?四核測試裸片的尺寸僅為33.2平方毫米(4毫米x 8.3毫米),這使得它們在測試復(fù)雜性和不必在實(shí)驗(yàn)工藝節(jié)點(diǎn)上實(shí)際生產(chǎn)大型裸片之間取得了良好的平衡。

PowerVia的測試也利用了極紫外光刻技術(shù)(EUV)帶來的設(shè)計(jì)規(guī)則。在測試結(jié)果中,芯片大部分區(qū)域的標(biāo)準(zhǔn)單元利用率都超過90%,同時(shí)單元密度也大幅增加,可望降低成本。測試還顯示,PowerVia將平臺電壓(platform voltage)降低了30%,并實(shí)現(xiàn)了6%的頻率增益(frequency benefit)。PowerVia測試芯片也展示了良好的散熱特性,符合邏輯微縮預(yù)期將實(shí)現(xiàn)的更高功率密度。

英特爾技術(shù)開發(fā)副總裁Ben Sell表示:“英特爾正在積極推進(jìn)‘四年五個制程節(jié)點(diǎn)’計(jì)劃,并致力于在2030年實(shí)現(xiàn)在單個封裝中集成一萬億個晶體管,PowerVia對這兩大目標(biāo)而言都是重要里程碑。通過采用已試驗(yàn)性生產(chǎn)的制程節(jié)點(diǎn)及其測試芯片,英特爾降低了將背面供電用于先進(jìn)制程節(jié)點(diǎn)的風(fēng)險(xiǎn),使得我們能領(lǐng)先競爭對手一個制程節(jié)點(diǎn),將背面供電技術(shù)推向市場?!?/p>


審核編輯黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    456

    文章

    51283

    瀏覽量

    427784
  • 英特爾
    +關(guān)注

    關(guān)注

    61

    文章

    10017

    瀏覽量

    172424
  • 供電
    +關(guān)注

    關(guān)注

    1

    文章

    338

    瀏覽量

    23585
收藏 人收藏

    評論

    相關(guān)推薦

    拒絕代工,三星芯片制造突圍的關(guān)鍵在先進(jìn)封裝?

    進(jìn)制程工藝的良率,而這恰恰是三星在先進(jìn)制程方面的最大痛點(diǎn)。 據(jù)悉,三星System LSI部門已經(jīng)改變了此前晶圓代工獨(dú)自研發(fā)的發(fā)展路線,轉(zhuǎn)而尋求外部聯(lián)盟合作,不過縱觀全球晶圓代工產(chǎn)業(yè),只有
    的頭像 發(fā)表于 01-20 08:44 ?2209次閱讀
    被<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>拒絕代工,<b class='flag-5'>三星</b><b class='flag-5'>芯片</b>制造突圍的關(guān)鍵在先進(jìn)封裝?

    拒絕為三星代工Exynos芯片

    合作,以提升其Exynos芯片的生產(chǎn)質(zhì)量和產(chǎn)量。 然而,就在昨日,Jukanlosreve更新了這一事件的最新進(jìn)展。據(jù)其透露,
    的頭像 發(fā)表于 01-17 14:15 ?171次閱讀

    詳細(xì)解讀英特爾的先進(jìn)封裝技術(shù)

    (SAMSUNG)了。 隨著先進(jìn)封裝技術(shù)的發(fā)展,芯片制造和封裝測試逐漸融合,我們驚奇地發(fā)現(xiàn),在先進(jìn)封裝領(lǐng)域的高端玩家,竟然也是、英特爾
    的頭像 發(fā)表于 01-03 11:37 ?469次閱讀
    詳細(xì)解讀<b class='flag-5'>英特爾</b>的先進(jìn)封裝技術(shù)

    半導(dǎo)體巨頭格局生變:英特爾三星面臨挑戰(zhàn),獨(dú)領(lǐng)風(fēng)騷

    近期,半導(dǎo)體行業(yè)的形勢發(fā)生了顯著變化,英特爾三星這兩大行業(yè)巨頭面臨重重挑戰(zhàn),而與NVIDIA的強(qiáng)強(qiáng)聯(lián)手則在這一格局中脫穎而出。隨著
    的頭像 發(fā)表于 12-04 11:25 ?534次閱讀
    半導(dǎo)體<b class='flag-5'>三</b>巨頭格局生變:<b class='flag-5'>英特爾</b>與<b class='flag-5'>三星</b>面臨挑戰(zhàn),<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>獨(dú)領(lǐng)風(fēng)騷

    消息稱英特爾提議與三星建立“晶圓代工聯(lián)盟”,挑戰(zhàn)

    英特爾已與三星電子高層接洽,提議組建“代工聯(lián)盟”,對抗市場霸主臺。英特爾三星的代工業(yè)務(wù)都已
    的頭像 發(fā)表于 10-25 13:11 ?296次閱讀

    英特爾欲與三星結(jié)盟對抗

    英特爾正在積極尋求與三星電子建立“代工聯(lián)盟”,以共同制衡在芯片代工領(lǐng)域占據(jù)領(lǐng)先地位的
    的頭像 發(fā)表于 10-23 17:02 ?455次閱讀

    英特爾計(jì)劃與三星組建代工聯(lián)盟,意在制衡

    近期,韓國媒體Maeil Business Newspaper透露了一則重磅消息:英特爾主動接觸三星電子,意在攜手打造“代工聯(lián)盟”,共同挑戰(zhàn)當(dāng)前代工市場的霸主臺。此消息一出,立即引
    的頭像 發(fā)表于 10-23 11:27 ?508次閱讀

    英特爾3nm芯片訂單,開啟晶圓生產(chǎn)新篇章

    近日,據(jù)業(yè)界知情人士透露,全球知名的半導(dǎo)體制造巨頭已成功獲得英特爾即將推出的筆記本電腦處理器系列的3nm
    的頭像 發(fā)表于 06-20 09:26 ?748次閱讀

    英特爾CEO誓言奪回芯片領(lǐng)導(dǎo)地位

    英特爾CEO帕特·基辛格近日在采訪中堅(jiān)定表示,公司的首要任務(wù)是奪回芯片領(lǐng)域的領(lǐng)導(dǎo)地位。近年來,隨著
    的頭像 發(fā)表于 06-07 09:23 ?768次閱讀

    今日看點(diǎn)丨ASML今年將向三星英特爾交付High-NA EUV;理想 L9 出事故司機(jī)質(zhì)疑 LCC,產(chǎn)品經(jīng)理回應(yīng)

    1. ASML 今年將向、三星英特爾交付High-NA EUV ? 根據(jù)報(bào)道,芯片制造設(shè)
    發(fā)表于 06-06 11:09 ?916次閱讀

    、英特爾引領(lǐng)半導(dǎo)體行業(yè)先進(jìn)封裝技術(shù)創(chuàng)新

    這一聯(lián)盟目前有超過120家企業(yè)加盟,包括三星、ASE、AMD、ARM、高通、谷歌、Meta(Facebook)、微軟等業(yè)界翹楚,由英特爾
    的頭像 發(fā)表于 03-20 09:55 ?668次閱讀

    英特爾1nm投產(chǎn)時(shí)間曝光!領(lǐng)先

    英特爾行業(yè)芯事
    深圳市浮思特科技有限公司
    發(fā)布于 :2024年02月28日 16:28:32

    英特爾將進(jìn)軍Arm芯片領(lǐng)域并不斷追趕的代工市場份額!

    2月27日消息,近日在接受 Tom's Hardware 采訪時(shí),英特爾代工負(fù)責(zé)人斯圖爾特?潘(Stu Pann)表示將會進(jìn)軍 Arm 芯片,并不斷追趕
    的頭像 發(fā)表于 02-28 10:07 ?692次閱讀

    營收超越英特爾三星,首次成為全球最大半導(dǎo)體制造商

    報(bào)告指出, 2023 年?duì)I收達(dá)到 693 億美元(當(dāng)前約 4989.6 億元人民幣),超過了英特爾的 542.3 億美元(當(dāng)前約 3904.56 億元人民幣)和
    的頭像 發(fā)表于 02-27 10:12 ?941次閱讀

    英特爾委任代工CPU,提升其運(yùn)營實(shí)力

    基辛格在英特爾“IFS Direct Connect 2024”大會上接受采訪時(shí)表示,該訂單涉及對臺的3納米訂單中占較大比例的CPU芯片塊,對行業(yè)和市場產(chǎn)生重大影響。此前,盡管市場
    的頭像 發(fā)表于 02-23 09:52 ?1412次閱讀
    主站蜘蛛池模板: 亚洲乱淫 | 午夜在线网站 | 六月婷婷综合网 | 日本免费的一级绿象 | 日本www色 | 亚洲欧洲一区二区三区在线 | 理论在线看 | 日本理论片www视频 日本理论午夜中文字幕第一页 | 免费看日本大片免费 | 男人你懂的在线观看视频 | 亚洲午夜综合网 | 真爽~张开腿~让我插 | 久久久久女人精品毛片 | 久久草在线精品 | 婷婷操| 综合第一页 | 老司机午夜永久在线观看 | 美女性爽视频国产免费 | www.男人| 国产午夜精品片一区二区三区 | 日韩免费精品一级毛片 | 欧美尺寸又黑又粗又长 | 美女视频黄免费 | aaa成人| 国产成人91青青草原精品 | 亚洲男人天堂网址 | 五月婷婷丁香综合 | 国产精品vv在线 | 国产小视频在线观看www | 欧美猛交xxx呻吟 | yiren22亚洲综合高清一区 | 国产一区精品视频 | 久久大香线蕉综合爱 | 四虎最新地址 | 全免费一级午夜毛片 | 中文字幕一区二区三区 精品 | 国产玖玖 | 新版天堂资源在线官网8 | 午夜不卡影院 | 欧美日韩一日韩一线不卡 | 91色在线观看 |