時鐘電路就是作為計(jì)時功能準(zhǔn)確運(yùn)動的振蕩電路,任何工作都是依照時間順序,那么產(chǎn)生這個時間的電路就是時鐘電路,時鐘電路一般是由晶體振蕩器/諧振器、控制芯片/RTC芯片以及匹配電容組成。
如圖1所示
![wKgaomVV21mAM2DxAAA70UBcktg010.png](https://file1.elecfans.com/web2/M00/AE/A4/wKgaomVV21mAM2DxAAA70UBcktg010.png)
針對時鐘電路PCB設(shè)計(jì)有以下注意事項(xiàng):
1、晶體電路布局需要優(yōu)先考慮,布局整體緊湊,布局時應(yīng)與芯片在同一層并盡量靠近放置,以避免打過孔,晶體走線盡可能的短,遠(yuǎn)離干擾源,盡量遠(yuǎn)離板邊緣;
2、如果出現(xiàn)晶體電路在布局過程中與芯片放置在不同層的情況,應(yīng)盡可能的讓靠近芯片,讓走線變短,并需要將晶體走線全程進(jìn)行包地處理,以避免被干擾;
3、晶體以及時鐘信號走線需要全程包地處理,包地線每隔200-300mil至少添加一個GND過孔,并且必須保證鄰層的地參考面完整,如圖2所示;
4、晶體的當(dāng)前層可圍繞其進(jìn)行GND走線形成地環(huán),在地環(huán)放置GND過孔,連接到相鄰的GND平面層,用以隔離噪聲;
如圖2所示
![wKgZomVV3c6ANWK3AAAwgSZ_Yyg383.png](https://file1.elecfans.com/web2/M00/B0/6D/wKgZomVV3c6ANWK3AAAwgSZ_Yyg383.png)
5、時鐘走線Xin與Xout以及晶體下方投影區(qū)域禁止任何走線,避免噪聲耦合進(jìn)入時鐘電路;
6、晶體下面相鄰層必須保證完整的參考平面,避免出現(xiàn)跨分割現(xiàn)象,有助于隔離噪聲,保持晶體輸出。
如下圖3所示
![wKgZomVV3f6Af3e0AAA7pso-0U0428.png](https://file1.elecfans.com/web2/M00/B0/6D/wKgZomVV3f6Af3e0AAA7pso-0U0428.png)
-
晶體
+關(guān)注
關(guān)注
2文章
1363瀏覽量
35482 -
晶振
+關(guān)注
關(guān)注
34文章
2887瀏覽量
68151 -
時鐘芯片
+關(guān)注
關(guān)注
2文章
251瀏覽量
39908
發(fā)布評論請先 登錄
相關(guān)推薦
pcb設(shè)計(jì)時注意事項(xiàng)
串行接口PCB設(shè)計(jì)指南:優(yōu)化布局與布線策略
pcb設(shè)計(jì)中布局的要點(diǎn)是什么
PCB設(shè)計(jì)與PCB制板的緊密關(guān)系
晶體振蕩器 PCB 布局設(shè)計(jì)指南
PCB設(shè)計(jì)的EMC有哪些注意事項(xiàng)
Clock時鐘電路PCB設(shè)計(jì)布局布線要求
pcb電源布線規(guī)則分享 PCB電源布線的六大技巧
DC電源模塊的 PCB設(shè)計(jì)和布局指南
![DC電源模塊的 <b class='flag-5'>PCB設(shè)計(jì)</b>和<b class='flag-5'>布局</b>指南](https://file1.elecfans.com/web2/M00/C3/9A/wKgaomXmu_qAVnzDADa94fpVXrs639.png)
高頻高密度PCB布局設(shè)計(jì)注意事項(xiàng)
PCB設(shè)計(jì)優(yōu)化丨布線布局必須掌握的檢查項(xiàng)
![<b class='flag-5'>PCB設(shè)計(jì)</b>優(yōu)化丨<b class='flag-5'>布線</b><b class='flag-5'>布局</b>必須掌握的檢查項(xiàng)](https://file1.elecfans.com/web2/M00/C0/80/wKgZomXV-8aAbPS9AAEJMS4Muac528.png)
評論