在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

3D-IC 中 硅通孔TSV 的設計與制造

jf_pJlTbmA9 ? 來源:Cadence楷登PCB及封裝資源中 ? 作者:Cadence楷登PCB及封裝 ? 2023-11-30 15:27 ? 次閱讀

本文要點:

3D 集成電路需要一種方法來連接封裝中垂直堆疊的多個裸片

由此,與制造工藝相匹配的硅通孔(Through-Silicon Vias,TSV)設計應運而生

硅通孔設計有助于實現更先進的封裝能力,可以在封裝的不同部分混用不同的通孔設計

3D 集成電路或2.5D 封裝方法,以及新的處理器ASIC,都依賴于以某種方式來連接封裝上相互堆疊的裸片。硅通孔是一種主要的互連技術,用于在 2.5D/3D 封裝中通過中介層、基板、電源和堆疊的裸片間提供電氣連接。這些通孔提供了與 PCB 中相同的互連功能,但設計方法完全不一樣,需要根據它們在制造過程中的不同來設計。

如今,現代集成電路較常使用單一樣式的硅通孔,這是因為用于裸片堆疊互連的沉積工藝較難實現。盡管在實現方面沒有太多的靈活性,但硅通孔使 2.5D 封裝和堆疊式集成電路的規模逐步縮小,在bump 數量增多的情況下,依然可以使bump的中體尺寸變小。在我們為設計選擇硅通孔樣式之前,需要考慮制造工藝以及硅通孔在制造中的困難。

硅通孔設計

wKgaomVdiEWAHFkWAAqt9H5ZatE485.png

3D 集成封裝基于裸片與中介層之間的垂直互連

硅通孔有三種設計樣式,用于連接中介層上堆疊的 3D 裸片,需要根據制造過程中的實現情況來選擇這些堆疊。硅通孔結構一般用于集成了堆疊邏輯和存儲器的 2.5D/3D 集成系統級封裝。由于高帶寬存儲器占用了大量的封裝基板面積,針對這些部分使用硅通孔有諸多好處,可以沿著垂直堆疊的方向提供裸片之間的連接。

在 3D 集成電路中使用

硅通孔可以放置在 3D 集成電路中使用的裸片-裸片/裸片-晶圓工藝中,以定義通過基板和 I/O 的連接。下圖是以三種樣式實現的硅通孔截面示意圖。在這些圖中,通孔提供了一個長的垂直連接,垂直橫跨基板,并可進入多個裸片層。

3D 集成電路中的硅通孔可以采用三種方法進行設計和放置:

wKgZomVdiEyAT4hNAADnD07_PIY106.png

硅通孔的先通孔、中通孔和后通孔工藝

先通孔

先制作通孔,然后再將元件或鍵合裸片擺放在中介層上。首先,在通孔中沉積金屬,然后覆蓋結構的頂部。堆疊裸片之間的金屬化連接,用于連接基板層并完成與硅通孔的連接。

中通孔

放置通孔需要在金屬化之前、擺放電路之后進行。在堆疊過程中,通孔結構要達到不同的層,并提供層之間的連接。盲孔、埋孔和通孔版本的硅通孔可以在這個過程中輕松放置。

后通孔

顧名思義,通孔是在堆疊和金屬化之后形成的,也叫做背面硅通孔。在這個過程中,將一個長的通孔結構沿著封裝放置并穿過基板。該過程不影響金屬化,也不需要在晶圓減薄過程中納入顯現 (reveal) 工藝。

用于在硅片上形成這些硅通孔的主要活性離子蝕刻工藝,是使用六氟化硫 (SF6) 和 C4F8 鈍化的 Bosch 蝕刻工藝。雖然非常大的孔可以由蝕刻掩膜定義并通過這種工藝形成,但蝕刻率對孔的長寬比非常敏感。在蝕刻之后,利用銅的電化學沉積來形成種子層,并通過電鍍堆積出孔的結構。

在中介層和晶圓級封裝中使用

硅通孔也可用于中介層,將多個芯片或堆疊的裸片連接成 2.5D 封裝。擺放在中介層上的單個芯片可以是單片集成電路或硅上堆疊裸片,每個都有自己的硅通孔。這些堆疊的元件也可以是細間距 BGA/倒裝芯片封裝中的非標準元件,直接粘合在中介層的金屬焊盤上。然后,中介層利用倒裝芯片 bump 安裝到封裝基板上,如下圖所示:

wKgaomVdiFKAc00lAAON9F9EVGY902.png

硅中介層上的 2.5D 集成封裝

中介層中硅通孔的制造工藝與單片或裸片堆疊 3D 集成電路(見上文)的制造工藝基本相同,涉及類似的蝕刻和堆積工藝。這種工藝也可以直接在芯片的晶圓上制造通孔和形成封裝,稱為晶圓級封裝。然后,這些晶圓級封裝可以粘合到異構 3D 集成電路上,或者可以形成 bump,直接安裝到 2.5D 封裝中使用的中介層上。

硅通孔對信號完整性有何影響

按照集成電路的尺寸標準,硅通孔的結構非常大,并且長寬比較高,因此在選擇硅通孔時要格外關注成本,因為這些大型結構需要更長的加工時間。此外,其直徑可以達到幾微米,且可能帶有扇形輪廓,會帶來可靠性問題。然而,盡管制造復雜性有所增加,但考慮到信號和電源完整性,依然利大于弊,包括:

電源損耗更低,因為硅通互連比水平通道要短

沿著互連長度的寄生效應更小

由于寄生電容更少,信號轉換更快

對繼續進行 3D 集成和異構集成來說是十分必要的

如果 VLSI 設計師想為專門的應用開發更先進的元件,就需要在物理布局中設計硅通孔,并運行基本的信號仿真來驗證電氣行為。

如果想在設計中實現 2.5D/3D 封裝的所有優勢,請使用 Cadence 的全套系統分析工具。VLSI 設計師可以將多個特征模塊集成到新的設計中,并定義中介層連接,實現持續集成和擴展。強大的場求解器提供全套軟件仿真功能,與電路設計和 PCB layout 軟件集成,打造了一個完整的系統設計工具包,適用于各類應用和各種復雜程度的設計。

文章來源:Cadence楷登PCB及封裝資源中心

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 封裝
    +關注

    關注

    128

    文章

    8517

    瀏覽量

    144817
  • TSV
    TSV
    +關注

    關注

    4

    文章

    120

    瀏覽量

    81839
  • 硅通孔
    +關注

    關注

    2

    文章

    26

    瀏覽量

    11965
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    日月光最新推出FOCoS-Bridge TSV技術

    日月光半導體最新推出FOCoS-Bridge TSV技術,利用提供更短供電路徑,實現更高 I/O 密度與更好散熱性能,滿足AI/HPC對高帶寬與高效能的需求。
    的頭像 發表于 05-30 15:30 ?310次閱讀

    TSV以及博世工藝介紹

    在現代半導體封裝技術不斷邁向高性能、小型化與多功能異構集成的背景下,TSV,Through-SiliconVia)工藝作為實現芯片垂直互連與三維集成(3DIC)的核心技術,正日
    的頭像 發表于 04-17 08:21 ?359次閱讀
    <b class='flag-5'>TSV</b>以及博世工藝介紹

    TSV填充材料

    電子發燒友網報道(文/黃山明)TSV(Through Silicon Via)即技術,是通過在芯片和芯片之間、晶圓和晶圓之間制作垂直導通,實現芯片之間互連的技術,是2.5D/
    的頭像 發表于 04-14 01:15 ?1377次閱讀

    基于TSV3D-IC關鍵集成技術

    3D-IC通過采用TSV(Through-Silicon Via,)技術,實現了不同層芯片之間的垂直互連。這種設計顯著提升了系統集成度,同時有效地縮短了互連線的長度。這樣的改進不
    的頭像 發表于 02-21 15:57 ?1169次閱讀
    基于<b class='flag-5'>TSV</b>的<b class='flag-5'>3D-IC</b>關鍵集成技術

    將2.5D/3DIC物理驗證提升到更高水平

    (InFO) 封裝這樣的 3D 扇出封裝方法,則更側重于手機等大規模消費應用。此外,所有主流設計公司、晶圓代工廠和封測代工廠 (OSAT) 都在投資新一代技術——使用 (TSV
    的頭像 發表于 02-20 11:36 ?606次閱讀
    將2.5<b class='flag-5'>D</b>/<b class='flag-5'>3</b>DIC物理驗證提升到更高水平

    玻璃通(TGV)技術深度解析

    玻璃通(TGV,Through-Glass Via)技術是一種在玻璃基板上制造貫穿通的技術,它與先進封裝
    的頭像 發表于 02-02 14:52 ?2225次閱讀

    芯片先進封裝(TSV)技術說明

    ,HBM)依靠在臺積電的28nm工藝節點制造的GPU芯片兩側,TSV轉接基板采用UMC的65nm工藝,尺寸28mm×35mm。
    的頭像 發表于 01-27 10:13 ?1371次閱讀
    芯片先進封裝<b class='flag-5'>硅</b>通<b class='flag-5'>孔</b>(<b class='flag-5'>TSV</b>)技術說明

    TSV三維堆疊芯片的可靠性問題

    質量和 信賴性保證難度大 ;(2) 多層芯片堆疊結構的機械穩 定性控制難度大 ;(3) 芯片間熱管理和散熱解決方案 復雜 ;(4) 芯片測試和故障隔離、定位困難。 2.1 TSV
    的頭像 發表于 12-30 17:37 ?1208次閱讀

    先進封裝TSV/技術介紹

    Hello,大家好,今天我們來分享下什么是先進封裝TSV/技術。 TSV:Through Silicon Via,
    的頭像 發表于 12-17 14:17 ?1508次閱讀
    先進封裝<b class='flag-5'>中</b>的<b class='flag-5'>TSV</b>/<b class='flag-5'>硅</b>通<b class='flag-5'>孔</b>技術介紹

    用平面錐制造100μm深10μm寬的高縱橫比

    得到的高深寬比深度100μm,頂部底部尺寸分別為10μm和6μm,而不會造成任何旁瓣損傷。通過進一步優化平面錐鏡的設計,可以解決定制貝塞爾光束制造速度的問題,實現更快、更高分辨率和更精確的
    的頭像 發表于 12-09 16:52 ?929次閱讀
    用平面錐<b class='flag-5'>制造</b>100μm深10μm寬的高縱橫比<b class='flag-5'>硅</b>通<b class='flag-5'>孔</b>

    AI時代核心存力HBM()

    HBM 對半導體產業鏈的影響1. HBM 的核心工藝在于技術(TSV)和堆疊鍵合技術 TS
    的頭像 發表于 11-16 09:59 ?982次閱讀
    AI時代核心存力HBM(<b class='flag-5'>中</b>)

    三維互連與集成技術

    本文報道了三維互連技術的核心工藝以及基于TSV形成的眾多先進封裝集成技術。形成TSV主要有Via-First、Via-Middle、Via-Last
    的頭像 發表于 11-01 11:08 ?3609次閱讀
    <b class='flag-5'>硅</b>通<b class='flag-5'>孔</b>三維互連與集成技術

    玻璃通工藝流程說明

    TGV(Through-Glass Via),玻璃通,即是一種在玻璃基板上制造貫穿通的技術,與
    的頭像 發表于 10-18 15:06 ?1349次閱讀
    玻璃通<b class='flag-5'>孔</b>工藝流程說明

    一文了解(TSV)及玻璃通(TGV)技術

    按照封裝的外形,可將封裝分為 插孔式封裝 、 表面貼片式封裝 、 BGA 封裝 、 芯片尺寸封裝 (CSP), 單芯片模塊封裝 (SCM,印制電路板(PCB)上的布線與集成路(IC)板焊盤之間的縫隙
    的頭像 發表于 10-14 13:31 ?3385次閱讀
    一文了解<b class='flag-5'>硅</b>通<b class='flag-5'>孔</b>(<b class='flag-5'>TSV</b>)及玻璃通<b class='flag-5'>孔</b>(TGV)技術

    Samsung 和Cadence在3D-IC熱管理方面展開突破性合作

    ? 企業若想保持領先地位,往往需要在快速發展的技術領域中培養戰略合作伙伴關系并開展前沿創新。Samsung 和 Cadence 在 3D-IC 熱管理方面的突破性合作就完美詮釋了這一策略。此舉不僅
    的頭像 發表于 07-16 16:56 ?1132次閱讀
    主站蜘蛛池模板: 色播图片| 999精品国产 | 日本一区二区三区在线 视频观看免费 | 成 黄 色 激 情视频网站 | 激情婷婷网 | h视频在线观看视频观看 | 涩涩涩综合在线亚洲第一 | 亚洲国产成人在线 | 网站毛片| 免费黄色网址网站 | 99国内视频 | 天天干天天操天天玩 | 欧美日韩高清性色生活片 | 天天射日日射 | 在线片视频网站 | 日本特黄a级高清免费大片18 | 天天综合网网欲色 | 97人人做人人添人人爱 | 国产性片在线观看 | 亚洲天天综合网 | 一级毛片在线不卡直接观看 | 奇米777狠狠 | 日本黄色网页 | 国产精品亚洲玖玖玖在线靠爱 | 五月天婷婷久久 | 国产精品久久久久久影院 | 国产aaaaaaa毛片 | 拍拍拍拍拍拍拍无挡大全免费 | 福利视频一区二区微拍堂 | 韩国激情啪啪 | www.夜夜爽| 四虎影院网址大全 | 色wwwwww| 久久精品亚瑟全部免费观看 | 久久丁香视频 | 激情四月婷婷 | 大又大粗又爽又黄少妇毛片 | 美女国产在线观看免费观看 | 午夜视频1000部免费看 | 日韩插插| 在线视频这里只有精品 |