《A 14 Bit 1 GSs RF Sampling Pipelined ADC With Background Calibration》所述的開關(guān)電容比較器結(jié)構(gòu)關(guān)注幾個點:
1.Flash通路的上極板采樣開關(guān)為 Latch放開輸出復(fù)位,Latch立即進行正反饋放大,加快了比較器的速度,給MDAC建立留更多時間。
2.輸入到Latch的輸入有兩級衰減,即開關(guān)電容處有的衰減和pre-amp的增益小于1,前者利用開關(guān)電容電路實現(xiàn)電壓相減功能而無法避免,后者目的減小返回到輸入端的kick-back噪聲。衰減特性使得Latch級的noise和offset被放大。
3.Latch級Cc電容存在有兩個好處:輸入AC耦合,再生相位輸入管gm=gmn+gmp,增加帶寬,減小延時時間;復(fù)位相位,避免由于復(fù)位開關(guān)關(guān)斷引入的時鐘饋通通過NMOS寄生電容耦合而使輸入電壓幅度下降過多,使NMOS偏離正確工作狀態(tài)。
仿真分析
仿真顯示比較器輸入越小,延時越大。此外看到,輸入比較大時,復(fù)位相位Latch的輸出不會相等。
小輸入情況下,仿真延時接近 2tD ;大輸入情況下,仿真延時呈現(xiàn)線性特性意味著Latch級進入了大信號工作區(qū)間。
-
電路分析
+關(guān)注
關(guān)注
62文章
521瀏覽量
99251 -
NMOS
+關(guān)注
關(guān)注
3文章
327瀏覽量
35211 -
比較器
+關(guān)注
關(guān)注
14文章
1798瀏覽量
108213 -
開關(guān)電容
+關(guān)注
關(guān)注
0文章
102瀏覽量
18641
發(fā)布評論請先 登錄
相關(guān)推薦
高速比較器電路的設(shè)計實現(xiàn)和仿真實驗分析

【原創(chuàng)精心制作】高速AD、DA和高速比較器模塊電路設(shè)計
請教高速比較器輸入阻抗?
高速比較器技術(shù)

AN-352: 如果使用得當(dāng),高速比較器可提供許多有用的電路功能

AN-352: 如果使用得當(dāng),高速比較器可提供許多有用的電路功能

評論