在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

硬件電路設(shè)計(jì)之DDR電路設(shè)計(jì)(4)

CHANBAEK ? 來(lái)源:一杯苦Coffee ? 作者:一杯苦Coffee ? 2023-11-29 15:39 ? 次閱讀

1 簡(jiǎn)介

DDR4(第四代雙倍數(shù)據(jù)速率同步動(dòng)態(tài)隨機(jī)存取存儲(chǔ)器)是一種高帶寬的存儲(chǔ)器,今天主要講述一下DDR4在Layout過(guò)程中的一些細(xì)節(jié)。在DDR的設(shè)計(jì)過(guò)程中,DDR的Layout是十分重要的環(huán)節(jié)。

圖片

2 DDR4的拓?fù)浣Y(jié)構(gòu)

DDR4 SDRAM支持兩種拓?fù)漕?lèi)型:FLY-BY和Clamshell。

FLY-BY拓?fù)浣Y(jié)構(gòu)

FLY-BY拓?fù)浣Y(jié)構(gòu)將所有存儲(chǔ)設(shè)備放置在同一層(詳見(jiàn)下圖),這種拓?fù)浣Y(jié)構(gòu)更有利于數(shù)據(jù)通信,并且可以提供最佳的信號(hào)完整性,但是會(huì)占用寶貴的電路板空間。

圖片

Clamshell拓?fù)浣Y(jié)構(gòu)

Clamshell拓?fù)浣Y(jié)構(gòu)將存儲(chǔ)設(shè)備可以同時(shí)放置在TOP層和BUTTON層(詳見(jiàn)下圖),相對(duì)于FLY-BY拓?fù)浣Y(jié)構(gòu),這種拓?fù)浣Y(jié)構(gòu)不利于數(shù)據(jù)通信,但是能節(jié)省大量的電路板空間。

圖片

3 Layout要求

信號(hào)分組:

  • DQ[7:0]、DQM0、DQS0(Diff)為一組(共是11根信號(hào)線(xiàn));
  • DQ[15:8]、DQM1、DQS1(Diff)為一組(共是11根信號(hào)線(xiàn));
  • 所有的地址線(xiàn)、時(shí)鐘線(xiàn)以及控制線(xiàn)為一組。

阻抗控制:

  • 單端信號(hào)的阻抗控制在50歐姆;
  • 差分信號(hào)的阻抗控制在100Ω。

3.1布局要求

地址線(xiàn)布局布線(xiàn)要求優(yōu)先選擇Fly-BY拓?fù)浣Y(jié)構(gòu),鑒于地址線(xiàn)一般不會(huì)走在表層,所以出線(xiàn)后打過(guò)孔。過(guò)孔到引腳的長(zhǎng)度盡可能短,長(zhǎng)度在150mil(3.81mm)左右。

圖片

地址線(xiàn)和控制線(xiàn)的上拉匹配電阻放置在最后一個(gè)顆粒的末端,與顆粒的走線(xiàn)長(zhǎng)度不要超過(guò)500mil(12.7mm),并且每個(gè)上拉電阻都要放置一個(gè)對(duì)應(yīng)的VTT濾波電容(0.1uF),最多可以?xún)蓚€(gè)上拉電阻共用一個(gè)濾波電容。

圖片

3.1布線(xiàn)要求

走線(xiàn)要求

8根同組DQ數(shù)據(jù)線(xiàn)必須保證同層,DQM0、DQS0(Diff)有效保證與DQ數(shù)據(jù)線(xiàn)同層。另外地址線(xiàn)、控制線(xiàn)、以及時(shí)鐘線(xiàn)按照FLY-BY拓?fù)浣Y(jié)構(gòu)走線(xiàn)。

圖片

平面分割要求

為了保證電源完整性和信號(hào)完整性,DDR4的走線(xiàn)必須有完整電源參考平面,堅(jiān)決杜絕跨分割現(xiàn)象,疊層時(shí)考慮讓地平面緊挨著電源平面,保證電流回流路徑最短。

圖片

等長(zhǎng)要求

數(shù)據(jù)線(xiàn)走線(xiàn)盡可能短,走線(xiàn)總長(zhǎng)度不能超過(guò)2000mil(50.8mm),分組等長(zhǎng),組內(nèi)等長(zhǎng)誤差需要控制在±5%。(DQS和時(shí)鐘線(xiàn)沒(méi)有等長(zhǎng)誤差要求,部分芯片有組件以及DQS和時(shí)鐘線(xiàn)的等長(zhǎng)要求,具體需要參考手冊(cè))

圖片

地址線(xiàn)、控制線(xiàn)、時(shí)鐘線(xiàn)作為一組等長(zhǎng),組內(nèi)誤差不允許超過(guò)±20%;

圖片

DQS和時(shí)鐘差分線(xiàn)對(duì)內(nèi)誤差范圍控制±1%;

信號(hào)的實(shí)際長(zhǎng)度包括PIN腳長(zhǎng)度、PIN Delay等。

4 FPGA布線(xiàn)要求

PCB上,命令、地址和控制總線(xiàn)的路由見(jiàn)下:

圖片

4.1 FLY-BYU拓?fù)浣Y(jié)構(gòu)

命令、地址和控制總線(xiàn)的布局布線(xiàn)

命令、地址和控制總線(xiàn)布局方式見(jiàn)下:

圖片

數(shù)據(jù)線(xiàn)的阻抗、長(zhǎng)度以及布線(xiàn)指導(dǎo)見(jiàn)下表:

圖片

時(shí)鐘線(xiàn)的布局布線(xiàn)

命令、地址和控制總線(xiàn)布局方式見(jiàn)下:

圖片

數(shù)據(jù)線(xiàn)的阻抗、長(zhǎng)度以及布線(xiàn)指導(dǎo)見(jiàn)下表:

圖片

數(shù)據(jù)線(xiàn)

兩種拓?fù)浣Y(jié)構(gòu)的數(shù)據(jù)線(xiàn)(DQ、DM、DQS)的點(diǎn)對(duì)點(diǎn)連接方式相同。

圖片

數(shù)據(jù)線(xiàn)的阻抗、長(zhǎng)度以及布線(xiàn)指導(dǎo)見(jiàn)下表:

圖片

4.2 Clamshell拓?fù)浣Y(jié)構(gòu)

命令、地址和控制總線(xiàn)的布局布線(xiàn)

命令、地址和控制總線(xiàn)布局方式見(jiàn)下:

圖片

數(shù)據(jù)線(xiàn)的阻抗、長(zhǎng)度以及布線(xiàn)指導(dǎo)見(jiàn)下表:

圖片

時(shí)鐘線(xiàn)的布局布線(xiàn)

命令、地址和控制總線(xiàn)布局方式見(jiàn)下:

圖片

數(shù)據(jù)線(xiàn)的阻抗、長(zhǎng)度以及布線(xiàn)指導(dǎo)見(jiàn)下表:

圖片

數(shù)據(jù)線(xiàn)

兩種拓?fù)浣Y(jié)構(gòu)的數(shù)據(jù)線(xiàn)(DQ、DM、DQS)的點(diǎn)對(duì)點(diǎn)連接方式相同。

圖片

數(shù)據(jù)線(xiàn)的阻抗、長(zhǎng)度以及布線(xiàn)指導(dǎo)見(jiàn)下表:

圖片

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 存儲(chǔ)器
    +關(guān)注

    關(guān)注

    38

    文章

    7637

    瀏覽量

    166557
  • 電路設(shè)計(jì)
    +關(guān)注

    關(guān)注

    6701

    文章

    2529

    瀏覽量

    213132
  • DDR
    DDR
    +關(guān)注

    關(guān)注

    11

    文章

    731

    瀏覽量

    66474
  • Layout
    +關(guān)注

    關(guān)注

    15

    文章

    413

    瀏覽量

    62922
  • DDR4
    +關(guān)注

    關(guān)注

    12

    文章

    329

    瀏覽量

    41579
收藏 人收藏

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    怎么成為硬件電路設(shè)計(jì)高手?

    ▼關(guān)注公眾號(hào): 工程師看海▼ ? 在現(xiàn)代科技快速發(fā)展的時(shí)代,電子設(shè)備無(wú)處不在,而硬件電路設(shè)計(jì)是實(shí)現(xiàn)這些設(shè)備功能的基礎(chǔ)。無(wú)論是智能手機(jī)、電腦、家用電器,還是工業(yè)控制系統(tǒng),都需要經(jīng)過(guò)精密的電路設(shè)計(jì)來(lái)實(shí)現(xiàn)
    的頭像 發(fā)表于 07-28 13:10 ?7569次閱讀
    怎么成為<b class='flag-5'>硬件</b><b class='flag-5'>電路設(shè)計(jì)</b>高手?

    硬件電路設(shè)計(jì)接地問(wèn)題

    電路設(shè)計(jì)中,“接地”是一個(gè)無(wú)法避免的問(wèn)題。接地需要考慮的主要因素:使用場(chǎng)景,不存在通用的接地方式。本文我們將以一種通俗易懂的方式談?wù)劷拥貑?wèn)題的本質(zhì)。
    的頭像 發(fā)表于 11-13 16:38 ?2850次閱讀
    <b class='flag-5'>硬件</b><b class='flag-5'>電路設(shè)計(jì)</b><b class='flag-5'>之</b>接地問(wèn)題

    硬件電路設(shè)計(jì)晶體與晶振電路設(shè)計(jì)

      晶體與晶振在電路設(shè)計(jì)中的應(yīng)用十分廣泛,對(duì)于數(shù)字電路,一個(gè)穩(wěn)定的時(shí)鐘信號(hào),是系統(tǒng)穩(wěn)定的前提。
    的頭像 發(fā)表于 11-22 10:44 ?3060次閱讀
    <b class='flag-5'>硬件</b><b class='flag-5'>電路設(shè)計(jì)</b><b class='flag-5'>之</b>晶體與晶振<b class='flag-5'>電路設(shè)計(jì)</b>

    硬件電路設(shè)計(jì)DDR電路設(shè)計(jì)(1)

    電路設(shè)計(jì)中常見(jiàn)的DDR屬于SDRAM,中文名稱(chēng)是同步動(dòng)態(tài)隨機(jī)存儲(chǔ)器。
    的頭像 發(fā)表于 11-24 17:28 ?6767次閱讀
    <b class='flag-5'>硬件</b><b class='flag-5'>電路設(shè)計(jì)</b><b class='flag-5'>之</b><b class='flag-5'>DDR</b><b class='flag-5'>電路設(shè)計(jì)</b>(1)

    硬件電路設(shè)計(jì)

    十五年硬件電路設(shè)計(jì)精華
    發(fā)表于 11-08 17:26

    高速電路設(shè)計(jì)

    能否開(kāi)通一個(gè)高速電路設(shè)計(jì)的版塊專(zhuān)門(mén)討論高速電路設(shè)計(jì)的:比如DDR DDR2 DDR3 DDR4L
    發(fā)表于 07-06 17:18

    硬件電路設(shè)計(jì)流程系列

    一、硬件電路設(shè)計(jì)流程系列--硬件電路設(shè)計(jì)規(guī)范 二、硬件電路設(shè)計(jì)流程系列--方案設(shè)計(jì)(1) :主芯
    發(fā)表于 10-17 17:16

    硬件電路設(shè)計(jì)的思路分享

    在學(xué)習(xí)電路設(shè)計(jì)的時(shí)候,不知道你是否有這樣的困擾:明明自己學(xué)了很多硬件電路理論,也做過(guò)了一些基礎(chǔ)操作實(shí)踐,但還是無(wú)法設(shè)計(jì)出自己理想的電路。歸根結(jié)底,我們?nèi)鄙俚氖?/div>
    發(fā)表于 11-11 08:40

    硬件電路設(shè)計(jì)與實(shí)踐

    硬件電路設(shè)計(jì)與實(shí)踐,非常實(shí)用的教材 有需要的朋友下來(lái)看看
    發(fā)表于 12-08 14:48 ?0次下載

    硬件電路設(shè)計(jì)具體詳解

    硬件電路設(shè)計(jì)具體詳解。
    發(fā)表于 04-05 11:51 ?76次下載

    硬件電路設(shè)計(jì)流程--原理圖設(shè)計(jì)

    電路教程相關(guān)知識(shí)的資料,關(guān)于硬件電路設(shè)計(jì)流程--原理圖設(shè)計(jì)
    發(fā)表于 10-10 14:34 ?0次下載

    FPGA的硬件電路設(shè)計(jì)教程和FPGA平臺(tái)資料簡(jiǎn)介

    本文檔的主要內(nèi)容詳細(xì)介紹的是FPGA的硬件電路設(shè)計(jì)教程和FPGA平臺(tái)資料簡(jiǎn)介包括了:FPGA技術(shù)概述;主流FPGA器件介紹;VIRTEX-5 FPGA電路設(shè)計(jì);V4LX160 FPGA
    發(fā)表于 07-06 18:11 ?173次下載
    FPGA的<b class='flag-5'>硬件</b><b class='flag-5'>電路設(shè)計(jì)</b>教程和FPGA平臺(tái)資料簡(jiǎn)介

    硬件電路設(shè)計(jì)“磁珠”的應(yīng)用資料下載

    電子發(fā)燒友網(wǎng)為你提供硬件電路設(shè)計(jì)“磁珠”的應(yīng)用資料下載的電子資料下載,更有其他相關(guān)的電路圖、源代碼、課件教程、中文資料、英文資料、參考設(shè)計(jì)、用戶(hù)指南、解決方案等資料,希望可以幫助到廣
    發(fā)表于 04-15 08:49 ?14次下載
    <b class='flag-5'>硬件</b><b class='flag-5'>電路設(shè)計(jì)</b><b class='flag-5'>之</b>“磁珠”的應(yīng)用資料下載

    主板電源DC-DC電路設(shè)計(jì)電容的選擇

    主板電源DC-DC電路設(shè)計(jì)電容的選擇
    發(fā)表于 11-18 17:15 ?14次下載

    硬件電路設(shè)計(jì)的基本流程、作用和注意事項(xiàng)

    硬件電路設(shè)計(jì)是一種設(shè)計(jì)電子設(shè)備硬件電路的過(guò)程,涉及多種電子元件的選型、連接方式、布局設(shè)計(jì)等工作。電子產(chǎn)品的功能都是靠硬件
    的頭像 發(fā)表于 06-30 13:56 ?2641次閱讀
    <b class='flag-5'>硬件</b><b class='flag-5'>電路設(shè)計(jì)</b>的基本流程、作用和注意事項(xiàng)
    主站蜘蛛池模板: 狠狠乱 | 夜夜夜夜爽 | 亚洲精品久久久久影 | 日本一区二区三区欧美在线观看 | 日本黄色短片 | 看真人一一级毛片 | 手机毛片 | 亚洲最大色网站 | 天天爽天天色 | 黄 色 大 片 网站 | 四虎.com | 天天干b| 亚洲综合在线观看一区www | 神马影视午夜 | 亚洲一区二区三区播放在线 | 婷婷丁香色 | 黄色hd| 男人透女人超爽视频免费 | 久久福利网| 天天射综合| 未满十八18周岁禁止免费国产 | 日本免费人成在线网站 | 酒色成人网 | 午夜噜噜噜私人影院在线播放 | 国产午夜a理论毛片在线影院 | 天堂在线资源最新版 | 丰满年轻岳欲乱中文字幕 | 农村苗族一级特黄a大片 | 四虎国产精品免费入口 | 欧美1024性视频 | 在线天堂bt中文www在线 | 97久草 | 2022国产情侣真实露脸在线 | 久久精品午夜视频 | 特级黄一级播放 | 男人的天堂在线免费视频 | 性夜影院午夜看片 | 免费人成网ww777kkk手机 | 亚洲成a人片在线看 | 操女人视频网站 | 国产一级久久免费特黄 |