在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

基于FPGA的TMDS編碼簡析

FPGA技術江湖 ? 來源:FPGA技術江湖 ? 2024-03-26 09:03 ? 次閱讀

在我們之前的學習中,了解到HDMI是一種全數字化視頻和聲音發送接口,可以發送音頻以及視頻信號。HDMI向下兼容DVI,DVI只能傳輸視頻信號。HDMI和DVI接口協議在物理層均使用TMDS標準來傳輸音頻或視頻信號,接下來就著重了解一下TMDS編碼。

TMDS(最小化傳輸差分信號)中,有四個通道,其中包含了三個數據通道和一個時鐘通道。其中數據通道用來傳輸顏色、音頻、控制等信號。HDMI默認使用RGB(RGB888)三個數據通道,當然也可以是亮度和色度信息(YCrCb,44或者42)。

681ba772-eb09-11ee-a297-92fbcf53809c.png

上圖為HDMI的鏈接框架;

通道0傳輸的數據為:B分量的視頻數據、行場同步信號、音頻信號。

通道0傳輸的數據為:G分量的視頻數據、控制信號、音頻信號。

通道0傳輸的數據為:R分量的視頻數據、控制信號、音頻信號。

不同的數據在TMDS數據通道中在三種不同的周期中發送。

682af9de-eb09-11ee-a297-92fbcf53809c.png

在TMDS傳輸標準中,不論是視頻信號、控制信號還是輔助信號,都是以10bit的數據傳輸,所以需要對這三個信號進行編碼,分別采用不同的編碼方式。

683e9c82-eb09-11ee-a297-92fbcf53809c.png

在此,我們著重說一下視頻編碼,在Xilinx官方給出的一個編碼示意圖中,我們可以清楚整個的編碼流程:

684ab846-eb09-11ee-a297-92fbcf53809c.png

圖中也體現出了控制信號的編碼方式:

6867d462-eb09-11ee-a297-92fbcf53809c.png

會對應特定的四個值中的一個。

編碼如下:

1    `timescale 1 ps / 1ps
2  
3    module dvi_encoder (
4      input            clkin,    // pixel clock input
5      input            rstin,    // async. reset input (active high)
6      input      [7:0] din,      // data inputs: expect registered
7      input            c0,       // c0 input
8      input            c1,       // c1 input
9      input            de,       // de input
10     output reg [9:0] dout      // data outputs
11   );
12 
13     ////////////////////////////////////////////////////////////
14     // Counting number of 1s and 0s for each incoming pixel
15     // component. Pipe line the result.
16     // Register Data Input so it matches the pipe lined adder
17     // output
18     ////////////////////////////////////////////////////////////
19     reg [3:0] n1d; //number of 1s in din
20     reg [7:0] din_q;
21 
22   //計算像素數據中“1”的個數
23     always @ (posedge clkin) begin
24     n1d <=#1 din[0] + din[1] + din[2] + din[3] + din[4] + din[5] + din[6] + din[7];
25 
26     din_q <=#1 din;
27     end
28 
29     ///////////////////////////////////////////////////////
30     // Stage 1: 8 bit -> 9 bit
31     // Refer to DVI 1.0 Specification, page 29, Figure 3-5
32     ///////////////////////////////////////////////////////
33     wire decision1;
34 
35     assign decision1 = (n1d > 4'h4) | ((n1d == 4'h4) & (din_q[0] == 1'b0));
36 
37     wire [8:0] q_m;
38     assign q_m[0] = din_q[0];
39     assign q_m[1] = (decision1) ? (q_m[0] ^~ din_q[1]) : (q_m[0] ^ din_q[1]);
40     assign q_m[2] = (decision1) ? (q_m[1] ^~ din_q[2]) : (q_m[1] ^ din_q[2]);
41     assign q_m[3] = (decision1) ? (q_m[2] ^~ din_q[3]) : (q_m[2] ^ din_q[3]);
42     assign q_m[4] = (decision1) ? (q_m[3] ^~ din_q[4]) : (q_m[3] ^ din_q[4]);
43     assign q_m[5] = (decision1) ? (q_m[4] ^~ din_q[5]) : (q_m[4] ^ din_q[5]);
44     assign q_m[6] = (decision1) ? (q_m[5] ^~ din_q[6]) : (q_m[5] ^ din_q[6]);
45     assign q_m[7] = (decision1) ? (q_m[6] ^~ din_q[7]) : (q_m[6] ^ din_q[7]);
46     assign q_m[8] = (decision1) ? 1'b0 : 1'b1;
47 
48     /////////////////////////////////////////////////////////
49     // Stage 2: 9 bit -> 10 bit
50     // Refer to DVI 1.0 Specification, page 29, Figure 3-5
51     /////////////////////////////////////////////////////////
52     reg [3:0] n1q_m, n0q_m; // number of 1s and 0s for q_m
53     always @ (posedge clkin) begin
54     n1q_m  <=#1 q_m[0] + q_m[1] + q_m[2] + q_m[3] + q_m[4] + q_m[5] + q_m[6] + q_m[7];
55     n0q_m  <=#1 4'h8 - (q_m[0] + q_m[1] + q_m[2] + q_m[3] + q_m[4] + q_m[5] + q_m[6] + q_m[7]);
56     end
57 
58     parameter CTRLTOKEN0 = 10'b1101010100;
59     parameter CTRLTOKEN1 = 10'b0010101011;
60     parameter CTRLTOKEN2 = 10'b0101010100;
61     parameter CTRLTOKEN3 = 10'b1010101011;
62 
63     reg [4:0] cnt; //disparity counter, MSB is the sign bit
64     wire decision2, decision3;
65 
66     assign decision2 = (cnt == 5'h0) | (n1q_m == n0q_m);
67     /////////////////////////////////////////////////////////////////////////
68     // [(cnt > 0) and (N1q_m > N0q_m)] or [(cnt < 0) and (N0q_m > N1q_m)]
69     /////////////////////////////////////////////////////////////////////////
70     assign decision3 = (~cnt[4] & (n1q_m > n0q_m)) | (cnt[4] & (n0q_m > n1q_m));
71 
72     ////////////////////////////////////
73     // pipe line alignment
74     ////////////////////////////////////
75     reg       de_q, de_reg;
76     reg       c0_q, c1_q;
77     reg       c0_reg, c1_reg;
78     reg [8:0] q_m_reg;
79 
80     always @ (posedge clkin) begin
81     de_q    <=#1 de;
82     de_reg  <=#1 de_q;
83     
84     c0_q    <=#1 c0;
85     c0_reg  <=#1 c0_q;
86     c1_q    <=#1 c1;
87     c1_reg  <=#1 c1_q;
88 
89     q_m_reg <=#1 q_m;
90     end
91 
92     ///////////////////////////////
93     // 10-bit out
94     // disparity counter
95     ///////////////////////////////
96     always @ (posedge clkin or posedge rstin) begin
97     if(rstin) begin
98       dout <= 10'h0;
99       cnt <= 5'h0;
100    end else begin
101      if (de_reg) begin
102      if(decision2) begin
103        dout[9]   <=#1 ~q_m_reg[8]; 
104        dout[8]   <=#1 q_m_reg[8]; 
105        dout[7:0] <=#1 (q_m_reg[8]) ? q_m_reg[7:0] : ~q_m_reg[7:0];
106
107        cnt <=#1 (~q_m_reg[8]) ? (cnt + n0q_m - n1q_m) : (cnt + n1q_m - n0q_m);
108      end else begin
109        if(decision3) begin
110        dout[9]   <=#1 1'b1;
111        dout[8]   <=#1 q_m_reg[8];
112        dout[7:0] <=#1 ~q_m_reg[7:0];
113
114        cnt <=#1 cnt + {q_m_reg[8], 1'b0} + (n0q_m - n1q_m);
115        end else begin
116        dout[9]   <=#1 1'b0;
117        dout[8]   <=#1 q_m_reg[8];
118        dout[7:0] <=#1 q_m_reg[7:0];
119
120        cnt <=#1 cnt - {~q_m_reg[8], 1'b0} + (n1q_m - n0q_m);
121        end
122      end
123      end else begin
124      case ({c1_reg, c0_reg})
125        2'b00:   dout <=#1 CTRLTOKEN0;
126        2'b01:   dout <=#1 CTRLTOKEN1;
127        2'b10:   dout <=#1 CTRLTOKEN2;
128        default: dout <=#1 CTRLTOKEN3;
129      endcase
130
131      cnt <=#1 5'h0;
132      end
133    end
134    end
135    
136  endmodule

編碼完成后,對數據我們需要進行并串轉換,此操作我們可以使用原語OSERDES2實現10-to-1的過程。最后用OBUFDS將串行數據轉換為差分信號輸出即可。




審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1630

    文章

    21801

    瀏覽量

    606360
  • RGB
    RGB
    +關注

    關注

    4

    文章

    801

    瀏覽量

    58737
  • HDMI接口
    +關注

    關注

    1

    文章

    134

    瀏覽量

    34206
  • TMDS
    +關注

    關注

    1

    文章

    22

    瀏覽量

    15555
  • 信號編碼
    +關注

    關注

    0

    文章

    3

    瀏覽量

    6279

原文標題:基于FPGA的TMDS編碼

文章出處:【微信號:HXSLH1010101010,微信公眾號:FPGA技術江湖】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏

    評論

    相關推薦

    新能源電池產業鏈及投資機會-磷酸亞鐵鋰

    新能源電池產業鏈及投資機會-磷酸亞鐵鋰  一、前言
    發表于 12-25 09:34 ?998次閱讀

    基于FPGATMDS編碼

    音頻或視頻信號,接下來就著重了解一下TMDS編碼TMDS(最小化傳輸差分信號)中,有四個通道,其中包含了三個數據通道和一個時鐘通道。其中數據通道用來傳輸顏色、音頻、控制等信號。HDMI默認
    發表于 04-09 15:45

    【至設計案例系列】基于FPGA的曼徹斯特編碼解碼設計

    案例系列基于FPGA的曼徹斯特編碼解碼設計實驗簡述將輸入的數據流經過曼徹斯特編碼編碼后經過解碼器恢復為原來的輸入序列。1.1 曼徹斯特
    發表于 04-24 14:22

    基于ATM理念的UTRAN傳輸架構

    基于ATM理念的UTRAN傳輸架構:UTRAN(UMTS無線接入網)系統傳輸網承載其內部業務傳送及至CN(核心網)側的業務匯聚功能,考慮3G網絡內,話音、媒體流及Internet等數據業務的多樣
    發表于 10-22 10:49 ?15次下載

    電動汽車用鋰離子電池技術的國內外進展

    電動汽車用鋰離子電池技術的國內外進展
    發表于 11-10 13:53 ?812次閱讀

    PCB線路板電鍍銅工藝

    PCB線路板電鍍銅工藝   一.電鍍工藝的分類:   酸性光亮銅電鍍電鍍鎳/金電鍍錫   二.工藝流程:
    發表于 11-17 14:01 ?4054次閱讀

    EPON技術

    EPON技術 EPON是一個新技術,用于保證提供一個高品質與高帶寬利用率的應用。   EPON在日本、韓國、中國大陸、中國臺灣及其它以以太網絡為基礎的地區都
    發表于 01-22 10:43 ?892次閱讀

    筆記本屏幕亮度與反應速度

    筆記本屏幕亮度與反應速度 屏幕亮度   筆記本TFT-LCD的亮度值一般都在150~200 cd/m2(極少數可以
    發表于 01-23 09:34 ?788次閱讀

    BGA封裝技術與質量控制

    BGA封裝技術與質量控制   SMT(Surface Mount Technology)表面安裝技術順應了電子產品小型化、輕型化的潮流趨勢,為實現電子
    發表于 03-30 16:49 ?1511次閱讀

    FPGA運行模式

    FPGA 有兩種運行模式,即下載模式和燒寫模式。下載模式是在上電的情況下通過 JTAG 接口直接把程序( Altera 平臺下是.sof文件,SRAM Object File)下載到FPGA中。因為FPGA是基于SRAM結構的,
    發表于 05-12 13:17 ?2704次閱讀

    鼠標HID例程(中)

    鼠標 HID 例程 緊接《鼠標 HID 例程(上)》一文,繼續向大家介紹鼠 標 HID 例程的未完的內容。
    發表于 07-26 15:18 ?0次下載

    籠型三相異步電動機噪聲故障

    籠型三相異步電動機噪聲故障_陳金剛
    發表于 01-01 15:44 ?1次下載

    比較器的原理及應用資料下載

    電子發燒友網為你提供比較器的原理及應用資料下載的電子資料下載,更有其他相關的電路圖、源代碼、課件教程、中文資料、英文資料、參考設計、用戶指南、解決方案等資料,希望可以幫助到廣大的電子工程師們。
    發表于 04-14 08:40 ?27次下載
    <b class='flag-5'>簡</b><b class='flag-5'>析</b>比較器的原理及應用資料下載

    5G AAU 功放控制和監測模塊

    5G AAU 功放控制和監測模塊
    發表于 10-28 12:00 ?2次下載
    5G AAU 功放控制和監測模塊<b class='flag-5'>簡</b><b class='flag-5'>析</b>

    AFE8092幀同步特性

    AFE8092幀同步特性
    的頭像 發表于 08-24 13:37 ?709次閱讀
    AFE8092幀同步特性<b class='flag-5'>簡</b><b class='flag-5'>析</b>
    主站蜘蛛池模板: 国产精品资源 | 日日操操干干 | 欧美一区二区三区不卡片 | 亚洲免费影视 | h在线免费 | 69国产视频| 色男人综合 | 俄罗斯一级特黄黄大片 | 国产1区二区 | 精品欧美一区二区三区在线观看 | 天天操狠狠 | 色黄视频 | 天天操天 | 老师下面好湿好紧好滑好想要 | 久热久操 | 俺来也婷婷| 欧美激情第一欧美在线 | 欧美图片小说视频 | 日本色图网站 | 四虎影片国产精品8848 | 国产在线免 | 男女性gif抽搐出入 男女性高爱潮免费的国产 男女性高爱麻豆 | 亚洲邪恶天堂影院在线观看 | 99久久婷婷国产综合精品电影 | 污污视频在线免费看 | 好深好爽视频 | 久久精品免费视频观看 | 欧美影院 | 日在线视频| 亚洲欧美日韩国产一区二区三区精品 | 一本大道加勒比久久 | 182福利视频| 亚洲视频一区在线 | 色玖玖| 欧美特黄特色aaa大片免费看 | 99热一区| www.天天色| 老司机色网 | 狠狠丁香激情久久综合 | 特级无码毛片免费视频尤物 | 综综综综合网 |