▼關(guān)注微信公眾號:硬件那點(diǎn)事兒▼
Part 01
前言
Part 02
實(shí)例計(jì)算
W0=(Vesd0-Vcl)*Vcl*Cesd0
其中Vesd0表示規(guī)格書中IC允許承受的最大ESD電壓(比如下圖的5000V),可以在規(guī)格書中找到這個(gè)參數(shù),Vcl表示IC內(nèi)部ESD防護(hù)模塊的鉗位電壓(比如下圖的64V),Cesd0表示IC ESD測試的放電電容(比如下圖的100pF)。
W1=(Vesd1-Vcl*(1+Cext/Cesd1))*Vcl*Cesd1
其中Vesd1表示產(chǎn)品實(shí)際測試的最大ESD電壓,比如8KV,Vcl表示IC內(nèi)部ESD防護(hù)模塊的鉗位電壓,Cext表示外部添加的ESD電容,Cesd1表示產(chǎn)品實(shí)際測試的ESD 放電電容(比如330pF)。
3.添加的外部ESD電容容值如何計(jì)算?
基于IC實(shí)際吸收的ESD能量W1要小于IC允許的最大ESD脈沖能量W0可以計(jì)算出外部電容的最小容值:
Cext_min=((Vesd1-Vcl)*Cesd1/Vcl)-W0/Vcl*Vcl
以接觸放電8KV,源電容330pF,放電電阻2kΩ,可以計(jì)算出Cext_min>33nF。
有問題歡迎在評論區(qū)留言交流哦!
原文標(biāo)題:一種新的MLCC陶瓷電容用于電路靜電ESD保護(hù)的電容容值計(jì)算方法
文章出處:【微信公眾號:硬件那點(diǎn)事兒】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
太誘MLCC電容的ESL值如何影響高頻電路性能?

三星貼片電容的疊層陶瓷技術(shù)(MLCC)詳解
貼片電容容值較大偏差的原因分析

啊? 你的貼片陶瓷電容還在嘯叫呢?
多層陶瓷電容(MLCC)的選型與應(yīng)用

全球MLCC陶瓷電容五大廠商

評論