7月17日,三星電子公布了其雄心勃勃的2024年異構集成路線圖,其中一項關鍵研發成果引發了業界廣泛關注——一款名為LP Wide I/O的創新型移動內存即將面世。這款內存不僅預示著存儲技術的又一次飛躍,還可能與公司此前提及的LLW(Low Latency Wide I/O)內存存在某種關聯,盡管兩者之間的確切關系尚待揭曉。
據路線圖規劃,LP Wide I/O內存預計將于2025年第一季度在技術層面達到成熟狀態,隨后在同年下半年至2026年期間做好量產準備,正式邁向市場。其核心亮點在于其單封裝位寬達到了驚人的512bit,這一數字幾乎是目前高端HBM內存位寬的一半,遠遠超出了當前LPDDR5內存的四通道共64bit規格,即便是未來的LPDDR6內存,其位寬也僅規劃為96bit。
如此巨大的位寬提升,意味著LP Wide I/O內存將能夠提供前所未有的內存帶寬,這對于日益增長的設備端AI應用等高性能需求場景而言,無疑是巨大的福音。為了實現這一突破性的位寬設計,三星電子不得不面對如何在有限空間內堆疊DRAM芯片的挑戰,而傳統的HBM所采用的TSV(硅通孔)技術顯然并不適合移動內存的場景。
為此,三星電子獨創了VCS(Vertical Cu Post Stack)垂直互聯技術,這一技術巧妙地結合了扇出封裝與垂直通道的概念,與SK海力士的VFO技術有異曲同工之妙,但在生產效率與性能上據稱有顯著提升。三星電子自豪地宣稱,其VCS技術相比傳統引線鍵合技術,在I/O密度和帶寬上分別實現了8倍和2.6倍的增長;而與類似的VWB(Vertical Wire Bonding,疑似指代SK海力士的VFO技術)相比,VCS技術的生產效率更是高達9倍,展現出了巨大的技術優勢。
值得注意的是,三星電子還透露,作為其內存產品線的另一重要成員,LPDDR6內存同樣預計將在2025至2026年期間達到量產就緒狀態,進一步豐富了公司的移動內存產品線,為市場帶來更多選擇。這一系列動作無疑表明了三星電子在推動移動存儲技術革新方面的堅定決心與強大實力。
-
三星電子
+關注
關注
34文章
15885瀏覽量
182163 -
內存
+關注
關注
8文章
3111瀏覽量
75025 -
移動內存
+關注
關注
0文章
9瀏覽量
7306
發布評論請先 登錄
三星在4nm邏輯芯片上實現40%以上的測試良率
關于RISC-V學習路線圖推薦
未來10年智能傳感器怎么發展?美國發布最新MEMS路線圖

三星或受內存芯片價格下跌影響
三星電子計劃2024年下半年推出CXL存儲
三星開始量產其最薄LPDDR5X內存產品,助力端側AI應用
2024學習生成式AI的最佳路線圖

評論