作為科技行業(yè)著名的“牙膏廠”,英特爾一直走在所有廠商前面。因?yàn)樗?0nm制程已經(jīng)跳票三年之久,每當(dāng)一款新的處理器發(fā)布,眾人翹首以待10nm的到來,可英特爾還是給用戶潑冷水,繼續(xù)跳票10nm工藝。
對于很多用戶而言,都在疑問為何英特爾一直跳票10nm呢?因?yàn)橄啾绕鹜诘呐_(tái)積電、三星等廠商,10nm工藝早已經(jīng)量產(chǎn)上市,并已推出蘋果A11、Exynos 9810等芯片,而作為PC領(lǐng)域中的大哥人物,為何英特爾跟不上潮流的發(fā)展呢?而今天,外媒TechInsight就給出了一份滿意的答復(fù)。
目前,Intel 10nm處理器已經(jīng)小批量出貨,已知產(chǎn)品只有一款低壓低功耗的Core i3-8121U,由聯(lián)想IdeaPad 330筆記本首發(fā)。
TechInsight分析了這顆處理器,獲得了一些驚人的發(fā)現(xiàn),直接證實(shí)了Intel新工藝的先進(jìn)性。
分析發(fā)現(xiàn),Intel 10nm工藝使用了第三代FinFET立體晶體管技術(shù),晶體管密度達(dá)到了每平方毫米1.008億個(gè)(符合官方宣稱),是目前14nm的足足2.7倍!
作為對比,三星10nm工藝晶體管密度不過每平方毫米5510萬個(gè),僅相當(dāng)于Intel的一半多,7nm則是每平方毫米1.0123億個(gè),勉強(qiáng)高過Intel 10nm。
至于臺(tái)積電、GF兩家的7nm,晶體管密度比三星還要低一些。
換言之,僅晶體管集成度而言,Intel 10nm的確和對手的7nm站在同一檔次上,甚至還要更好!
另外,Intel 10nm的最小柵極間距(Gate Pitch)從70nm縮小到54nm,最小金屬間距(Metal Pitch)從52nm縮小到36nm,同樣遠(yuǎn)勝對手。
事實(shí)上與現(xiàn)有其他10nm以及未來的7nm相比,Intel 10nm擁有最好的間距縮小指標(biāo)。
Intel 10nm的其他亮點(diǎn)還有:
-BEOL后端工藝中首次使用了金屬銅、釕(Ru),后者是一種貴金屬
-BEOL后端和接觸位上首次使用自對齊曝光方案(self-aligned patterning scheme)
-6.2-Track高密度庫實(shí)現(xiàn)超級(jí)縮放(Hyperscaling)
-Cell級(jí)別的COAG(Contact on active gate)技術(shù)
當(dāng)然了,技術(shù)指標(biāo)再先進(jìn),最終也要轉(zhuǎn)換成有競爭力的產(chǎn)品才算數(shù)。
-
三星電子
+關(guān)注
關(guān)注
34文章
15878瀏覽量
181368 -
intel
+關(guān)注
關(guān)注
19文章
3484瀏覽量
186492 -
晶體管
+關(guān)注
關(guān)注
77文章
9779瀏覽量
138975
發(fā)布評論請先 登錄
相關(guān)推薦
三星電子否認(rèn)1b DRAM重新設(shè)計(jì)報(bào)道
三星否認(rèn)重新設(shè)計(jì)1b DRAM
三星重啟1b nm DRAM設(shè)計(jì),應(yīng)對良率與性能挑戰(zhàn)
創(chuàng)飛芯90nm BCD工藝OTP IP模塊規(guī)模量產(chǎn)
三星電子:18FDS將成為物聯(lián)網(wǎng)和MCU領(lǐng)域的重要工藝
![<b class='flag-5'>三星</b>電子:18FDS將成為物聯(lián)網(wǎng)和MCU領(lǐng)域的重要<b class='flag-5'>工藝</b>](https://file1.elecfans.com/web1/M00/F3/81/wKgZoWcYdCiAKiPtABCePOrHxxo462.jpg)
三星電子計(jì)劃在2026年推出最后一代10nm級(jí)工藝1d nm
臺(tái)積電3nm工藝穩(wěn)坐釣魚臺(tái),三星因良率問題遇冷
三星展望2027年:1.4nm工藝與先進(jìn)供電技術(shù)登場
三星與新思科技攜手,備戰(zhàn)2nm工藝量產(chǎn)
三星公布最新工藝路線圖
![<b class='flag-5'>三星</b>公布最新<b class='flag-5'>工藝</b>路線圖](https://file1.elecfans.com//web2/M00/F0/10/wKgaomZv5quATHk3AAFRwF3jgqk127.jpg)
三星電子開始量產(chǎn)其首款3nm Gate All Around工藝的片上系統(tǒng)
三星電子:加快2nm和3D半導(dǎo)體技術(shù)發(fā)展,共享技術(shù)信息與未來展望
臺(tái)積電升級(jí)4nm N4C工藝,優(yōu)化能效與降低成本
三星電子3nm工藝良率低迷,始終在50%左右徘徊
無意發(fā)展至10nm以下,第二梯隊(duì)晶圓代工廠的成熟工藝現(xiàn)狀
![無意發(fā)展至<b class='flag-5'>10nm</b>以下,第二梯隊(duì)晶圓代工廠的成熟<b class='flag-5'>工藝</b>現(xiàn)狀](https://file1.elecfans.com/web2/M00/C1/47/wKgaomXUfGCAOxqbAAL3jPJd0jw276.png)
評論