11月6日,為期兩天的2024 國(guó)際集成電路展覽會(huì)暨研討會(huì)(IIC Shenzhen 2024)在深圳圓滿(mǎn)落幕。此次盛會(huì)匯聚了眾多企業(yè)領(lǐng)袖與行業(yè)專(zhuān)家,他們就IC設(shè)計(jì)行業(yè)所面臨的機(jī)遇與挑戰(zhàn)進(jìn)行了深入的探討,并分享了關(guān)于技術(shù)創(chuàng)新、人才培養(yǎng)及投資動(dòng)向的最新見(jiàn)解。作為國(guó)內(nèi)首家數(shù)字EDA供應(yīng)商,思爾芯受邀參加此次會(huì)議,不僅將攜其創(chuàng)新成果進(jìn)行精彩的演講,還將在展臺(tái)上呈現(xiàn)多維的Demo體驗(yàn),為與會(huì)者帶來(lái)一場(chǎng)視覺(jué)與智慧的雙重盛宴。
![7ccc86ae-9d2a-11ef-8084-92fbcf53809c.jpg](https://file1.elecfans.com//web1/M00/F4/8B/wKgZoWctdn2AOMnVAAHiJnqstUA622.jpg)
在“EDA/IP與IC設(shè)計(jì)論壇”上,思爾芯副總裁陳英仁先生發(fā)表了題為《賦能RISC-V:思爾芯數(shù)字EDA加速芯片開(kāi)發(fā)》的重要演講。他詳細(xì)闡述了當(dāng)前數(shù)字芯片設(shè)計(jì)所面臨的挑戰(zhàn),特別是RISC-V架構(gòu)的碎片化特征所帶來(lái)的設(shè)計(jì)復(fù)雜性和驗(yàn)證難度增加的問(wèn)題。陳先生指出,如何在確保RISC-V核心定制化滿(mǎn)足設(shè)計(jì)規(guī)范、性能要求以及處理器性能、功耗和安全性方面的嚴(yán)格驗(yàn)證的同時(shí),又幫助芯片廠商快速響應(yīng)市場(chǎng)變化、縮短產(chǎn)品開(kāi)發(fā)周期,并及時(shí)推出新一代產(chǎn)品,是業(yè)界當(dāng)前亟待解決的主要挑戰(zhàn)。
![7cd0d880-9d2a-11ef-8084-92fbcf53809c.jpg](https://file1.elecfans.com//web1/M00/F4/8B/wKgZoWctdn2ATaGJAAIKaPwUfJU245.jpg)
為應(yīng)對(duì)這些挑戰(zhàn),思爾芯提出了圍繞“精準(zhǔn)芯策略”(Precision Chip Strategy, PCS),采用異構(gòu)驗(yàn)證方法,以及并行驅(qū)動(dòng)和左移周期方法,旨在確保芯片設(shè)計(jì)正確(Design the Chip Right),也確保設(shè)計(jì)正確芯片(Design the Right Chip)。尤為值得一提的是,陳英仁先生特別強(qiáng)調(diào)了外設(shè)子卡方案的重要性。他介紹,為了促進(jìn)軟硬件協(xié)同開(kāi)發(fā)的順暢進(jìn)行,思爾芯的驗(yàn)證平臺(tái)配備了豐富多樣的外設(shè)子卡方案,這些方案不僅支持多種高速接口,還保證了性能的穩(wěn)定性,從而大幅減輕了開(kāi)發(fā)團(tuán)隊(duì)的工作負(fù)擔(dān),提升了調(diào)試效率,為SoC設(shè)計(jì)的精確性和可靠性奠定了堅(jiān)實(shí)基礎(chǔ)。目前,思爾芯已提供超過(guò)90種子卡和配件,覆蓋主流應(yīng)用領(lǐng)域,且經(jīng)過(guò)市場(chǎng)的廣泛驗(yàn)證,展現(xiàn)出極高的實(shí)用性。
此外,思爾芯還與包括Arm、RISC-V在內(nèi)的眾多架構(gòu)生態(tài)伙伴建立了緊密的合作關(guān)系,通過(guò)深入洞察各類(lèi)應(yīng)用的實(shí)際需求,推動(dòng)了IP的平臺(tái)化進(jìn)程,并成功實(shí)現(xiàn)了預(yù)集成(pre-integrated)和驗(yàn)證就緒(verification ready)的標(biāo)準(zhǔn)化子系統(tǒng),這一舉措極大地簡(jiǎn)化了設(shè)計(jì)流程,使得軟件工程師、系統(tǒng)制造商和軟件供應(yīng)商能夠更加高效地參與到芯片的開(kāi)發(fā)中來(lái)。通過(guò)與這些合作伙伴的共同努力,思爾芯打造了一系列符合市場(chǎng)需求的高質(zhì)量參考設(shè)計(jì)。
此次IIC Shenzhen 2024的成功舉辦,不僅為思爾芯提供了一個(gè)展示創(chuàng)新成果、交流行業(yè)經(jīng)驗(yàn)的寶貴平臺(tái),更為整個(gè)IC設(shè)計(jì)行業(yè)搭建了一個(gè)共謀發(fā)展、共創(chuàng)未來(lái)的合作橋梁。思爾芯將以此次盛會(huì)為契機(jī),繼續(xù)深耕數(shù)字EDA領(lǐng)域,為推動(dòng)中國(guó)乃至全球半導(dǎo)體產(chǎn)業(yè)的繁榮發(fā)展貢獻(xiàn)智慧和力量。
-
芯片設(shè)計(jì)
+關(guān)注
關(guān)注
15文章
1030瀏覽量
55012 -
RISC-V
+關(guān)注
關(guān)注
45文章
2325瀏覽量
46641 -
思爾芯
+關(guān)注
關(guān)注
0文章
123瀏覽量
1323
發(fā)布評(píng)論請(qǐng)先 登錄
相關(guān)推薦
芯啟源亮相首屆RISC-V產(chǎn)業(yè)發(fā)展大會(huì)
risc-v芯片在電機(jī)領(lǐng)域的應(yīng)用展望
芯和半導(dǎo)體邀您相約IIC Shenzhen 2024峰會(huì)
思爾芯加入甲辰計(jì)劃,共推RISC-V生態(tài)
思爾芯加入甲辰計(jì)劃,持續(xù)助力共推 RISC-V 生態(tài)
![<b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>加入甲辰計(jì)劃,持續(xù)助力共推 <b class='flag-5'>RISC-V</b> 生態(tài)](https://file.elecfans.com/web2/M00/4B/6A/pYYBAGKoTXWAFdqwAAAWmg44LUs841.png)
RISC-V Summit China 2024 青稞RISC-V+接口PHY,賦能RISC-V高效落地
![<b class='flag-5'>RISC-V</b> Summit China 2024 青稞<b class='flag-5'>RISC-V</b>+接口PHY,<b class='flag-5'>賦</b><b class='flag-5'>能</b><b class='flag-5'>RISC-V</b>高效落地](https://file1.elecfans.com/web2/M00/04/BB/wKgZombRkPCAbb8HAAecyiE4_tA967.png)
RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,賦能RISC-V高效落地
思爾芯亮相RISC-V中國(guó)峰會(huì),展示架構(gòu)建模與混合仿真驗(yàn)證方法
![<b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b><b class='flag-5'>亮相</b><b class='flag-5'>RISC-V</b>中國(guó)峰會(huì),展示架構(gòu)建模與混合仿真驗(yàn)證方法](https://file.elecfans.com/web2/M00/4B/6A/pYYBAGKoTXWAFdqwAAAWmg44LUs841.png)
2024 RISC-V 中國(guó)峰會(huì):華秋電子助力RISC-V生態(tài)!
數(shù)字EDA賦能RISC-V落地演進(jìn)技術(shù)研討會(huì)成功舉辦
![數(shù)字EDA<b class='flag-5'>賦</b><b class='flag-5'>能</b><b class='flag-5'>RISC-V</b>落地演進(jìn)技術(shù)研討會(huì)成功舉辦](https://file.elecfans.com/web2/M00/4B/6A/pYYBAGKoTXWAFdqwAAAWmg44LUs841.png)
數(shù)字EDA賦能RISC-V落地演進(jìn)技術(shù)研討會(huì)成功舉辦
思爾芯亮相第二屆玄鐵RISC-V生態(tài)大會(huì)
助力RISC-V高效開(kāi)發(fā)!思爾芯亮相玄鐵RISC-V生態(tài)大會(huì)
![助力<b class='flag-5'>RISC-V</b>高效開(kāi)發(fā)!<b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b><b class='flag-5'>亮相</b>玄鐵<b class='flag-5'>RISC-V</b>生態(tài)大會(huì)](https://file.elecfans.com/web2/M00/4B/6A/pYYBAGKoTXWAFdqwAAAWmg44LUs841.png)
思爾芯亮相玄鐵RISC-V生態(tài)大會(huì) 思爾芯EDA助力RISC-V高效開(kāi)發(fā)
![<b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b><b class='flag-5'>亮相</b>玄鐵<b class='flag-5'>RISC-V</b>生態(tài)大會(huì) <b class='flag-5'>思</b><b class='flag-5'>爾</b><b class='flag-5'>芯</b>EDA助力<b class='flag-5'>RISC-V</b>高效開(kāi)發(fā)](https://file1.elecfans.com/web2/M00/C4/67/wKgZomXy2hCAWVLIAAARd5Bm818511.jpg)
芯來(lái)科技正式發(fā)布基于RISC-V處理器的HSM子系統(tǒng)解決方案
![<b class='flag-5'>芯</b>來(lái)科技正式發(fā)布基于<b class='flag-5'>RISC-V</b>處理器的HSM子系統(tǒng)<b class='flag-5'>解決方案</b>](https://file1.elecfans.com/web2/M00/C4/A0/wKgaomXudJOAX6hIAAAfn958Uns820.png)
評(píng)論