若貝集成電路設(shè)計(jì)和RISC-V雙系統(tǒng)平臺(tái)
RISC-V雙系統(tǒng)平臺(tái)結(jié)合了FPGA的靈活性和RISC-V指令集的開(kāi)放性,為用戶(hù)提供了一個(gè)高效、靈活的開(kāi)發(fā)環(huán)境。
Robei EDA軟件
Robei EDA工具:是一種全新的面向?qū)ο蟮目梢暬酒O(shè)計(jì)軟件,支持基于Verilog語(yǔ)言的集成電路前端設(shè)計(jì)與仿真。具備可視化架構(gòu)設(shè)計(jì)、RTL編碼(算法編程)、結(jié)構(gòu)層自動(dòng)代碼生成、語(yǔ)法檢查、編譯仿真與波形查看等功能。
Robei IDE軟件
Robei IDE 是由若貝公司開(kāi)發(fā)的一款RISC-V集成開(kāi)發(fā)工具,專(zhuān)門(mén)用于沉芯異構(gòu)芯片的開(kāi)發(fā)。Robei IDE 提供了完善的項(xiàng)目文件管理功能,方便用戶(hù)對(duì)項(xiàng)目文件組織管理。該工具支持代碼的編寫(xiě)和編譯,使用戶(hù)能夠方便地進(jìn)行程序開(kāi)發(fā);集成了下載和調(diào)試功能,用戶(hù)通過(guò)它將編譯好的程序下載到目標(biāo)芯片,并進(jìn)行調(diào)試。還包含了自適應(yīng)IDE,專(zhuān)門(mén)用于自適應(yīng)處理器的配置與重構(gòu),自適應(yīng)IDE提供了Rocel配置、數(shù)據(jù)通路設(shè)定、數(shù)據(jù)對(duì)齊檢查、單步執(zhí)行仿真、一仿真、生成配置文件、配置文件融合等功能。
軟件開(kāi)發(fā)環(huán)境
自適應(yīng)開(kāi)發(fā)環(huán)境
Robei IDE的界面設(shè)計(jì)簡(jiǎn)潔直觀(guān),用戶(hù)可以快速上手。自適應(yīng)IDE的界面采用可視化設(shè)計(jì),類(lèi)似于下棋,用戶(hù)只需熟悉基本規(guī)則即可輕松進(jìn)行設(shè)計(jì),可以用于系統(tǒng)設(shè)計(jì)與教育教學(xué),幫助學(xué)生和教師更好地進(jìn)行FPGA和ASIC的設(shè)計(jì)與開(kāi)發(fā)。
RX200T八角板
FPGA+RISC-V實(shí)驗(yàn)箱
FPGA+RISC-V實(shí)驗(yàn)箱集高性能、靈活、易上手于一體的綜合性學(xué)習(xí)與實(shí)踐平臺(tái)。實(shí)驗(yàn)箱集成了高性能FPGA芯片與RISC-V軟核處理器,實(shí)現(xiàn)硬件加速與軟件靈活性的完美結(jié)合。用戶(hù)可以通過(guò)FPGA,搭建RISC-V架構(gòu)控制邏輯,進(jìn)行復(fù)雜的數(shù)字信號(hào)處理、并行計(jì)算等任務(wù)。
芯片參數(shù)
CPU RISC-V指令集:RV32IMF CPU頻率:3MHZ~250MHZ 快速中斷響應(yīng)處理 指令Flash:256KB 數(shù)據(jù)SRAM:256KB 16KB Cache ITCM支持 |
I/0管腳 64-176個(gè)可重構(gòu)GPIO 4個(gè)SPI接口 2個(gè)Quad SPl 2個(gè)Hyperbus接口 12個(gè)UART接口 4個(gè)IIC/I3C接口 2個(gè)CAN總線(xiàn)接口 12個(gè)16bit Timer 4個(gè)32bit Timer獨(dú)立看門(mén)狗 16個(gè)PWM接口 1個(gè)SDIO |
案例
撥碼開(kāi)關(guān)與LED應(yīng)用實(shí)例 | 串口應(yīng)用實(shí)例 |
藍(lán)牙通信應(yīng)用實(shí)例 | 蜂鳴器應(yīng)用實(shí)例 |
LM75A溫度獲取應(yīng)用實(shí)例 | 數(shù)碼管顯示應(yīng)用實(shí)例 |
HC_SR04超聲波測(cè)距應(yīng)用實(shí)例 | 點(diǎn)陣顯示應(yīng)用實(shí)例 |
RGB_LED幻彩燈應(yīng)用實(shí)例 | 交通燈系統(tǒng)的實(shí)現(xiàn) |
EEPROM存儲(chǔ)讀寫(xiě)應(yīng)用實(shí)例 | 觸摸按鍵應(yīng)用實(shí)例 |
RTC日歷獲取應(yīng)用實(shí)例 | WIFI獲取天氣應(yīng)用實(shí)例 |
電機(jī)驅(qū)動(dòng)應(yīng)用實(shí)例 | AD/DA應(yīng)用實(shí)例 |
步進(jìn)電機(jī)實(shí)例 | DHT20溫濕度實(shí)例 |
-
集成電路
+關(guān)注
關(guān)注
5425文章
12070瀏覽量
368486 -
芯片設(shè)計(jì)
+關(guān)注
關(guān)注
15文章
1087瀏覽量
55656 -
RISC-V
+關(guān)注
關(guān)注
46文章
2572瀏覽量
48830
原文標(biāo)題:若貝集成電路設(shè)計(jì)和RISC-V雙系統(tǒng)平臺(tái)
文章出處:【微信號(hào):Robei,微信公眾號(hào):Robei】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
2024 RISC-V 中國(guó)峰會(huì):華秋電子助力RISC-V生態(tài)!
RISC-V Summit China 2024 | 青稞RISC-V+接口PHY,賦能RISC-V高效落地
沙龍活動(dòng):蓬勃發(fā)展的RISC-V生態(tài)
沙龍活動(dòng):蓬勃發(fā)展的RISC-V生態(tài)
RISC-V MCU開(kāi)發(fā)相關(guān)資料分享
布局 RISC-V 領(lǐng)域,中國(guó)聯(lián)通加入中國(guó) RISC-V 產(chǎn)業(yè)聯(lián)盟
賽昉科技成立RISC-V Multimedia SIG,推動(dòng)openKylin on RISC-V生態(tài)發(fā)展
RISC-V核、平臺(tái)和芯片該如何選擇?
256核!賽昉發(fā)布全新RISC-V眾核子系統(tǒng)IP平臺(tái)
RISC-V學(xué)習(xí)筆記【1】RISC-V概述
中移芯昇科技RISC-V芯片亮相ICDIA滴水湖論壇***展區(qū)

走進(jìn)蘇州中科集成電路設(shè)計(jì)中心

賽昉科技與上海交通大學(xué)國(guó)家集成電路人才培養(yǎng)基地達(dá)成課程合作,推動(dòng)高校RISC-V人才培育

評(píng)論