實現(xiàn)數(shù)據(jù)中心、實驗室以及便攜式/移動環(huán)境下的快速性能原型設(shè)計
西門子的 Veloce proFPGA CS 是一款針對軟件驗證和軟硬件系統(tǒng)集成優(yōu)化的原型系統(tǒng)。它是一款基于 FPGA 的邏輯功能驗證級工具。
軟件驗證過程通過模擬集成電路( IC )在不同輸入條件下的行為來測試和驗證其設(shè)計功能,以確保其按預(yù)期執(zhí)行。該平臺高度靈活且經(jīng)濟實惠,支持幾乎所有設(shè)計規(guī)模,從單個 FPGA 到多個 FPGA、多刀片配置,甚至是最大型的設(shè)計。工程師需要驗證 SoC 的邏輯功能,他們通過在周期準(zhǔn)確的環(huán)境下運行軟件工作負(fù)載(通常帶有操作系統(tǒng))來實現(xiàn)這一點。
RTL 設(shè)計仿真和基于 FPGA 的大規(guī)模原型設(shè)計是實現(xiàn) SoC、軟件以及系統(tǒng)驗證與確認(rèn)的有力工具。仿真可以很容易地將 RTL 編譯為可執(zhí)行模型,并具有全信號可觀測性,是 RTL 設(shè)計與驗證中不可或缺的工具。基于 FPGA 的大規(guī)模原型設(shè)計可以實現(xiàn)更高的執(zhí)行速度,但靈活性會受到限制,這對于必須根據(jù) RTL 設(shè)計驗證代碼的軟件團隊至關(guān)重要。它們共同為全系統(tǒng)的驗證與確認(rèn)提供了強大助力。
項目挑戰(zhàn)
如今,芯片設(shè)計的尺寸和復(fù)雜性由人工智能( AI )推動——用于訓(xùn)練和執(zhí)行生成式 AI 模型、為智能車輛提供支持以及進行通用智能研究。尖端 IC 工藝、多芯片模塊和小芯片推動了芯片尺寸的增大。對于芯片廠商而言,產(chǎn)品就是芯片。只要芯片符合其數(shù)據(jù)表,那它就是準(zhǔn)確的。而對于系統(tǒng)廠商而言,產(chǎn)品則是其主板上的芯片,運行從驅(qū)動程序和操作系統(tǒng)到應(yīng)用的整個軟件堆棧。他們必須測試的是整個集成系統(tǒng),而不僅僅是 RTL 的各個模塊。因此,由于數(shù)據(jù)中心 CPU 和 GPU、移動平臺以及 AI 加速器等關(guān)鍵應(yīng)用需求的激增,IC 設(shè)計的規(guī)模大幅增加。在后一種情況下,對生成式 AI 模型的訓(xùn)練需求激增加之通用 AI 研究的開始,展示出對硬件資源的無盡需求。
西門子原型設(shè)計產(chǎn)品戰(zhàn)略總監(jiān) Juergen Jaeger 表示:“SoC 驗證與確認(rèn)項目通常從 RTL 設(shè)計的硬件部分驗證開始。在許多情況下,工程師會對非常早期的 RTL 設(shè)計進行軟件模擬,包括所有組合在一起的各種系統(tǒng)組件。在某個階段,模擬器的運行速度不夠快,客戶便會轉(zhuǎn)而采用仿真器,這使他們能夠以比模擬高得多的性能水平驗證 RTL 設(shè)計。然后,當(dāng) RTL 設(shè)計足夠穩(wěn)定、不會每天發(fā)生變化時,就需要開始在其上運行軟件工作負(fù)載。此時客戶往往會轉(zhuǎn)向基于 FPGA 的原型平臺。它能實現(xiàn)較之仿真更高的的性能,同時也會能承載更多的軟件工作負(fù)載,如固件、操作系統(tǒng),有時還有應(yīng)用軟件。”
解決方案
西門子很早就開始與 AMD 開展合作,首先獲得了 AMD Versal Premium VP1902 器件的規(guī)格,而后開始開發(fā)新款 proFPGA CS 平臺的硬件和軟件。接下來是獲取機械樣品,以便西門子團隊可以對其制造流程進行微調(diào)。AMD Versal Premium VP1902 是一款大型器件,底層擁有數(shù)千個引腳。不久之后,雙方團隊開始在軟件方面進行合作,具體而言是西門子編譯和綜合工具與用于布局布線的 AMD Vivado 堆棧之間的接口。第三個合作領(lǐng)域是在調(diào)試方面,AMD Versal Premium VP1902 自適應(yīng) SoC 提供了以下功能:a)在系統(tǒng)邏輯單元數(shù)量方面,其容量至高可達前代 AMD Virtex Ultrascale+ VU19P FPGA 的 2 倍1;b)與前代 Virtex Ultrascale+ VU19P FPGA 相比,總 I/O 帶寬至高可達 2 倍2。
Veloce proFPGA CS 軟件原型設(shè)計平臺是一款高性能且完全可配置的系統(tǒng),設(shè)計人員能夠在芯片可用之前通過大量軟件工作負(fù)載驗證軟硬件集成。該平臺旨在提供最先進的模塊化、可擴展性、靈活性和可移植性,以滿足當(dāng)今硬件和軟件工程師的驗證需求。Jaeger 表示:“這款 FPGA 原型設(shè)計解決方案由 AMD Versal Premium VP1902 自適應(yīng) SoC 提供支持,易于部署,使設(shè)計團隊能夠快速進行 IC 和軟件的硅前驗證。”
Versal Premium VP1902 自適應(yīng) SoC 在 Versal 產(chǎn)品組合中提供了最高的邏輯容量、互連和外部存儲器帶寬3。Versal Premium VP1902器件擁有超過 1850 萬個邏輯單元、超過 2000 個 I/O 以及至多 160 個高速收發(fā)器,最高運行速率可達 112 Gbps,專為挑戰(zhàn)工程極限的應(yīng)用而設(shè)計。VP1902 基于業(yè)經(jīng)驗證的 Versal 架構(gòu)進行構(gòu)建,不僅提供了領(lǐng)先的邏輯資源,還集成了 Arm 標(biāo)量處理器、用于 PCIe Gen5、以太網(wǎng)和內(nèi)存接口的硬化 IP,所有這些均通過 Versal 可編程片上網(wǎng)絡(luò)( NoC )整合在一起,從而簡化了大型設(shè)備中的數(shù)據(jù)移動。
Jaeger 解釋道:“Veloce proFPGA CS 系統(tǒng)可用于數(shù)據(jù)中心、實驗室或臺式環(huán)境,能夠連接到 PCIe 等外部接口以及各類外圍設(shè)備。當(dāng)今產(chǎn)品中的軟件內(nèi)容呈指數(shù)級增長,盡早驗證軟件(又稱‘左移’)是產(chǎn)品成功和加速上市進程的關(guān)鍵。”
得益于 Veloce proFPGA CS 的高性能、高速接口和可擴展性,軟件團隊能夠在芯片可用之前對軟件進行驗證和調(diào)試。該系統(tǒng)可從單個 FPGA 或桌面上的單刀片擴展到適用于多用戶環(huán)境的多刀片機架安裝配置。用戶可靈活定義 FPGA 數(shù)量、互連和高速協(xié)議接口,以最貼合項目的驗證和性能需求。
Jaeger 還補充道:“Veloce 軟件消除了修改設(shè)計以適應(yīng) FPGA 的繁瑣手動任務(wù)。基于 FPGA 的大規(guī)模原型設(shè)計以更有限的可觀察性換取了更高的執(zhí)行速度,這對于必須根據(jù) RTL 設(shè)計驗證代碼的軟件團隊來說至關(guān)重要。”
Veloce proFPGA CS 系統(tǒng)旨在提升性能,可充分利用由 AMD Versal Premium VP1902 自適應(yīng) SoC 提供的最新 FPGA 器件技術(shù)。Veloce proFPGA CS 實現(xiàn)、調(diào)試和運行時軟件可在全自動或用戶引導(dǎo)模式下,最大限度地提高多 FPGA 設(shè)計實現(xiàn)的性能與生產(chǎn)力。該系統(tǒng)采用模塊化和可擴展架構(gòu),經(jīng)濟實惠。從桌面上的單個 FPGA 系統(tǒng)或新的可互聯(lián)多 FPGA 刀片系統(tǒng)開始,可以高效擴展至擁有數(shù)百個刀片的多用戶原型設(shè)計平臺。借助 Versal Premium VP1902 自適應(yīng) SoC 對所有 I/O 的靈活訪問能力,用戶可以配置一套綜合全面的硬件接口、存儲器、速度橋和互連電纜原型,以模擬真實系統(tǒng)。
設(shè)計成效
西門子對各種替代方案進行了調(diào)查,并確定Versal Premium VP1902 自適應(yīng) SoC 無論在功能、時序還是器件的可用性方面,都是滿足其需求和設(shè)計目標(biāo)的最佳解決方案。
西門子 proFPGA CS 產(chǎn)品經(jīng)理 Romain Petit 表示:“AI 在西門子軟件流程中扮演重要角色。借助 AI,系統(tǒng)可以將隨機 RTL 設(shè)計映射到大型 FPGA 中,例如 Versal Premium VP1902 自適應(yīng) SoC,或該器件的多個實例。這需要根據(jù)目標(biāo) SoC 設(shè)計及其運行速度制定各種策略。AMD Vivado 設(shè)計工具根據(jù)布局和布線輸入創(chuàng)建新的芯片模型,然后利用 AI 提高結(jié)果質(zhì)量以及編譯的可靠性和穩(wěn)定性。”
進一步了解AMD Versal Premium VU1902 自適應(yīng) SoC,請訪問官網(wǎng)產(chǎn)品專區(qū)。
1. VER-001: 基于 AMD 在 2023 年 5 月進行的內(nèi)部分析,比較 Versal Premium VP1902 器件與 Virtex UltraScale+ VU19P 器件的系統(tǒng)邏輯單元數(shù)量。
2. VER-003: 基于 AMD 實驗室測試,使用 A6865 封裝來仿真 AMD Versal Premium VP1902 器件的 XPIO 數(shù)據(jù)速率性能,并與 AMD Virtex UltraScale+ VU19P FPGA 的公布數(shù)據(jù)速率進行了對比。實際結(jié)果會有所不同。
3. 產(chǎn)品選擇指南可參見:Versal Premium 系列產(chǎn)品選擇指南 (XMP463) ? 查看器 ? AMD 技術(shù)信息門戶
-
amd
+關(guān)注
關(guān)注
25文章
5576瀏覽量
136111 -
西門子
+關(guān)注
關(guān)注
98文章
3148瀏覽量
117976 -
原型設(shè)計
+關(guān)注
關(guān)注
0文章
12瀏覽量
8949 -
Versal
+關(guān)注
關(guān)注
1文章
169瀏覽量
8051
原文標(biāo)題:AMD Versal Premium 助力西門子原型設(shè)計系統(tǒng)
文章出處:【微信號:賽靈思,微信公眾號:Xilinx賽靈思官微】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
西門子S7-200 PLC:數(shù)據(jù)采集與遠程調(diào)試上下載解決方案
工業(yè)智能網(wǎng)關(guān)可以采集西門子PLC嗎
西門子推出Questa One智能驗證解決方案
西門子中國工廠首個光儲一體化項目成功投運
西門子收購DownStream Technologies,強化PCB設(shè)計解決方案

西門子EDA工具如何助力行業(yè)克服技術(shù)挑戰(zhàn)
西門子Innovator3D IC平臺榮獲3D InCites技術(shù)賦能獎

是德科技與西門子合作展示工業(yè)5G網(wǎng)絡(luò)性能提升方案
西門子EDA邀您相約2025玄鐵RISC-V生態(tài)大會
工業(yè)智能網(wǎng)關(guān)采集西門子PLC的智能工廠解決方案

西門子與CELUS合作,利用AI驅(qū)動PCB設(shè)計為中小企業(yè)賦能

西門子數(shù)控機床數(shù)據(jù)采集方案

評論