? AXI接口筆記
第一章問題記錄
第1節(jié)接收數(shù)據(jù)全0或全1
1.1問題現(xiàn)象
上圖中,pixel_data_o是EC IP核輸出的圖像數(shù)據(jù),正確的話會(huì)如上圖所示,圖像數(shù)據(jù)每個(gè)時(shí)鐘會(huì)變化并且值是不固定的。
本次出現(xiàn)的錯(cuò)誤現(xiàn)象是:pixed_data_o是有輸出的,但輸出全是0或者是全是1,并且在最后一個(gè)像素出現(xiàn)pyld_err_flag_o的錯(cuò)誤指示。
1.2問題原因
經(jīng)過LATTICE的原廠工程師定位,確定是IP核導(dǎo)致的reveal顯示問題,需要重新安裝EC的IP核。
1.3解決方法
安裝EC的IP核,安裝文件:F:svnmdy_flow_common2_design8_LVDS4_mdySlvdsEclatticesemi.com_slvsec_rx_1.2.0.ipk
安裝過程:
1.3.1.打開LATTICE的軟件radiant
1.3.2.打開圖中1所示的IP Catalog,顯示2是否存在,如果存在就刪除;然后點(diǎn)擊上圖3所示的安裝位置。
1.3.3.選擇安裝文件,接提示要求安裝即可。安裝完成后,在上圖中2的位置將又再出現(xiàn)。
1.3.4.重裝生成IP核。
第2節(jié)接收不到任何東西
2.1.如果SERDES速率是5G,則BAUD GRADE選用3;如果是2.5G,則選用2;千萬不要搞錯(cuò)。
2.2.綜合工具要改為:synplify pro。使用LSE將出現(xiàn)不穩(wěn)定情況,綜合后將出現(xiàn)全部接收不到的情況,不穩(wěn)定。
2.3.使用serdes IP核,去接收數(shù)據(jù),看是否有錯(cuò)誤提示。注意,本次定位,可以看到信號質(zhì)量挺好,眼圖也是很好的,但從SERDES上看就是有誤碼。懷疑是頻偏問題導(dǎo)致的,在攝像頭一側(cè),修改了時(shí)鐘線,問題解決。
審核編輯 黃宇
?
-
接口
+關(guān)注
關(guān)注
33文章
9005瀏覽量
153769 -
AXI
+關(guān)注
關(guān)注
1文章
136瀏覽量
17259
發(fā)布評論請先 登錄
關(guān)于AXI Lite無法正常握手的問題
RDMA簡介9之AXI 總線協(xié)議分析2
RDMA簡介8之AXI 總線協(xié)議分析1
NVMe IP之AXI4總線分析
AMD Versal Adaptive SoC Clock Wizard AXI DRP示例

NVMe簡介之AXI總線

NVMe協(xié)議簡介之AXI總線
NVMe控制器IP設(shè)計(jì)系列之接口轉(zhuǎn)換模塊

NVMe控制器IP設(shè)計(jì)之接口轉(zhuǎn)換
一文詳解AXI DMA技術(shù)

一文詳解Video In to AXI4-Stream IP核

ZYNQ基礎(chǔ)---AXI DMA使用

AMBA AXI4接口協(xié)議概述

評論