91在线观看视频-91在线观看视频-91在线观看免费视频-91在线观看免费-欧美第二页-欧美第1页

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何合理優(yōu)化FPGA架構(gòu)設(shè)計(jì)及配方法

e9Zb_gh_8734352 ? 來(lái)源:未知 ? 作者:龔婷 ? 2018-03-20 11:18 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如果符合一些簡(jiǎn)單的設(shè)計(jì)原則,采用最新的Xilinx7系列FPGA架構(gòu)上實(shí)現(xiàn)無(wú)線通信。Xilinx公司已經(jīng)創(chuàng)建了典型無(wú)線數(shù)據(jù)路徑的設(shè)計(jì)范例,表明中速級(jí)(-2)器件上使用的幾乎100%的 slice資源都支持500 MHz以上的時(shí)鐘頻率。如何真正時(shí)序高速設(shè)計(jì),需要注意一下幾點(diǎn)

影響時(shí)鐘頻率的基本規(guī)則

01

DSP48 slice數(shù)與時(shí)鐘速率成反比

一般來(lái)說(shuō)DSP48 slice數(shù)與時(shí)鐘速率成反比。Block RAM資源也按照階躍函數(shù)隨時(shí)鐘速率降低。這在無(wú)線電信號(hào)處理設(shè)計(jì)中較常見,其中Block RAM基本上用來(lái)按照相對(duì)高的采樣率存儲(chǔ)大量函數(shù)運(yùn)算的系數(shù)集合,例如,DDS(直接數(shù)字合成器)的正弦/余弦值,峰值抵消脈沖產(chǎn)生器中的CFR (波峰因數(shù)衰減)系數(shù),或DPD (數(shù)字預(yù)失真)模型中的非線性函數(shù)抽樣。

所以,提供時(shí)鐘頻率能夠降低Slice和BlockRAM的資源利用,當(dāng)時(shí)鐘頻率從368.64轉(zhuǎn)換至491.52 MHz(1.33時(shí)鐘比) ,按照比例LUT和FF的數(shù)據(jù)量分別減少了1.34和1.44倍。將時(shí)鐘速率從245.76放大一倍至491.52 MHz,這些數(shù)據(jù)減少了1.8倍和1.7倍。這種非線性行為基本上是為執(zhí)行信號(hào)處理控制邏輯,不需要按照時(shí)鐘頻率進(jìn)行線性放大。

02

信號(hào)采樣率也影響資源利用率

采樣速率為25 Msamples/sec的濾波器帶寬在250 MHz運(yùn)行時(shí)與帶寬在500 MHz運(yùn)行時(shí)相比所需的邏輯資源略降低兩倍。采樣速率為500 Msamples/sec的多相實(shí)現(xiàn)帶寬在250 MHz運(yùn)行時(shí)與帶寬在500 MHz時(shí)相比,所需的邏輯資源增加兩倍。對(duì)邏輯資源使用的一階估計(jì)是時(shí)鐘頻率增加x倍相當(dāng)于邏輯利用率減少0.85至1.1倍

高速設(shè)計(jì)其他注意事項(xiàng)

01

流水線設(shè)計(jì)

適當(dāng)?shù)牧魉€程序當(dāng)然是設(shè)計(jì)高速程序的關(guān)鍵因素,所有的高速設(shè)計(jì)都推崇流水線設(shè)計(jì),在此不做詳細(xì)描述

02

合理使用BlockRAM

需要構(gòu)建一個(gè)以上Block RAM的存儲(chǔ)時(shí),可通過選擇最大限度地減少數(shù)據(jù)復(fù)用和資源利用的配置優(yōu)化速度。舉例來(lái)說(shuō), 存儲(chǔ)16位數(shù)據(jù)的16K存儲(chǔ)器最好使用16K × 1位的Block RAM進(jìn)行構(gòu)建,而不是1K × 16位的Block RAM.

03

正確使用DSP Slice

DSP slice邏輯本質(zhì)上可支持較高的時(shí)鐘速率。邏輯電平與數(shù)據(jù)路由路徑的數(shù)量限制了速度,因此在構(gòu)建高速設(shè)計(jì)時(shí)應(yīng)在每一個(gè)或兩個(gè)LUT電平上插入一個(gè)寄存器

04

合理的層次結(jié)構(gòu)

定義合理的層次結(jié)構(gòu),按照邏輯分區(qū)將設(shè)計(jì)劃分成相應(yīng)的功能模塊。這種層次結(jié)構(gòu)提供便于在層次邊界寄存輸出的方法,從而限制特定模塊的關(guān)鍵路徑。這樣分析和修復(fù)在單一模塊中定位的時(shí)序路徑就很容易。實(shí)際上,定位超高時(shí)鐘速度時(shí),應(yīng)在層次結(jié)構(gòu)的一些層級(jí)使用多個(gè)寄存器級(jí),以優(yōu)化時(shí)序并為后端工具留下更多設(shè)計(jì)空間。好的設(shè)計(jì)層次結(jié)構(gòu)應(yīng)該將相關(guān)的邏輯集成在一起,使得區(qū)域分組和邏輯壓縮更為有效;

建立適當(dāng)?shù)膶哟谓Y(jié)構(gòu)可在多個(gè)模塊時(shí)獲取可重復(fù)結(jié)果

在模塊級(jí)應(yīng)用實(shí)現(xiàn)屬性,可令代碼簡(jiǎn)單并具可擴(kuò)展性,該屬性可傳播該模塊中聲明的所有信號(hào)

05

良好的時(shí)鐘管理和時(shí)鐘分配方法

盡可能減少獨(dú)立主時(shí)鐘數(shù)量

將時(shí)鐘元件放在設(shè)計(jì)層次結(jié)構(gòu)的頂層,以便在多個(gè)模塊共享時(shí)鐘,這將減少所需的時(shí)鐘資源,提高時(shí)序性能,并降低資源和功率利用率

在不相關(guān)時(shí)鐘域之間使用適當(dāng)?shù)脑偻郊夹g(shù)

限制時(shí)鐘“使能”的使用。實(shí)際上這條規(guī)則難以實(shí)現(xiàn),原因是在多周期實(shí)現(xiàn)中時(shí)鐘“使能”通常需要評(píng)估數(shù)據(jù)樣本或操作符輸出。實(shí)現(xiàn)有效的降低功耗技術(shù)很有效。在任何情況下,必須適當(dāng)寄存時(shí)鐘使能信號(hào)以刪除高扇出 nets

06

復(fù)位策略

最小化復(fù)位網(wǎng)絡(luò)的大小

避免全局復(fù)位。

優(yōu)選同步復(fù)位,實(shí)際上對(duì)DSP48邏輯片和Block RAM是強(qiáng)制的。

總結(jié)

高速設(shè)計(jì)時(shí)FPGA設(shè)計(jì)的未來(lái),隨著信號(hào)處理能力的增強(qiáng),F(xiàn)PGA高速設(shè)計(jì)必不可少。如何合理優(yōu)化FPGA架構(gòu)設(shè)計(jì)是我們必須要考慮的問題。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1646

    文章

    22054

    瀏覽量

    618792
  • 時(shí)鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1902

    瀏覽量

    133256
  • 無(wú)線電信號(hào)

    關(guān)注

    1

    文章

    50

    瀏覽量

    13053

原文標(biāo)題:高速FPGA系統(tǒng)設(shè)計(jì)幾條軍規(guī)

文章出處:【微信號(hào):gh_873435264fd4,微信公眾號(hào):FPGA技術(shù)聯(lián)盟】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    中型數(shù)據(jù)中心中的差分晶體振蕩器應(yīng)用與匹配方

    : Spine-Leaf架構(gòu)交換網(wǎng)絡(luò)(如BCM/Marvell平臺(tái))、GPU集群、100G NIC卡、并行文件系統(tǒng)、FPGA平臺(tái)、CDR鏈路模塊。 3. 企業(yè)級(jí)核心業(yè)務(wù)機(jī)房 應(yīng)用背景: 運(yùn)行ERP、CRM、OLTP系統(tǒng)等
    發(fā)表于 07-01 16:33

    SOA架構(gòu)開發(fā)小助手PAVELINK.SOA-Converter 2.1.2新版本發(fā)布

    為提升汽車SOA架構(gòu)設(shè)計(jì)開發(fā)效率,優(yōu)化用戶體驗(yàn),我們對(duì)PAVELINK.SOA-Converter進(jìn)行了全新升級(jí)。本次2.1.2新版本升級(jí),聚焦于提升軟件性能、擴(kuò)展功能特性及增強(qiáng)用戶交互體驗(yàn)。
    的頭像 發(fā)表于 04-09 10:37 ?972次閱讀
    SOA<b class='flag-5'>架構(gòu)</b>開發(fā)小助手PAVELINK.SOA-Converter 2.1.2新版本發(fā)布

    MRAM存儲(chǔ)替代閃存,FPGA升級(jí)新技術(shù)

    優(yōu)化架構(gòu)設(shè)計(jì)和成熟的制程技術(shù),具備內(nèi)置的硬擦除器、錯(cuò)誤檢測(cè)和校正機(jī)制,為用戶提供了可靠的開發(fā)環(huán)境。用戶可利用最新的Radiant工具,直接實(shí)現(xiàn)MRAM的編程接口,支持多種存儲(chǔ)容量和數(shù)據(jù)速率。利用這些FPGA器件,用戶可以受益于
    發(fā)表于 03-08 00:10 ?688次閱讀

    芯片架構(gòu)設(shè)計(jì)的關(guān)鍵要素

    芯片架構(gòu)設(shè)計(jì)的目標(biāo)是達(dá)到功能、性能、功耗、面積(FPA)的平衡。好的芯片架構(gòu)能有效提升系統(tǒng)的整體性能,優(yōu)化功耗,并確保在成本和時(shí)間的限制下完成設(shè)計(jì)任務(wù)。
    的頭像 發(fā)表于 03-01 16:23 ?633次閱讀

    如何優(yōu)化 CPLD 性能

    CPLD(復(fù)雜可編程邏輯器件)是一種介于簡(jiǎn)單PLD(可編程邏輯器件)和FPGA(現(xiàn)場(chǎng)可編程門陣列)之間的可編程邏輯器件。它們通常用于實(shí)現(xiàn)中等復(fù)雜度的數(shù)字電路設(shè)計(jì)。優(yōu)化CPLD性能可以通過以下幾個(gè)方面
    的頭像 發(fā)表于 01-23 10:03 ?592次閱讀

    焊接技術(shù)流程優(yōu)化方法

    焊接是現(xiàn)代制造業(yè)中不可或缺的一部分,廣泛應(yīng)用于建筑、汽車、航空、船舶等領(lǐng)域。隨著科技的發(fā)展,對(duì)焊接技術(shù)的要求越來(lái)越高,優(yōu)化焊接流程顯得尤為重要。 1. 焊接工藝的優(yōu)化 1.1 選擇合適的焊接方法
    的頭像 發(fā)表于 01-19 13:52 ?1193次閱讀

    提高網(wǎng)絡(luò)性能的阻抗優(yōu)化技巧

    提高網(wǎng)絡(luò)性能的阻抗優(yōu)化技巧涉及多個(gè)層面,包括電路板設(shè)計(jì)、網(wǎng)絡(luò)架構(gòu)設(shè)計(jì)、以及具體設(shè)備配置等。以下是一些關(guān)鍵的阻抗優(yōu)化技巧,旨在提升網(wǎng)絡(luò)的整體性能: 一、電路板設(shè)計(jì)層面的阻抗優(yōu)化
    的頭像 發(fā)表于 12-10 10:09 ?877次閱讀

    大語(yǔ)言模型優(yōu)化生成管理方法

    大語(yǔ)言模型的優(yōu)化生成管理是一個(gè)系統(tǒng)工程,涉及模型架構(gòu)、數(shù)據(jù)處理、內(nèi)容控制、實(shí)時(shí)響應(yīng)以及倫理監(jiān)管等多個(gè)層面。以下,是對(duì)大語(yǔ)言模型優(yōu)化生成管理方法的梳理,由AI部落小編整理。
    的頭像 發(fā)表于 12-02 10:45 ?409次閱讀

    Verilog vhdl fpga

    崗位職責(zé) 1.負(fù)責(zé)FPGA架構(gòu)設(shè)計(jì)、代碼編寫、仿真等; 2.協(xié)同軟、硬件工程師完成系統(tǒng)聯(lián)調(diào)和測(cè)試; 3.負(fù)責(zé)項(xiàng)目中FPGA設(shè)計(jì)的相關(guān)文檔編寫及維護(hù);任職要求 1.碩士及以上學(xué)歷,電子、通信、計(jì)算機(jī)
    發(fā)表于 11-12 16:40

    如何優(yōu)化SOC芯片性能

    優(yōu)化SOC(System on Chip,系統(tǒng)級(jí)芯片)芯片性能是一個(gè)復(fù)雜而多維的任務(wù),涉及多個(gè)方面的優(yōu)化策略。以下是一些關(guān)鍵的優(yōu)化措施: 一、架構(gòu)設(shè)計(jì)
    的頭像 發(fā)表于 10-31 15:50 ?1758次閱讀

    深入理解 Llama 3 的架構(gòu)設(shè)計(jì)

    在人工智能領(lǐng)域,對(duì)話系統(tǒng)的發(fā)展一直是研究的熱點(diǎn)之一。隨著技術(shù)的進(jìn)步,我們見證了從簡(jiǎn)單的基于規(guī)則的系統(tǒng)到復(fù)雜的基于機(jī)器學(xué)習(xí)的模型的轉(zhuǎn)變。Llama 3,作為一個(gè)假設(shè)的先進(jìn)對(duì)話系統(tǒng),其架構(gòu)設(shè)計(jì)融合了
    的頭像 發(fā)表于 10-27 14:41 ?1233次閱讀

    如何優(yōu)化FPGA設(shè)計(jì)的性能

    優(yōu)化FPGA(現(xiàn)場(chǎng)可編程門陣列)設(shè)計(jì)的性能是一個(gè)復(fù)雜而多維的任務(wù),涉及多個(gè)方面和步驟。以下是一些關(guān)鍵的優(yōu)化策略: 一、明確性能指標(biāo) 確定需求 :首先,需要明確FPGA設(shè)計(jì)的性能指標(biāo),包
    的頭像 發(fā)表于 10-25 09:23 ?975次閱讀

    邊緣計(jì)算架構(gòu)設(shè)計(jì)最佳實(shí)踐

    邊緣計(jì)算架構(gòu)設(shè)計(jì)最佳實(shí)踐涉及多個(gè)方面,以下是一些關(guān)鍵要素和最佳實(shí)踐建議: 一、核心組件與架構(gòu)設(shè)計(jì) 邊緣設(shè)備與網(wǎng)關(guān) 邊緣設(shè)備 :包括各種嵌入式設(shè)備、傳感器、智能手機(jī)、智能攝像頭等,負(fù)責(zé)采集原始數(shù)據(jù)
    的頭像 發(fā)表于 10-24 14:17 ?1118次閱讀

    FPGA芯片架構(gòu)和資源有深入的理解,精通Verilog HDL、VHDL

    崗位職責(zé) 1.負(fù)責(zé)FPGA架構(gòu)設(shè)計(jì)、代碼編寫、仿真等; 2.協(xié)同軟、硬件工程師完成系統(tǒng)聯(lián)調(diào)和測(cè)試; 3.負(fù)責(zé)項(xiàng)目中FPGA設(shè)計(jì)的相關(guān)文檔編寫及維護(hù); 任職要求 1.碩士及以上學(xué)歷,電子、通信
    發(fā)表于 09-15 15:23

    優(yōu)化 FPGA HLS 設(shè)計(jì)

    對(duì) RTL 源代碼進(jìn)行任何更改即可實(shí)現(xiàn)的。 更高水平的性能 要達(dá)到更高的性能水平,需要在所有方面進(jìn)行優(yōu)化——架構(gòu)設(shè)計(jì)、代碼和工具。工具設(shè)置探索可以克服更高級(jí)別設(shè)計(jì)的性能權(quán)衡,而不會(huì)失去它首先帶來(lái)的生產(chǎn)力優(yōu)勢(shì)。這對(duì)于高級(jí)設(shè)計(jì)師來(lái)說(shuō)是雙贏。
    發(fā)表于 08-16 19:56
    主站蜘蛛池模板: 五月婷婷电影 | 深夜在线视频免费网址 | 久久亚洲综合中文字幕 | 乱小说录目伦200篇将曲勒 | 操妞网| 456亚洲人成影院在线观 | 天堂资源在线官网资源 | 手机免费看a | 色多多免费观看在线 | 天天夜天天干 | 777影院| 色播图片| 天堂在线最新版资源www | av72成人 | brazzers720欧美丰满 | 中国女人a毛片免费全部播放 | 一级片免费在线观看视频 | 日本一区二区高清免费不卡 | 爽好舒服快受不了了老师 | 午夜毛片免费观看视频 | 啪啪网站免费看 | 国产国产成人人免费影院 | 男男浪荡双性受hplay | 日本极度另类网站 | 超h 高h 污肉1v1御书屋 | 无夜精品久久久久久 | 女人张开腿让男人桶免费网站 | 人人骚| 香港经典a毛片免费观看爽爽影院 | 天天综合天天综合色在线 | 亚洲不卡视频在线观看 | 性欧美激情在线观看 | 色综合激情丁香七月色综合 | 午夜毛片在线观看 | 四虎国产精品视频免费看 | 日b毛片 | 欧美视频免费一区二区三区 | 大尺度免费高清在线观看视频 | 日本三级在线播放线观看2021 | 午夜神马福利免费官方 | 国产高清成人 |