概述
AD9522-5提供多路輸出時鐘分配功能,具有亞皮秒級抖動性能,并且片內集成鎖相環(PLL),可以配合外部VCO使用。
AD9522串行接口支持SPI和I^2^C?端口。封裝內EEPROM可以通過串行接口進行編程,存儲用于上電和芯片復位的用戶定義寄存器設置。
數據表:*附件:AD9522-5 12 LVDS 24 CMOS輸出時鐘發生器技術手冊.pdf
AD9522具有12路LVDS輸出(分為四組)。任一路800 MHz LVDS輸出均可重新配置為兩路250 MHz CMOS輸出。
每組輸出具有一個分頻器,其分頻比(從1至32)和相位(粗調延遲)均可以設置。
AD9522提供64引腳LFCSP封裝,可以采用3.3 V單電源供電。外部VCO的工作電壓最高可達5.5 V。
AD9522的額定工作溫度范圍為40°C至+85°C標準工業溫度范圍。
AD9520-5是AD9522-5的等效產品,采用LVPECL/CMOS驅動器而非LVDS/CMOS驅動器。
^1^AD9522在本數據手冊中泛指AD9522系列的所有器件。但是,使用AD9522-5時,它僅指AD9522系列的該特定器件。
應用
- 低抖動、低相位噪聲時鐘分配
- SONET、10Ge、10G FC和其它10 Gbps協議的時鐘產生和轉換
- 前向糾錯(G.710)
- 為高速ADC、DAC、DDS、DDC、DUC、MxFE提供時鐘
- 高性能無線收發器
- 自動測試設備(ATE)和高性能儀器儀表
- 寬帶基礎設施
特性
- 低相位噪聲鎖相環(PLL)(欲了解更多信息,請參考數據手冊。)
- 12路800 MHz LVDS輸出,分為4組(欲了解更多信息,請參考數據手冊。)
- 上電時所有輸出自動同步
- 可以根據需要手動同步多路輸出
- SPI和I^2^C兼容型串行控制端口
- 64引腳LFCSP
- 非易失性EEPROM存儲配置
框圖
引腳配置描述
典型性能特征
-
CMOS
+關注
關注
58文章
5910瀏覽量
237759 -
時鐘
+關注
關注
11文章
1859瀏覽量
132707 -
ad9522
+關注
關注
0文章
13瀏覽量
2487
發布評論請先 登錄
基于AD9522-5的評估板的超低噪聲PLL時鐘合成器AD9522-5/PCBZ
12路LVDS/24 CMOS輸出時鐘發生器AD9522-3/PCBZ
AD9522-5 12 LVDS/24 CMOS Output Clock Generator

AD9520-0:12路LVPECL/24路CMOS輸出時鐘發生器,集成2.8 GHz VCO

AD9520-3:12集成2 GHz壓控振蕩器數據表的LVPECL/24 CMOS輸出時鐘發生器

AD9522-1:12 LVDS/24 CMOS輸出時鐘發生器,集成2.4 GHz壓控振蕩器數據表

AD9522-0:12集成2.8 GHz壓控振蕩器數據表的LVDS/24 CMOS輸出時鐘發生器

AD9520-1:12集成2.5 GHz壓控振蕩器數據表的LVPECL/24 CMOS輸出時鐘發生器

AD9520-2:12集成2.2 GHz壓控振蕩器數據表的LVPECL/24 CMOS輸出時鐘發生器

AD9522-3:12集成2 GHz壓控振蕩器數據表的LVDS/24 CMOS輸出時鐘發生器

AD9522-4:12集成1.6 GHz壓控振蕩器數據表的LVDS/24 CMOS輸出時鐘發生器

集成2.2 GHz VCO數據表的AD9522-2:12 LVDS/24 CMOS輸出時鐘發生器

AD9520-4:12集成1.6 GHz壓控振蕩器數據表的LVPECL/24 CMOS輸出時鐘發生器

評論