概述
ADF4106頻率合成器在無線接收機和發射機的上變頻和下變頻部分中,可用來實現本振。它由低噪聲數字鑒頻鑒相器(PFD)、精密電荷泵、可編程參考分頻器、可編程A和B計數器以及雙模預分頻器(P/P+1)組成。A(6位)、B(13位)計數器與雙模預分頻器(P/P+1)配合,可實現N分頻器(N = BP + A)。此外,14位參考分頻器(R分頻器)允許PFD輸入端的REFIN頻率為可選值。如果頻率合成器與一個外部環路濾波器和電壓控制振蕩器(VCO)一起使用,則可以實現完整的鎖相環(PLL)。其帶寬極高,因此許多高頻系統可以省去倍頻器,從而簡化系統架構并降低成本。
ADF4106-EP支持防務和航空航天應用(AQEC標準)。
數據表:*附件:ADF4106 6GHz整數N分頻PLL技術手冊.pdf
應用
- 寬帶無線接入
- 衛星系統
- 儀器儀表
- 無線局域網(LAN)
- 無線電通訊基站
特性
- 6.0 GHz帶寬
- 2.7 V至3.3 V電源供電
- 獨立的電荷泵電源(VP)可在3 V系統中提供擴展的調諧電壓
- 可編程雙模預分頻器:8/9、16/17、32/33、64/65
- 可編程電荷泵電流
- 可編程反沖防回差脈沖寬度
- 三線式串行接口
- 模擬和數字鎖定檢測
- 硬件和軟件關斷模式
框圖
引腳配置描述
典型性能特征
總體說明
參考輸入部分
參考輸入級如圖17所示。SW1和SW2通常處于閉合狀態,SW3通常處于斷開狀態。當啟動掉電模式時,SW3閉合,SW1和SW2斷開。這確保了在掉電時參考引腳((REF_{IN}))不會有負載。
射頻輸入部分
射頻輸入級如圖18所示。其后接一個兩級限幅放大器,以生成預分頻器所需的電流模式邏輯(CML)時鐘電平。
預分頻器(P/P + 1)
雙模數預分頻器(P/P + 1)與A計數器和B計數器配合,可實現較大的分頻比N((N = BP + A) )。雙模數預分頻器以CML電平工作,從射頻輸入級獲取時鐘信號,并將其分頻到適合CMOS A計數器和B計數器處理的頻率。預分頻器在軟件中可設置為8/9、16/17、32/33或64/65 ,基于同步4/5核心。對于完全連續的輸出頻率,存在一個由P(預分頻器值)決定的最小分頻比,其值為((P^2 - P)) 。
A計數器和B計數器
A計數器和B CMOS計數器與雙模數預分頻器配合,可在鎖相環(PLL)反饋回路中實現較寬范圍的分頻比。當預分頻器的輸出為325 MHz或更低時,這些計數器可正常工作。因此,對于4.0 GHz的射頻輸入頻率,預分頻器值16/17有效,但8/9無效。
脈沖吞咽功能
A計數器和B計數器與雙模數預分頻器配合,能夠生成間隔僅為參考頻率除以R的輸出頻率。壓控振蕩器(VCO)頻率的計算公式為:
其中:
- (f_{VCO})是外部壓控振蕩器(VCO)的輸出頻率。
- (P)是雙模數預分頻器的模數(8/9、16/17等 )。
- (B)是13位二進制計數器的預設分頻比(3到8191)。
- (A)是6位吞咽計數器的預設分頻比(0到63)。
- (f_{REFIN})是外部參考頻率振蕩器的頻率。
- (R)是14位二進制可編程參考計數器的預設分頻比(1到16,383)。
R計數器
14位R計數器可對輸入參考頻率進行分頻,以產生送往鑒頻鑒相器(PFD)的參考時鐘。允許的分頻比范圍是1到16,383 。
-
頻率合成器
+關注
關注
5文章
295瀏覽量
32723 -
pll
+關注
關注
6文章
884瀏覽量
136081 -
分頻
+關注
關注
0文章
253瀏覽量
25086 -
ADF4106
+關注
關注
0文章
5瀏覽量
2244
發布評論請先 登錄
基于鎖相環芯片ADF4106的工作特性設計頻率合成器
選用-150dBc 1kHz的100MHz晶振,ADF4106輸出1.7GHz的相噪最好能達到多少?
用于PoE無線接入點的ADF4106 PLL時鐘發??生器評估板EVAL-ADF4106EBZ1
ADF4106 6 GHz整數N分頻PLL

評論