在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

使用Verilog語(yǔ)言實(shí)現(xiàn)CMOS圖像敏感器時(shí)序驅(qū)動(dòng)電路設(shè)計(jì)

電子設(shè)計(jì) ? 來(lái)源:郭婷 ? 作者:電子設(shè)計(jì) ? 2019-05-03 10:02 ? 次閱讀

CMOS圖像敏感器是近年來(lái)興起的一類(lèi)固態(tài)圖像傳感器。CMOS圖像敏感器具有低成本、低功耗(是CCD耗的1/1000~1/100)、簡(jiǎn)單的數(shù)字接口、隨機(jī)訪問(wèn)、運(yùn)行簡(jiǎn)易(單一的CMOS兼容電池供給)、高速率(可大于1000幀/秒)、體積小以及通過(guò)片上信號(hào)處理電路可以實(shí)現(xiàn)智能處理功能等特點(diǎn)而得到廣泛應(yīng)用。有些CMOS圖像敏感器具有標(biāo)準(zhǔn)的I2C總線(xiàn)接口,可方便應(yīng)用到系統(tǒng)中。有些沒(méi)有這類(lèi)總線(xiàn)接口電路的專(zhuān)用CMOS圖像敏感器需要增加外部驅(qū)動(dòng)電路。由于CMOS敏感器的驅(qū)動(dòng)信號(hào)絕大部分是數(shù)字信號(hào),因此可采用FPCA通過(guò)Verilog HDL語(yǔ)言編程產(chǎn)生驅(qū)動(dòng)時(shí)序信號(hào)。Verilog HDL語(yǔ)言是IEEE標(biāo)準(zhǔn)的用于邏輯設(shè)計(jì)的硬件描述語(yǔ)言,具有廣泛的邏輯綜合工具支持,簡(jiǎn)潔易于理解。本文就STAR250這款CMOS圖像敏感器,給出使用Verilog HDL語(yǔ)言設(shè)計(jì)的邏輯驅(qū)動(dòng)電路和仿真結(jié)果。

1 CMOS圖像敏感器STAR250

STAR250是一款專(zhuān)為衛(wèi)星天文導(dǎo)航的星跟蹤器(tracker)設(shè)計(jì)的CMOS圖像敏感器。由于太空中含有大量輻射,芯片中加入了抗輻射電路以提高空間應(yīng)用的可靠性。STAR250的技術(shù)指標(biāo)如下:

(1)0.5μm CMOS工藝;

(2)512x512分辨率,像素大小25μmx25μm;

(3)每個(gè)像素4個(gè)光敏二極管,提高M(jìn)TF(幅值轉(zhuǎn)換功能)和減少PRNU(非均一化光響應(yīng));

(4)抗輻射設(shè)計(jì);

(5)片上雙采樣電路抵消FPN(固定模式噪聲);

(6)電子快門(mén):

(7)最大30幀/秒;

(8)可以取子窗口;

(9)片上10位ADC

(10)陶瓷JLCC-84針?lè)庋b。

STAR250是有源像素的線(xiàn)掃描CMOS圖像敏感器。所有像素的輸出都連接到列總線(xiàn),并且在列總線(xiàn)上每例都有一個(gè)列放大器。使用二次采樣技術(shù),控制列放大器可以從讀出信號(hào)中減去光敏單元上一次采集殘留的電荷。片上ADC獨(dú)立于敏感器,可以使用也可以通過(guò)軟件關(guān)閉,而用外部的ADC。STAR250為了應(yīng)用方便有多種讀出數(shù)據(jù)的方法(窗口方式、電子快門(mén)等),不同的讀出方式有不同的時(shí)序要求。

傳統(tǒng)的計(jì)算機(jī)或打印機(jī)的圖像座標(biāo)系定義左上角為原點(diǎn)(0,0),在STAR250中定義右上角為原點(diǎn)(0,0),如圖1。這樣敏感器輸出數(shù)字信號(hào)后能夠方便地轉(zhuǎn)換為計(jì)算機(jī)格式的圖像,方便后續(xù)的處理。窗口掃描方式是從上向下、從左向右一個(gè)像素一個(gè)像素地掃描。

使用Verilog語(yǔ)言實(shí)現(xiàn)CMOS圖像敏感器時(shí)序驅(qū)動(dòng)電路設(shè)計(jì)

2 STAR250時(shí)序信號(hào)

STAR250通過(guò)兩個(gè)步驟完成圖像的采集。第一步是逐行掃描RESET像素。行內(nèi)像素RESET后,本行自上一次RESET或讀出后積累的所有光敏電荷被排空。從RESET行像素開(kāi)始新的曝光周期。第二步是本次曝光周期數(shù)據(jù)讀出。以電壓的形式讀出,然后經(jīng)過(guò)ADC轉(zhuǎn)換為數(shù)字量。由于電荷采用排出式讀取,CMOS圖像敏感器的像素讀出不可恢復(fù),讀取過(guò)程也相當(dāng)于RESET像素,所以CMOS敏感器行RESET的速度與讀取速度一樣。

STAR250通過(guò)三個(gè)指針標(biāo)定整個(gè)圖像地址:Yrd當(dāng)前掃描行,Yrst當(dāng)前RESET行,Yrd當(dāng)前讀出像素。這三個(gè)指針都有相應(yīng)的移位寄存器,通過(guò)設(shè)置這三個(gè)寄存器的初始值可以調(diào)整采集窗口的大小和位置。圖像采集的流程圖如圖2。

使用Verilog語(yǔ)言實(shí)現(xiàn)CMOS圖像敏感器時(shí)序驅(qū)動(dòng)電路設(shè)計(jì)

每秒鐘的圖像幀數(shù)通過(guò)設(shè)置Yrd和Yrst進(jìn)行控制,曝光周期也由這兩個(gè)量控制。這個(gè)時(shí)間量可以用空間距離(行距)表示,定義DelayLines=︱Yrst-Yrd+︱。由于每一行的RESET和讀取時(shí)間是固定的,所以DelayLines如果固定那么幀率也就固定了。將DelayLines轉(zhuǎn)換成像素的有效積分時(shí)間(曝光時(shí)間),是將Delay-Lines乘以讀取一行像素所用的時(shí)間。

讀取一行像素所用的時(shí)間由四部分組成:(1)行中有效像素的個(gè)數(shù)(由行的長(zhǎng)度定義);(2)讀取一個(gè)像素所用的時(shí)間;(3)像素累積電荷轉(zhuǎn)換為數(shù)字量的時(shí)間;(4)選擇新一行所用的時(shí)間。例如在主時(shí)鐘頻率為12MHz時(shí),像素的輸出頻率為主時(shí)鐘的二分頻6MHz,因此一行像素所需要的時(shí)間為512×1/6MHz=85.3μs。再加上換行所需時(shí)間,一行像素的讀取時(shí)間大約90μs左右。因此可以根據(jù)這個(gè)時(shí)間設(shè)置DelayLines來(lái)控制曝光時(shí)間。

3 Verilog HDL驅(qū)動(dòng)時(shí)序設(shè)計(jì)

經(jīng)過(guò)以上分析可知,CMOS圖像敏感器采集時(shí)可以分為RESET過(guò)程和采集過(guò)程。時(shí)間上兩個(gè)過(guò)程是獨(dú)立的,如圖3。但在FPGA內(nèi)部處理這兩部分的電路物理上是同時(shí)存在,因此必須將相應(yīng)的信號(hào)通過(guò)置標(biāo)志位的方法置為有效或無(wú)效。

使用Verilog語(yǔ)言實(shí)現(xiàn)CMOS圖像敏感器時(shí)序驅(qū)動(dòng)電路設(shè)計(jì)

STAR250所需數(shù)字驅(qū)動(dòng)信號(hào)共28個(gè),其中SELECT信號(hào)在正常使用時(shí),直接接PCB板的Vcc。因此需FPGA控制的驅(qū)動(dòng)信號(hào)有27個(gè)。根據(jù)采集過(guò)程可以把信號(hào)劃分為列放大器信號(hào),包括CAL、Reset、Lr、S、R、LdY。這6個(gè)信號(hào)在每一行的初始化部分都要用到,因此可以編寫(xiě)到一個(gè)模塊(ColControl)中;模式信號(hào)(PaternCtrl)模塊用來(lái)設(shè)置CMOS敏感器的工作模式及初始地址,包括G0、G1、Bitlnvert和Addr[8:0]共12個(gè)信號(hào)。其中G0、G1用來(lái)設(shè)計(jì)輸出的放大倍數(shù),BitInvert用于將輸出取反,Addr[8:0]則設(shè)置采集的起始地址;行讀出信號(hào)控制模塊(YlCtrl)產(chǎn)生行讀出地址的同步信號(hào)SyncYl及時(shí)鐘驅(qū)動(dòng)信號(hào)ClkYl;行RESET信號(hào)控制模塊(YrCtrl)產(chǎn)生行RE-SET地址的同步信號(hào)SyncYr及時(shí)鐘驅(qū)動(dòng)信號(hào)ClkYr;像素控制模塊(RowCtrl)產(chǎn)生行內(nèi)像素初始地址的裝載信號(hào)LdX及同步信號(hào)SyncX;行內(nèi)時(shí)鐘信號(hào)模塊(RowClk)產(chǎn)生列內(nèi)像素的時(shí)鐘驅(qū)動(dòng)CLKX、ADC驅(qū)動(dòng)時(shí)鐘信號(hào)CLkAdc及輸出三態(tài)控制信號(hào)TriAdc。

系統(tǒng)的輸入信號(hào)為主時(shí)鐘CLK、EosX行內(nèi)像素結(jié)尾信號(hào)、EosYl幀內(nèi)行結(jié)尾信號(hào)、EosYr幀內(nèi)RESET行結(jié)尾信號(hào)、芯片的RESET信號(hào)。經(jīng)過(guò)這樣劃分后的模塊化Verilog程序就比較易寫(xiě)了。經(jīng)過(guò)頂層模塊綜合生成的網(wǎng)表如圖4。布線(xiàn)仿真時(shí)序圖如圖5,其中時(shí)鐘信號(hào)過(guò)于密集變成黑色帶狀,同樣輸出時(shí)鐘CIkX及ClkAdc也是黑色帶狀。在時(shí)序上ClkX與ClkAdc是反相關(guān)系,在TriAdc保持低電平時(shí)輸出有效。所設(shè)計(jì)的驅(qū)動(dòng)信號(hào)仿真波形與理論波形十分符合。這樣就完成了STAR250的時(shí)序驅(qū)動(dòng)電路設(shè)計(jì)。

使用Verilog語(yǔ)言實(shí)現(xiàn)CMOS圖像敏感器時(shí)序驅(qū)動(dòng)電路設(shè)計(jì)

使用Verilog語(yǔ)言實(shí)現(xiàn)CMOS圖像敏感器時(shí)序驅(qū)動(dòng)電路設(shè)計(jì)

使用Verilog語(yǔ)言設(shè)計(jì)時(shí)序邏輯具有很高的效率。結(jié)合CMOS敏感器特性可以方便地開(kāi)發(fā)出驅(qū)動(dòng)時(shí)序電路。但必須對(duì)CMOS圖像敏感器的信號(hào)分析準(zhǔn)確,正確分離那些獨(dú)立的信號(hào)和共用的信號(hào),用時(shí)序邏輯設(shè)計(jì)驅(qū)動(dòng)信號(hào),用組合邏輯實(shí)現(xiàn)不同采集過(guò)程時(shí)間上的分離。布線(xiàn)延遲是必須考慮的,采用流水線(xiàn)技術(shù)可以預(yù)測(cè)延遲,保證信號(hào)的正確性。雖然文中并未給出像素ADC輸出的存儲(chǔ)電路,但實(shí)際上直接使用TriAdc信號(hào)作為SRAM的片選,ClaAdc的低電平作為寫(xiě)信號(hào),SRAM的地址在ClkAdc的上升沿增加、下降沿寫(xiě)入。這樣就可以完成圖像數(shù)據(jù)的存儲(chǔ)。以上Verilog程序在FLEXl0kl0上布線(xiàn)實(shí)現(xiàn)。經(jīng)示波器觀察邏輯正確,CMOS敏感器正常工作。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 傳感器
    +關(guān)注

    關(guān)注

    2561

    文章

    52198

    瀏覽量

    761599
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    5900

    瀏覽量

    237628
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5401

    瀏覽量

    122749
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    CMOS圖像傳感電路設(shè)計(jì)

      當(dāng)前固體微光器件以EBCCD 及EMCCD 器件為主,隨著CMOS 工藝及電路設(shè)計(jì)技術(shù)的發(fā)展, 微光CMOS 圖像傳感的性能在不斷提高
    發(fā)表于 01-18 09:59 ?8478次閱讀
    <b class='flag-5'>CMOS</b><b class='flag-5'>圖像</b>傳感<b class='flag-5'>器</b><b class='flag-5'>電路設(shè)計(jì)</b>

    求助:用FPGA中的verilog語(yǔ)言實(shí)現(xiàn)BPSK調(diào)制!

    最近在做個(gè)課題,需要用FPGA中的verilog語(yǔ)言實(shí)現(xiàn)BPSK調(diào)制,fpga不是很會(huì),望大神指導(dǎo)下,急求代碼啊!謝謝
    發(fā)表于 03-06 18:12

    verilog語(yǔ)言實(shí)現(xiàn)電子鐘

    各位大神求救啊用verilog語(yǔ)言實(shí)現(xiàn)電子鐘
    發(fā)表于 05-04 16:37

    如何實(shí)現(xiàn)CMOS圖像敏感驅(qū)動(dòng)電路設(shè)計(jì)?

    如何實(shí)現(xiàn)CMOS圖像敏感驅(qū)動(dòng)電路設(shè)計(jì)?
    發(fā)表于 04-20 06:59

    求一款基于VerilogHDL的CMOS圖像敏感驅(qū)動(dòng)電路設(shè)計(jì)

    本文就STAR250這款CMOS圖像敏感,給出使用Verilog HDL語(yǔ)言設(shè)計(jì)的邏輯
    發(fā)表于 04-23 06:50

    基于Verilog HDL的CMOS圖像敏感驅(qū)動(dòng)電路設(shè)計(jì)

    摘要: 介紹一種用于衛(wèi)星姿態(tài)測(cè)量的CMOS圖像敏感--STAR250的時(shí)序驅(qū)動(dòng)信號(hào),并使用
    發(fā)表于 06-20 14:30 ?898次閱讀
    基于<b class='flag-5'>Verilog</b> HDL的<b class='flag-5'>CMOS</b><b class='flag-5'>圖像</b><b class='flag-5'>敏感</b><b class='flag-5'>器</b><b class='flag-5'>驅(qū)動(dòng)</b><b class='flag-5'>電路設(shè)計(jì)</b>

    Verilog HDL語(yǔ)言實(shí)現(xiàn)時(shí)序邏輯電路

    Verilog HDL語(yǔ)言實(shí)現(xiàn)時(shí)序邏輯電路Verilog HDL語(yǔ)言中,時(shí)序邏輯
    發(fā)表于 02-08 11:46 ?4829次閱讀

    使用verilog語(yǔ)言實(shí)現(xiàn)數(shù)字鐘的工程文件合集免費(fèi)下載

    本文檔的主要內(nèi)容詳細(xì)介紹的是使用verilog語(yǔ)言實(shí)現(xiàn)數(shù)字鐘的工程文件合集免費(fèi)下載。
    發(fā)表于 03-02 08:00 ?10次下載
    使用<b class='flag-5'>verilog</b><b class='flag-5'>語(yǔ)言實(shí)現(xiàn)</b>數(shù)字鐘的工程文件合集免費(fèi)下載

    采用CPLD和VHDL語(yǔ)言實(shí)現(xiàn)CMOS APS圖像傳感時(shí)序控制電路的設(shè)計(jì)

    CMOS圖像傳感是近年來(lái)發(fā)展十分迅速的一種新型固態(tài)圖像傳感。它將圖像傳感
    發(fā)表于 07-27 18:27 ?1393次閱讀
    采用CPLD和VHDL<b class='flag-5'>語(yǔ)言實(shí)現(xiàn)</b><b class='flag-5'>CMOS</b> APS<b class='flag-5'>圖像</b>傳感<b class='flag-5'>器</b><b class='flag-5'>時(shí)序</b>控制<b class='flag-5'>電路</b>的設(shè)計(jì)

    使用Quartus和VHDL語(yǔ)言實(shí)現(xiàn)的LPC時(shí)序的工程文件

    本文檔的主要內(nèi)容詳細(xì)介紹的是使用Quartus和VHDL語(yǔ)言實(shí)現(xiàn)的LPC時(shí)序的工程文件免費(fèi)下載。
    發(fā)表于 09-18 16:49 ?20次下載
    使用Quartus和VHDL<b class='flag-5'>語(yǔ)言實(shí)現(xiàn)</b>的LPC<b class='flag-5'>時(shí)序</b>的工程文件

    使用Verilog語(yǔ)言實(shí)現(xiàn)持續(xù)賦值方式定義2選1多路選擇的程序

    本文檔的主要內(nèi)容詳細(xì)介紹的是如何使用Verilog語(yǔ)言實(shí)現(xiàn)持續(xù)賦值方式定義的2選1多路選擇程序免費(fèi)下載。
    發(fā)表于 10-28 16:54 ?14次下載
    使用<b class='flag-5'>Verilog</b><b class='flag-5'>語(yǔ)言實(shí)現(xiàn)</b>持續(xù)賦值方式定義2選1多路選擇<b class='flag-5'>器</b>的程序

    使用Verilog語(yǔ)言實(shí)現(xiàn)持續(xù)賦值方式定義2選1多路選擇的程序

    本文檔的主要內(nèi)容詳細(xì)介紹的是如何使用Verilog語(yǔ)言實(shí)現(xiàn)持續(xù)賦值方式定義的2選1多路選擇程序免費(fèi)下載。
    發(fā)表于 10-28 16:54 ?6次下載
    使用<b class='flag-5'>Verilog</b><b class='flag-5'>語(yǔ)言實(shí)現(xiàn)</b>持續(xù)賦值方式定義2選1多路選擇<b class='flag-5'>器</b>的程序

    如何使用FPGA實(shí)現(xiàn)CMOS圖像驅(qū)動(dòng)電路的設(shè)計(jì)研究論文

    在分析DAIsA公司的隊(duì)一G3 COMs面陣傳感驅(qū)動(dòng)時(shí)序基礎(chǔ)上,設(shè)計(jì)了sPI模式的寄存配置電路實(shí)現(xiàn)
    發(fā)表于 01-29 16:51 ?14次下載
    如何使用FPGA<b class='flag-5'>實(shí)現(xiàn)</b><b class='flag-5'>CMOS</b><b class='flag-5'>圖像</b>感<b class='flag-5'>器</b><b class='flag-5'>驅(qū)動(dòng)</b><b class='flag-5'>電路</b>的設(shè)計(jì)研究論文

    Verilog復(fù)雜時(shí)序邏輯電路設(shè)計(jì)實(shí)踐

    筆試時(shí)也很常見(jiàn)。[例1] 一個(gè)簡(jiǎn)單的狀態(tài)機(jī)設(shè)計(jì)--序列檢測(cè)序列檢測(cè)時(shí)序數(shù)字電路設(shè)計(jì)中經(jīng)典的教學(xué)范例,下面我們將用Verilog HDL語(yǔ)言
    發(fā)表于 12-17 18:28 ?16次下載
    <b class='flag-5'>Verilog</b>復(fù)雜<b class='flag-5'>時(shí)序</b>邏輯<b class='flag-5'>電路設(shè)計(jì)</b>實(shí)踐

    TFT-LCD電容觸摸屏模塊(RGB接口)驅(qū)動(dòng)時(shí)序設(shè)計(jì)

    上兩篇已經(jīng)總結(jié)和分享了RGB接口TFT-LCD觸摸屏的相關(guān)內(nèi)容。本篇使用Verilog語(yǔ)言實(shí)現(xiàn)RGB的驅(qū)動(dòng)時(shí)序
    的頭像 發(fā)表于 05-25 12:47 ?4243次閱讀
    TFT-LCD電容觸摸屏模塊(RGB接口)<b class='flag-5'>驅(qū)動(dòng)</b><b class='flag-5'>時(shí)序</b>設(shè)計(jì)
    主站蜘蛛池模板: 精品啪啪 | 国产爱搞| 在线成人aa在线看片 | 永久免费看www色视频 | 天堂网在线新版www 天堂网在线资源 | sihu永久在线播放地址 | 射菊吧| 日韩三级精品 | 色秀视频免费高清网站 | 边摸边吃奶边做视频叫床韩剧 | 久久久婷婷 | 中国成人在线视频 | 欧美日韩国产在线一区 | 日韩激情淫片免费看 | 男人的天堂一区二区视频在线观看 | 中国性猛交xxxx乱大交 | 欧美tube6最新69 | 日韩a无吗一区二区三区 | 亚洲狠狠色丁香婷婷综合 | 成人女人a毛片在线看 | 97影院理论 | aa毛片| 日本不卡专区 | 狠狠干天天操 | 亚洲一区中文字幕在线观看 | 黄色免费在线视频 | 中国特级毛片 | 欧美深深色噜噜狠狠yyy | 狠色网 | 五月在线观看 | 国产人成精品香港三级古代 | 国产图片综合 | 伊人久久大香线蕉资源 | 模特精品视频一区 | 国产成人91青青草原精品 | 欧美夜夜| 亚洲色图综合网站 | 浓厚な接吻と肉体の交在线观看 | 亚洲一本 | 免费啪视频观在线视频在线 | 狼人狠狠干 |