在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于CPLD器件和ARM+單片機(jī)實(shí)現(xiàn)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

電子設(shè)計(jì) ? 來(lái)源:郭婷 ? 作者:電子設(shè)計(jì) ? 2019-08-01 08:05 ? 次閱讀

傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用單片機(jī),系統(tǒng)大多通過PCI總線完成數(shù)據(jù)的傳輸。其缺點(diǎn)是數(shù)學(xué)運(yùn)算能力差;受限于計(jì)算機(jī)插槽數(shù)量和中斷資源;不便于連接與安裝;易受機(jī)箱內(nèi)電磁環(huán)境的影響。這些問題遏制了基于PCI總線的數(shù)據(jù)采集系統(tǒng)的進(jìn)一步開發(fā)和應(yīng)用。因此,需要一種更為簡(jiǎn)便通用的方式完成采集系統(tǒng)和計(jì)算機(jī)數(shù)據(jù)的交互。

數(shù)據(jù)采集系統(tǒng)性能的好壞,主要取決于它的精度和速度。在保證精度的條件下應(yīng)盡可能地提高采樣速度,以滿足實(shí)時(shí)采集、實(shí)時(shí)處理和實(shí)時(shí)控制的要求。實(shí)踐表明,采用ARM 32位嵌入式微處理器作為控制器,用USB(通用串行總線)和上位機(jī)連接構(gòu)成的數(shù)據(jù)采集系統(tǒng)能大大提高系統(tǒng)數(shù)據(jù)處理的能力,降低對(duì)PC機(jī)和接口速度的依賴。

1 系統(tǒng)硬件設(shè)計(jì)

實(shí)現(xiàn)系統(tǒng)功能的基本思路是:以CPLDFPGA實(shí)現(xiàn)儀器的數(shù)字平臺(tái),和ARM嵌入式處理器及單片機(jī)一起實(shí)現(xiàn)對(duì)整機(jī)的智能控制和高速的數(shù)據(jù)處理。

1.1 系統(tǒng)框圖

系統(tǒng)原理方框圖如圖1所示,該系統(tǒng)主要由微處理器、數(shù)字邏輯平臺(tái)、輸入控制、A,B通道輸入處理、C通道輸入處理、整形、A/D轉(zhuǎn)換、采樣時(shí)序控制、鍵盤液晶顯示、存儲(chǔ)器擴(kuò)展等模塊構(gòu)成。

基于CPLD器件和ARM+單片機(jī)實(shí)現(xiàn)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

1.2 系統(tǒng)結(jié)構(gòu)圖

系統(tǒng)硬件如圖2所示,利用一片規(guī)模較小的CPLD和一片規(guī)模較大的FPGA組合構(gòu)成系統(tǒng)的數(shù)字邏輯平臺(tái)。CPLD主要用作輸入控制,F(xiàn)PGA則連接了系統(tǒng)的其他各個(gè)部分。CPLD/FPGA可實(shí)現(xiàn)現(xiàn)場(chǎng)編程,使用CPLD/FPGA可使設(shè)計(jì)方便,利用它靈活、校驗(yàn)快以及設(shè)計(jì)可隨意改變的特點(diǎn),可大大縮短研制時(shí)間。

基于CPLD器件和ARM+單片機(jī)實(shí)現(xiàn)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

1.3 主要部分功能

1.3.1 微處理器

系統(tǒng)采用由Philips公司生產(chǎn)的ARM 32位微處理器LPC2105作為主CPU,進(jìn)行高速的數(shù)據(jù)處理,用8位單片機(jī)P89C51RD2作為輔CPU,進(jìn)行速度較慢的數(shù)據(jù)處理,控制其他外圍芯片和模塊實(shí)現(xiàn)A,B通道模擬帶寬100 MHz、峰值電壓±100 V和C通道二極管通斷、電壓、電流電阻值的數(shù)據(jù)采集功能。

1.3.2 A,B通道部分

通過自動(dòng)增益電路(AGC)即程序控制放大器,將被測(cè)模擬信號(hào)調(diào)理到適合ADC芯片(AD9288)采樣的范圍。根據(jù)頻率的大小和觸發(fā)方式,運(yùn)用實(shí)時(shí)采樣或等效采樣對(duì)調(diào)理后的模擬信號(hào)進(jìn)行采樣(A/D轉(zhuǎn)換)。利用高速FIFO存貯器(IDT72V261LAl0A)存儲(chǔ)采樣后得到的數(shù)據(jù)。

結(jié)合鍵盤操作和系統(tǒng)設(shè)置,對(duì)采樣后的數(shù)據(jù)進(jìn)行數(shù)學(xué)運(yùn)算,將還原后的波形數(shù)據(jù)和參數(shù)送液晶顯示器顯示或存入閃存里面或通過USB接口傳送給PC機(jī),從而實(shí)現(xiàn)了A,B通道高速數(shù)據(jù)采集的功能。

1.3.3 C通道部分

C輸入通道為多功能輸入通道,系統(tǒng)通過控制繼電器矩陣來(lái)選擇不同的模塊測(cè)量電壓、電流或二極管的通斷和電阻。被測(cè)元件參數(shù)或電壓、電流經(jīng)過多功能轉(zhuǎn)換電路處理后,其信號(hào)送24 b的A/D轉(zhuǎn)換器ADS1211采樣后送單片機(jī)P89C51RD2,分析被測(cè)元件或電壓、電流的參數(shù)值,從而實(shí)現(xiàn)了C通道高精度數(shù)據(jù)采集的功能。

1.3.4 鍵盤、液晶顯示接口電路

本系統(tǒng)采用4×8的鍵盤和320×240不帶驅(qū)動(dòng)器的液晶顯示模塊,驅(qū)動(dòng)器和顯存設(shè)計(jì)在FPGA內(nèi)。以上系統(tǒng)通過USB接口與PC機(jī)通信,在上位機(jī)的控制下,實(shí)現(xiàn)可視化人機(jī)交互界面。同時(shí)系統(tǒng)也保留了傳統(tǒng)的RS 232接口,但只是用于ARM和單片機(jī)的編程下載

2 軟件設(shè)計(jì)流程

LPC2105芯片作為系統(tǒng)主控制中心及數(shù)據(jù)處理中心,整個(gè)系統(tǒng)的運(yùn)轉(zhuǎn)受到它的控制,例如響應(yīng)用戶的按鍵操作,發(fā)出通道控制,A/D采樣時(shí)鐘控制,F(xiàn)IFO寫時(shí)鐘的選擇,菜單及系統(tǒng)狀態(tài)顯示,F(xiàn)IFO數(shù)據(jù)的處理,信號(hào)或參數(shù)的自動(dòng)測(cè)試等。

數(shù)據(jù)采集卡的軟件程序結(jié)構(gòu)如圖3所示,可分為系統(tǒng)初始化模塊、鍵語(yǔ)分析模塊、系統(tǒng)核心控制模塊、通道控制模塊、觸發(fā)控制模塊、A/D采樣控制模塊、FIFO讀寫控制模塊、讀取頻率字模塊、參數(shù)測(cè)試模塊、狀態(tài)顯示模塊、波形顯示模塊、存儲(chǔ)控制模塊、其他功能模塊。

基于CPLD器件和ARM+單片機(jī)實(shí)現(xiàn)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

系統(tǒng)的初始化模塊包括開機(jī)自檢、硬件參數(shù)初始化、系統(tǒng)狀態(tài)初始化(如通道的波形顯示狀態(tài)初始化)等。鍵語(yǔ)分析模塊對(duì)面板上的用戶輸入進(jìn)行分析處理,通過核心控制模塊調(diào)用相應(yīng)的功能處理模塊,通過對(duì)通道控制模塊、觸發(fā)控制模塊、A/D采樣控制模塊、FIFO讀寫控制模塊、讀取頻率字模塊、參數(shù)測(cè)試模塊、狀態(tài)顯示模塊、波形顯示模塊、存儲(chǔ)控制模塊、其他功能模塊的函數(shù)調(diào)用來(lái)實(shí)現(xiàn)對(duì)來(lái)自鍵語(yǔ)分析的處理功能。狀態(tài)顯示模塊顯示程序運(yùn)行時(shí)的各種狀態(tài),如當(dāng)前數(shù)據(jù)采集的掃描速率、通道的垂直靈敏度等。波形顯示模塊顯示采集的波形。

整個(gè)系統(tǒng)的程序又可分成底層驅(qū)動(dòng)和上層軟件。底層驅(qū)動(dòng)指對(duì)本系統(tǒng)其他外設(shè)或器件直接控制或訪問的程序部分,包括LPC2105和單片機(jī)的初始化(即對(duì)片內(nèi)各核心寄存器的操作賦值、對(duì)片上外設(shè)的初始化賦值、對(duì)片內(nèi)各外設(shè)中斷及外部中斷的控制操作)。上層軟件主要指:菜單的設(shè)計(jì)及顯示、數(shù)據(jù)的處理、波形的恢復(fù)及平滑等。

3 系統(tǒng)性能指標(biāo)

3.1 A,B通道的性能指標(biāo)

(1)模擬信號(hào)帶寬:100 MHz(40 dB);

(2)最高實(shí)時(shí)采樣率:100.MS/s;

(3)最高等效采樣率:5 GS/s;

(4)垂直分辨率:8 b;

(5)垂直靈敏度:5 mV/div~25 V/diV;

(6)水平掃描:5 ns/div~10 s/diV;

(7)最大輸入電壓:(AC+DC)±100 Vpp;

(8)輸入RC:1 MΩ±1.5%/20 pF±3 pF;

(9)耦合方式:直流、交流、接地;

(10)觸發(fā)模式:交流、直流、高頻抑制、低頻抑制;

(11)觸發(fā)源:A,B;

(12)存儲(chǔ)深度:16K/通道;

(13)顯示模式:A,-A,B,-B,A-B,A+B;

(14)測(cè)量信號(hào)參數(shù):周期、頻率、平均值、有效值、峰值、均方根值、最小值、最大值、上升時(shí)間、下降時(shí)、正頻寬、負(fù)頻寬、占空比;

(15)測(cè)量精度:±5%;

(16)校準(zhǔn)信號(hào):1 kHz/3.3 V。

2 C通道性能指標(biāo)

(1)測(cè)量電阻:100 Ω,1 kΩ,10 kΩ,100 kΩ,1 MΩ;

(2)測(cè)量電壓:10 mV,30 mV,1 V,3 V,lO V,V:

(3)測(cè)量電流:200 mA,1 A;

(4)二極管:通斷測(cè)量;

(5)測(cè)量精度:±3%。

4 結(jié) 諳

本系統(tǒng)采用ARM+單片機(jī)+CPLD/FPGA的設(shè)計(jì)方案,其高速數(shù)據(jù)處理的任務(wù)可以由下位機(jī)獨(dú)立完成,并且系統(tǒng)帶有大屏幕液晶顯示器,因而脫離PC機(jī)在斷電的情況下也可以正常使用。該采集卡具備實(shí)時(shí)采集、自動(dòng)存儲(chǔ)、即時(shí)顯示、即時(shí)反饋、自動(dòng)處理、自動(dòng)傳輸?shù)裙δ堋楝F(xiàn)場(chǎng)數(shù)據(jù)的真實(shí)性、有效性、即時(shí)性、可用性提供了保證,并能方便地輸入計(jì)算機(jī),可以應(yīng)用于智能儀器儀表工業(yè)、農(nóng)業(yè)、商業(yè)、交通、物流、倉(cāng)儲(chǔ)等行業(yè)。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1634

    文章

    21819

    瀏覽量

    607392
  • 單片機(jī)
    +關(guān)注

    關(guān)注

    6044

    文章

    44652

    瀏覽量

    640268
  • cpld
    +關(guān)注

    關(guān)注

    32

    文章

    1257

    瀏覽量

    169827
收藏 人收藏

    評(píng)論

    相關(guān)推薦

    基于ARM的遠(yuǎn)程數(shù)據(jù)采集系統(tǒng)

    準(zhǔn)備用單片機(jī)實(shí)現(xiàn)數(shù)據(jù)采集然后無(wú)線傳輸?shù)缴衔?b class='flag-5'>機(jī)ARM中,目前只實(shí)現(xiàn)
    發(fā)表于 05-25 16:39

    如何采用CPLD單片機(jī)實(shí)現(xiàn)的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)?

    設(shè)計(jì)的基于CPLD單片機(jī)的高速數(shù)據(jù)采集系統(tǒng)在QUARTUS II軟件中進(jìn)行了仿真并達(dá)到了預(yù)期的控制邏輯。
    發(fā)表于 04-13 06:07

    分享一款不錯(cuò)的基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

    系統(tǒng)采用ARM+單片機(jī)+CPLD/FPGA的設(shè)計(jì)方案,其高速數(shù)據(jù)處理的任務(wù)可以由下位機(jī)獨(dú)立完成
    發(fā)表于 05-07 06:57

    基于單片機(jī)數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

    ,分辨率等等。基于單片機(jī)數(shù)據(jù)采集系統(tǒng)數(shù)據(jù)處理能力比較低,已經(jīng)無(wú)法達(dá)到某些要求。科技的不斷創(chuàng)新及半導(dǎo)體工業(yè)的發(fā)展使得我們將可編程邏輯器件的技
    發(fā)表于 07-20 06:23

    基于CPLD單片機(jī)的高速數(shù)據(jù)采集系統(tǒng)

    本文針對(duì)新型匝間耐壓測(cè)試儀中需要高速采集數(shù)據(jù)的問題提出了一種結(jié)合CPLD單片機(jī)的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)方案。
    發(fā)表于 12-23 14:59 ?88次下載

    MSP430單片機(jī)實(shí)現(xiàn)微波成像系統(tǒng)的掃描控制與數(shù)據(jù)采集

    MSP430單片機(jī)實(shí)現(xiàn)微波成像系統(tǒng)的掃描控制與數(shù)據(jù)采集應(yīng)用MSP430單片機(jī)實(shí)現(xiàn)微波成像
    發(fā)表于 03-23 10:44 ?37次下載

    基于ARM+μC/OS-II的嵌入式數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

    基于ARM+μC/OS-II的嵌入式數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)摘 要:比較了常見的幾種數(shù)據(jù)采集系統(tǒng)方案,說(shuō)明了基于
    發(fā)表于 05-30 17:06 ?36次下載

    基于VB與單片機(jī)串行通信的數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

    摘要:設(shè)計(jì)了基于單片機(jī)的罐道傾角數(shù)據(jù)采集系統(tǒng),介紹了系統(tǒng)的構(gòu)成、工作原理和流程圖,給出了單片機(jī)AT89S52與外圍
    發(fā)表于 09-19 22:03 ?91次下載

    基于單片機(jī)CPLD實(shí)時(shí)數(shù)據(jù)采集顯示系統(tǒng)設(shè)計(jì)

    基于單片機(jī)CPLD實(shí)時(shí)數(shù)據(jù)采集顯示系統(tǒng)設(shè)計(jì) 1 引言    數(shù)據(jù)采集是分析模擬信號(hào)量
    發(fā)表于 12-22 17:31 ?2009次閱讀
    基于<b class='flag-5'>單片機(jī)</b>和<b class='flag-5'>CPLD</b>實(shí)時(shí)<b class='flag-5'>數(shù)據(jù)采集</b>顯示<b class='flag-5'>系統(tǒng)</b>設(shè)計(jì)

    基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

    基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì) 0 引 言    傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用
    發(fā)表于 01-27 09:35 ?629次閱讀
    基于<b class='flag-5'>CPLD</b>/FPGA高速<b class='flag-5'>數(shù)據(jù)采集</b><b class='flag-5'>系統(tǒng)</b>的設(shè)計(jì)

    單片機(jī)系統(tǒng)中高速數(shù)據(jù)采集實(shí)現(xiàn)

    介紹一種單片機(jī)系統(tǒng)中 高速數(shù)據(jù)采集實(shí)現(xiàn)方法,在單片機(jī)與高速A/D轉(zhuǎn)換器之間以靜態(tài)存儲(chǔ)器作緩沖器,采用A/D轉(zhuǎn)換器直接寫存儲(chǔ)器的方式提高采
    發(fā)表于 07-18 16:59 ?193次下載
    <b class='flag-5'>單片機(jī)</b><b class='flag-5'>系統(tǒng)</b>中高速<b class='flag-5'>數(shù)據(jù)采集</b>的<b class='flag-5'>實(shí)現(xiàn)</b>

    基于CPLD的高速數(shù)據(jù)采集系統(tǒng)實(shí)現(xiàn)

    本文設(shè)計(jì)了一種基于CPLD(復(fù)雜可編程邏輯器件)+FX2(單片機(jī)CY7C68013)的便攜式高速數(shù)據(jù)采集系統(tǒng),采用了
    發(fā)表于 05-25 09:53 ?1703次閱讀
    基于<b class='flag-5'>CPLD</b>的高速<b class='flag-5'>數(shù)據(jù)采集</b><b class='flag-5'>系統(tǒng)</b>的<b class='flag-5'>實(shí)現(xiàn)</b>

    STM32單片機(jī)的存儲(chǔ)式數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

    STM32單片機(jī)的存儲(chǔ)式數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
    發(fā)表于 09-20 08:28 ?42次下載
    STM32<b class='flag-5'>單片機(jī)</b>的存儲(chǔ)式<b class='flag-5'>數(shù)據(jù)采集</b><b class='flag-5'>系統(tǒng)</b>設(shè)計(jì)

    使用單片機(jī)進(jìn)行多路數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)的詳細(xì)資料說(shuō)明

    數(shù)據(jù)采集與通信控制采用了模塊化的設(shè)計(jì),數(shù)據(jù)采集與通信控制采用了單片機(jī) AT89S52 來(lái)實(shí)現(xiàn),硬件部分是 以 單片機(jī)為核心,還包括 A/D
    發(fā)表于 06-25 08:00 ?6次下載
    使用<b class='flag-5'>單片機(jī)</b>進(jìn)行多路<b class='flag-5'>數(shù)據(jù)采集</b><b class='flag-5'>系統(tǒng)</b>設(shè)計(jì)的詳細(xì)資料說(shuō)明

    單片機(jī)數(shù)據(jù)采集系統(tǒng)PCB板制作

    單片機(jī)數(shù)據(jù)采集系統(tǒng)PCB板制作(pic單片機(jī)論壇)-該文檔為單片機(jī)數(shù)據(jù)采集
    發(fā)表于 07-22 10:17 ?34次下載
    <b class='flag-5'>單片機(jī)</b><b class='flag-5'>數(shù)據(jù)采集</b><b class='flag-5'>系統(tǒng)</b>PCB板制作
    主站蜘蛛池模板: 国产一级毛片国语版 | 久久刺激视频 | 久久久久久久久女黄 | 国产成人一区二区在线不卡 | 久久e热| 免费人成年短视频在线观看免费网站 | 欧美拍拍 | 在线不卡一区 | 亚洲视频色| 一区二区中文字幕在线观看 | 人人干人人爱 | 国产精品久久久久久久9999 | 日本视频三区 | 国产成人悠悠影院 | 色网站免费视频 | 久久综合九色综合98一99久久99久 | 天天操天天干天天爱 | 国产美女精品在线 | 亚洲黄站 | 最新亚洲人成网站在线影院 | 久久精品高清视频 | 国产午夜精品一区二区三区 | 亚洲欧美7777 | 久久成人综合 | 四虎影院成人在线观看 | 久久综合色播 | 波多野结衣在线网站 | 99色综合 | 18女人毛片水真多免费 | 福利视频第一区 | 精品免费福利视频 | 国产亚洲人成网站天堂岛 | 国产拍拍视频 | 五月天丁香婷 | 狠狠噜天天噜日日噜 | 美女被免费视频网站九色 | 久久久久久88色偷偷 | 欧美成人 一区二区三区 | 亚洲天堂视频在线观看免费 | 欧美草比| 日本拍拍视频 |