在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

高速低功耗的AES ASIC設(shè)計如何實現(xiàn)

電子設(shè)計 ? 作者:電子設(shè)計 ? 2018-10-09 09:45 ? 次閱讀

1 引言

從1976年美國數(shù)據(jù)加密標(biāo)準(zhǔn)算法(DES)公布以來,到20世紀(jì)末,DES算法或其某些變形基本上主宰了對稱算法的研究與開發(fā)進(jìn)程。隨著密碼分析水平、芯片處理能力和計算技術(shù)的不斷進(jìn)步,DES的安全強(qiáng)度已經(jīng)難以適應(yīng)新的安全需要,其實現(xiàn)速度、代碼大小和跨平臺性均難以繼續(xù)滿足性的應(yīng)用需求。因此,AES(高級加密標(biāo)準(zhǔn))應(yīng)運而生。作為DES的繼承者,AES自從被接納為標(biāo)準(zhǔn)之日起就已經(jīng)被工業(yè)界、銀行業(yè)和行政部門作為事實上的密碼標(biāo)準(zhǔn)。在網(wǎng)絡(luò)通信和某些工業(yè)控制應(yīng)用場合,對加密速度的需求成為對AES算法的最關(guān)鍵要求,同時功耗成為日漸突出的問題,必須進(jìn)行低功耗設(shè)計。

2 AES加密算法簡介

AES是一個密鑰迭代分組密碼,對加密來說,輸入是一個明文分組和一個密鑰,輸出是一個密文分組。它將分組長度固定為128比特,而且僅支持128、196或256比特的密鑰長度,本文僅對密鑰長度為128比特的情況進(jìn)行討論。

加密過程包括一個初始密鑰加法,記作AddRoundKey,接著進(jìn)行9次輪變換(Round),最后再使用一個輪變換(FinalRound)。輪變換由SubBytes、ShiftRows、MixColumns 和AddRoundKey 共4個步驟構(gòu)成。輪變換及其每一步均作用在中間結(jié)果上,將該中間結(jié)果稱為狀態(tài),可以形象地表示為一個4*4字節(jié)的矩陣。

3 AES的改進(jìn)算法(T盒算法)

假設(shè)加密過程中輪變化的輸入為a,輸出為d,則:

上式中SRD(S盒)由有限域GF(28)中的乘法逆變換和GF(2)中的仿射變換復(fù)合而成,符號 代表有限域GF(28)中的加法運算,符號 代表有限域GF(28)中的乘法運算。

這樣我們可以定義4個表:T0,T1,T2以及T3:

高速低功耗的AES ASIC設(shè)計如何實現(xiàn)

則d簡化為:

該實現(xiàn)方案中T0~T3,每個表都包含了256個雙字,一共占用4KByte的空間。在每次循環(huán)迭代中,只要通過4次表查詢和4次異或運算,就能快速地得到一次輪操作中一列的運算結(jié)果。改進(jìn)算法有效降低了關(guān)鍵時序路徑的傳輸延遲,能夠明顯的提高ASIC工作頻率。

4 CMOS功耗

對于一個CMOS邏輯門,其功耗主要由靜態(tài)功耗和動態(tài)功耗兩部分組成。靜態(tài)功耗是指門處于非活動狀態(tài)時的功耗,大部分是由擴(kuò)散層到襯底,源極到漏極存在的反偏二極管造成的泄露電流產(chǎn)生的。一般來說,泄漏電流功耗在總功耗中所占的比重不到1%。動態(tài)功耗是門處于活動狀態(tài)下產(chǎn)生的,它又包含兩部分:開關(guān)功耗和內(nèi)部功耗。內(nèi)部功耗包括對門內(nèi)部的寄生電容充放電的翻轉(zhuǎn)電流功耗,以及PMOS管和NMOS管瞬間同時導(dǎo)通所形成的短路電流功耗。對于信號上升(下降)快的電路,短路電流功耗很小,但對信號上升(下降)較慢的電路,短路電流功耗可能要占總功耗的30%以上。開關(guān)功耗是對輸出端負(fù)載電容充放電的翻轉(zhuǎn)電流引起的。

5 低功耗設(shè)計

該實現(xiàn)方案中主要采用了以下兩種低功耗設(shè)計方法。

1) 動態(tài)功耗管理

動態(tài)功耗管理是一種系統(tǒng)級低功耗設(shè)計方法,降低功耗的主要思路是根據(jù)芯片工作狀態(tài)改變功耗管理模式,從而在保證性能的基礎(chǔ)上降低功耗。在不同模式下,時鐘的頻率可以進(jìn)行調(diào)整,一些空閑模塊甚至整個芯片的時鐘也可能會被停止。還可以通過調(diào)整芯片的電壓,進(jìn)一步降低功耗。由于工作庫的限制,本文沒有對動態(tài)電壓管理作進(jìn)一步的研究。

本文采用動態(tài)功耗管理,分為normal和idle兩種功耗模式。有開始(START)信號時,芯片由idle模式進(jìn)入normal模式,開始對明文分組加密。經(jīng)過初始密鑰加法和10次輪變換,輸出密文分組,并產(chǎn)生結(jié)束(STOP)信號,使芯片返回idle模式。因此設(shè)計了一個鑒相器產(chǎn)生idle模式的控制信號(EN)。電路由與非門和基本RS觸發(fā)器組成(圖1),對輸入信號(開始和結(jié)束)的上升沿感應(yīng),由D觸發(fā)器輸出EN。具有結(jié)構(gòu)簡單的特點,并對噪聲的影響有很好的抑制作用,并能有效地去除毛刺。

2) 時鐘門控

EN有關(guān)閉和打開ASIC內(nèi)部模塊的作用,但這樣不是最佳的,因為EN只是關(guān)閉了內(nèi)部模塊的功能操作,而并沒有把模塊內(nèi)的時鐘網(wǎng)絡(luò)關(guān)閉,也就是說時鐘網(wǎng)絡(luò)依然處于激活狀態(tài),而時鐘網(wǎng)絡(luò)造成的功耗占總功耗的很大部分,只有關(guān)閉時鐘網(wǎng)絡(luò)才能同時達(dá)到關(guān)閉模塊功能和降低功耗的目的。

采用時鐘門控技術(shù)可以達(dá)到關(guān)閉時鐘網(wǎng)絡(luò)的目的。以圖2(a)中所示電路為例,仿真生成的波形如圖2(b)所示。可以看到只有在EN信號為1和時鐘信號CLK上跳同時發(fā)生,ENCLK才會從0變?yōu)?,激活時鐘網(wǎng)絡(luò)。在其他時刻,時鐘網(wǎng)絡(luò)是關(guān)閉的。插入的時鐘門控單元不僅能通過關(guān)閉時鐘網(wǎng)絡(luò)而明顯的降低功耗外,還有其他幾個重要的功能:

① D觸發(fā)器的時鐘輸入端口對毛刺敏感,門控單元能有效地濾除信號EN的毛刺,從而確保進(jìn)入D觸發(fā)器時鐘端口的ENCLK信號不會出現(xiàn)毛刺,避免因競爭而導(dǎo)致觸發(fā)器發(fā)生錯誤的狀態(tài)變化。

② 鎖存器的插入增加了ENL信號的延時。

③ 對于n位寄存器組,n條反饋連線和n個多路選擇器被一個門控單元所取代,不僅帶來面

積上的節(jié)省,降低后端布線的擁塞,同時又進(jìn)一步降低了功耗。

6 實現(xiàn)方案

該實現(xiàn)方案采用Synopsys公司的芯片設(shè)計流程和VeriSilicon公司0.18μm CMOS工藝。首先根據(jù)設(shè)計規(guī)范,使用Verilog硬件描述語言編寫可綜合的RTL代碼,并對RTL代碼進(jìn)行仿真。然后對RTL代碼進(jìn)行綜合。綜合后生成的門級網(wǎng)表和RTL代碼進(jìn)行等效性檢驗并做靜態(tài)時序分析。接著進(jìn)行版圖設(shè)計,先是根據(jù)各邏輯單元間的時序采用時序驅(qū)動布局策略來做物理布局和全局布線,之后在設(shè)計中插入時鐘樹。然后進(jìn)行詳細(xì)布線,并從詳細(xì)布線后的版圖中提取出真實的時延值并將其反標(biāo)給網(wǎng)表,再作等效性檢驗、靜態(tài)時序分析和仿真驗證保證滿足時序約束。最后對版圖做設(shè)計規(guī)則檢查。

7 結(jié)論

本文針對AES的ASIC實現(xiàn),使用改進(jìn)算法和低功耗設(shè)計方法,實現(xiàn)了高速低功耗的AES ASIC設(shè)計,其基本思想是:采用T盒算法,只要通過4次表查詢和4次異或運算,就能快速地得到一次輪操作中一列的運算結(jié)果,同時在滿足時序約束的前提下,通過動態(tài)功耗管理和時鐘門控等方法,根據(jù)芯片的工作狀態(tài)關(guān)閉模塊的功能操作并關(guān)閉時鐘網(wǎng)絡(luò),達(dá)到了降低功耗的目的。從表1可以清晰地看出,采用T盒算法后,設(shè)計的數(shù)據(jù)吞吐率提高了13.8%,同時采用功耗優(yōu)化方案后,normal模式下功耗下降了10.7%,在idle模式時更低。該實現(xiàn)方案適用于ECB,CBC等運行模式。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • asic
    +關(guān)注

    關(guān)注

    34

    文章

    1244

    瀏覽量

    122125
  • 寄存器
    +關(guān)注

    關(guān)注

    31

    文章

    5427

    瀏覽量

    123722
  • 低功耗
    +關(guān)注

    關(guān)注

    10

    文章

    2758

    瀏覽量

    104645
收藏 人收藏

    評論

    相關(guān)推薦
    熱點推薦

    ASIC的物理設(shè)計的低功耗實現(xiàn)技術(shù)解析

    在半導(dǎo)體領(lǐng)域,單個模塊中的器件工作頻率和晶體管數(shù)量隨時間增加。在本文中,我們將介紹可以在ASIC的物理設(shè)計實現(xiàn)中使用的廣為人知的低功耗實現(xiàn)技術(shù)。CMOS器件有三大功率損耗:動態(tài)功率,靜
    的頭像 發(fā)表于 04-12 11:25 ?4013次閱讀
    在<b class='flag-5'>ASIC</b>的物理設(shè)計的<b class='flag-5'>低功耗</b><b class='flag-5'>實現(xiàn)</b>技術(shù)解析

    物聯(lián)網(wǎng)時代產(chǎn)品設(shè)計如實現(xiàn)低功耗

    事實上,從全局來考慮低功耗設(shè)計已經(jīng)成為了一個越來越迫切的問題。因此,低功耗設(shè)計排在電子產(chǎn)品設(shè)計的重要地位。
    發(fā)表于 11-15 20:23 ?2114次閱讀

    FPGA設(shè)計怎么降低功耗

    消費電子領(lǐng)域,OEM希望采用FPGA的設(shè)計能夠實現(xiàn)ASIC相匹敵的低功耗。盡管基于90nm工藝的FPGA的功耗已低于先前的130nm產(chǎn)品,但它仍然是整個系統(tǒng)
    發(fā)表于 07-15 08:16

    高速隔離應(yīng)用的超低功耗方法

    MS-2644:超低功耗開啟高速隔離應(yīng)用之門
    發(fā)表于 09-24 10:36

    基于FPGA的AES加密算法的高速實現(xiàn)

    介紹AES 算法的原理以及基于FPGA 的高速實現(xiàn)。結(jié)合算法和FPGA 的特點,采用查表法優(yōu)化處理了字節(jié)代換運算、列混合運算。同時,為了提高系統(tǒng)工作速度,在設(shè)計中應(yīng)用了內(nèi)外結(jié)合
    發(fā)表于 01-25 14:26 ?29次下載

    基于FPGA的AES加密算法的高速實現(xiàn)

    介紹AES算法的原理以及基于FPGA的高速實現(xiàn)。結(jié)合算法和FPGA的特點,采用查表法優(yōu)化處理了字節(jié)代換運算、列混合運算。同時,為了提高系統(tǒng)工作速度,在設(shè)計中應(yīng)用了內(nèi)外結(jié)合的流水線
    發(fā)表于 07-17 18:09 ?46次下載

    低功耗AES信息安全芯片設(shè)計與實現(xiàn)

    個性化的遠(yuǎn)程醫(yī)療是醫(yī)療保健服務(wù)發(fā)展的必然趨勢,遠(yuǎn)程信息處理對保護(hù)用戶數(shù)據(jù)傳輸?shù)陌踩院驮O(shè)備的功耗方面都提出了更高的要求。高級加密標(biāo)準(zhǔn) AES 是當(dāng)前最為安全有效的商用對
    發(fā)表于 06-10 16:26 ?33次下載
    <b class='flag-5'>低功耗</b><b class='flag-5'>AES</b>信息安全芯片設(shè)計與<b class='flag-5'>實現(xiàn)</b>

    低功耗設(shè)計技巧與實現(xiàn)

    低功耗設(shè)計技巧與實現(xiàn)
    發(fā)表于 01-18 14:59 ?105次下載
    超<b class='flag-5'>低功耗</b>設(shè)計技巧與<b class='flag-5'>實現(xiàn)</b>

    新型流水線實現(xiàn)高速低功耗ADC的原理及方法

    新型ADC正在朝著低功耗高速、高分辨率的方向發(fā)展,新型流水線結(jié)構(gòu)正是實現(xiàn)高速低功耗ADC的有效方法。而MAX1200則是采用這一新技術(shù)的
    發(fā)表于 07-09 15:04 ?4710次閱讀
    新型流水線<b class='flag-5'>實現(xiàn)</b><b class='flag-5'>高速</b><b class='flag-5'>低功耗</b>ADC的原理及方法

    SHA_1算法的高速ASIC實現(xiàn)

    SHA_1算法的高速ASIC實現(xiàn)_杜曉婧
    發(fā)表于 01-07 21:28 ?2次下載

    基于超低功耗設(shè)計技巧與實現(xiàn)

    基于超低功耗設(shè)計技巧與實現(xiàn)
    發(fā)表于 10-15 10:44 ?12次下載
    基于超<b class='flag-5'>低功耗</b>設(shè)計技巧與<b class='flag-5'>實現(xiàn)</b>

    高速低功耗CORDIC算法的研究與實現(xiàn)

    符號位預(yù)測,并且在高符號位預(yù)測過程中,對誤差進(jìn)行了校正,、在FPGA實現(xiàn)中,采取三段式實現(xiàn)方法,與傳統(tǒng)方法相比,有效地減少計算的級數(shù)和降低硬件資源的功耗,達(dá)到了高速
    發(fā)表于 11-16 10:46 ?14次下載
    <b class='flag-5'>高速</b><b class='flag-5'>低功耗</b>CORDIC算法的研究與<b class='flag-5'>實現(xiàn)</b>

    什么是低功耗,對FPGA低功耗設(shè)計的介紹

    功耗高度依賴于用戶的設(shè)計,沒有哪種單一的方法能夠實現(xiàn)這種功耗的降低。目前許多終端市場對可編程邏輯器件設(shè)計的低功耗要求越來越苛刻。在消費電子領(lǐng)域,OEM希望采用FPGA的設(shè)計能夠
    的頭像 發(fā)表于 10-28 15:02 ?3314次閱讀

    還在了解什么是低功耗?FPGA低功耗設(shè)計詳解

    功耗高度依賴于用戶的設(shè)計,沒有哪種單一的方法能夠實現(xiàn)這種功耗的降低。目前許多終端市場對可編程邏輯器件設(shè)計的低功耗要求越來越苛刻。在消費電子領(lǐng)域,OEM希望采用FPGA的設(shè)計能夠
    的頭像 發(fā)表于 10-26 18:51 ?3120次閱讀

    如何使用Freeze技術(shù)實現(xiàn)低功耗設(shè)計

    低功耗設(shè)計的實現(xiàn)是我們關(guān)注的焦點,現(xiàn)代企業(yè)越來越注重低功耗。因為,低功耗往往能為器件帶來更好的性能。在前文中,小編對FPGA低功耗設(shè)計有所闡
    發(fā)表于 02-14 17:50 ?2277次閱讀
    主站蜘蛛池模板: 久久婷婷国产综合精品 | 深夜网站在线 | 在线 你懂的| 国产 麻豆 | 黄色美女网站免费 | 国产精品福利在线观看免费不卡 | 久久久午夜视频 | 亚洲国产情侣偷自在线二页 | 成人啪啪免费视频 | 亚洲伊人tv综合网色 | 亚洲色图在线观看视频 | 在线播放交视频 | 天天噜日日噜夜夜噜 | 三级理论在线播放大全 | 久久艹免费视频 | 在线高清一级欧美精品 | 国产精品美女免费视频观看 | 丁香婷婷综合五月综合色啪 | 天天弄天天模 | 久久午夜免费视频 | 亚洲欧美一区二区三区四区 | 婷婷sese| 7799国产精品久久久久99 | 日本三级强在线观看 | 免费高清一级欧美片在线观看 | 欧美成人午夜精品免费福利 | 亚洲444kkk | 日本不卡在线一区二区三区视频 | 乱码中文字幕人成在线 | 午夜精品久久久久久99热7777 | 国产三级久久久精品三级 | 免费国产黄网站在线观看视频 | 午夜在线播放视频在线观看视频 | 天天干天天操天天透 | 日日摸夜夜爽 | 久久免费99精品久久久久久 | 一级大片免费看 | 午夜影院在线观看 | 欧美久久综合 | 日韩三级一区 | 国产高清在线视频 |