在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

EMC設計規范 EMC測試有哪些規范

HOT-ic ? 2018-09-12 10:30 ? 次閱讀

電磁干擾的三要素是干擾源、干擾傳輸途徑、干擾接收器EMC就圍繞這些問題進行研究。最基本的干擾抑制技術是屏蔽、濾波、接地。它們主要用來切斷干擾的傳輸途徑。廣義的電磁兼容控制技術包括抑制干擾源的發射和提高干擾接收器的敏感度,但已延伸到其他學科領域。

本規范重點在單板的EMC設計上,附帶一些必須的EMC知識及法則。在印制電路板設計階段對電磁兼容考慮將減少電路在樣機中發生電磁干擾。問題的種類包括公共阻抗耦合、串擾、高頻載流導線產生的輻射和通過由互連布線和印制線形成的回路拾取噪聲等。

在高速邏輯電路里,這類問題特別脆弱,原因很多:

1、電源與地線的阻抗隨頻率增加而增加,公共阻抗耦合的發生比較頻繁;

2、信號頻率較高,通過寄生電容耦合到步線較有效,串擾發生更容易;

3、信號回路尺寸與時鐘頻率及其諧波的波長相比擬,輻射更加顯著。

4、引起信號線路反射的阻抗不匹配問題。

一、總體概念及考慮

1、五一五規則,即時鐘頻率到5MHz或脈沖上升時間小于5ns,則PCB板須采用多層板。

2、不同電源平面不能重疊。

3、公共阻抗耦合問題。

模型:

1b8cf548a7384059b64272c93587d925.jpeg

VN1=I2ZG為電源I2流經地平面阻抗ZG而在1號電路感應的噪聲電壓。

由于地平面電流可能由多個源產生,感應噪聲可能高過模電的靈敏度或數電的抗擾度。

解決辦法:

模擬數字電路應有各自的回路,最后單點接地;

②電源線與回線越寬越好;

③縮短印制線長度;

④電源分配系統去耦。

4、減小環路面積及兩環路的交鏈面積。

5、一個重要思想是:PCB上的EMC主要取決于直流電源線的Z

45071916e34e49c89278f8c46174778c.jpeg

二、布局

下面是電路板布局準則:

4585d0cf83d7438abfe736f4a5461652.jpeg

1、 晶振盡可能靠近處理器

2、 模擬電路與數字電路占不同的區域

3、 高頻放在PCB板的邊緣,并逐層排列

4、 用地填充空著的區域

三、布線

1、電源線與回線盡可能靠近,最好的方法各走一面。

2、為模擬電路提供一條零伏回線,信號線與回程線小與5:1。

3、針對長平行走線的串擾,增加其間距或在走線之間加一根零伏線。

4、手工時鐘布線,遠離I/O電路,可考慮加專用信號回程線。

5、關鍵線路如復位線等接近地回線。

6、為使串擾減至最小,采用雙面#字型布線。

7、高速線避免走直角。

8、強弱信號線分開。

四、屏蔽

1、屏蔽 > 模型:

1761502e86804468969a5b0b84b7093e.jpeg

屏蔽效能SE(dB)=反射損耗R(dB)+吸收損耗A(dB)

高頻射頻屏蔽的關鍵是反射,吸收是低頻磁場屏蔽的關鍵機理。

2、工作頻率低于1MHz時,噪聲一般由電場或磁場引起,(磁場引起時干擾,一般在幾百赫茲以內),1MHz以上,考慮電磁干擾。單板上的屏蔽實體包括變壓器、傳感器放大器DC/DC模塊等。更大的涉及單板間、子架、機架的屏蔽。

3、 靜電屏蔽不要求屏蔽體是封閉的,只要求高電導率材料和接地兩點。電磁屏蔽不要求接地,但要求感應電流在上有通路,故必須閉合。磁屏蔽要求高磁導率的材料做 封閉的屏蔽體,為了讓渦流產生的磁通和干擾產生的磁通相消達到吸收的目的,對材料有厚度的要求。高頻情況下,三者可以統一,即用高電導率材料(如銅)封閉并接地。

4、對低頻,高電導率的材料吸收衰減少,對磁場屏蔽效果不好,需采用高磁導率的材料(如鍍鋅鐵)。

5、磁場屏蔽還取決于厚度、幾何形狀、孔洞的最大線性尺寸。

6、磁耦合感應的噪聲電壓UN=jwB.A.coso=jwM.I1,(A為電路2閉合環路時面積;B為磁通密度;M為互感;I1為干擾電路的電流。降低噪聲電壓,有兩個途徑,對接收電路而言,B、A和COS0必須減小;對干擾源而言,M和I1必須減小。雙絞線是個很好例子。它大大減小電路的環路面積,并同時在絞合的另一根芯線上產生相反的電動勢。

7、防止電磁泄露的經驗公式:縫隙尺寸 < λmin/20。好的電纜屏蔽層覆視率應為70%以上。

五、接地

1、300KHz以下一般單點接地,以上多點接地,混合接地頻率范圍50KHz~10MHz。另一種分法是:< 0.05λ單點接地;< 0.05λ多點接地。

2、好的接地方式:樹形接地

df5d2d8d3b034433864c9cf82d421530.jpeg

3、信號電路屏蔽罩的接地。

dd8884ec1c414626923570f1508cce6c.jpeg

接地點選在放大器等輸出端的地線上。

4、對電纜屏蔽層,L < 0.15λ時,一般均在輸出端單點接地。L<0.15λ時,則采用多點接地,一般屏蔽層按0.05λ或0.1λ間隔接地。混合接地時,一端屏蔽層接地,一端通過電容接地。

5、對于射頻電路接地,要求接地線盡量要短或者根本不用接線而實現接地。最好的接地線是扁平銅編織帶。當地線長度是λ/4波長的奇數倍時,阻抗會很高,同時相當λ/4天線,向外輻射干擾信號。

6、單板內數字地、模擬地有多個,只允許提供一個共地點。

7、接地還包括當用導線作電源回線、搭接等內容。

六、濾波

1、選擇EMI信號濾波器濾除導線上工作不需要的高頻干擾成份,解決高頻電磁輻射與接收干擾。它要保證良好接地。分線路板安裝濾波器、貫通濾波器、連接器濾波器。從電路形式分,有單電容型、單電感型、L型、π型。π型濾波器通帶到阻帶的過渡性能最好,最能保證工作信號質量。

一個典型信號的頻譜:

f9fd344844274a8c97ffc8f3165af9c4.jpeg

0557c7c731fa41179e0268f3a5bd5104.jpeg

2、選擇交直流電源濾波器抑制內外電源線上的傳導和輻射干擾,既防止EMI進入電網,危害其它電路,又保護設備自身。它不衰減工頻功率。DM(差摸)干擾在頻率 < 1MHz時占主導地位。CM在 > 1MHz時,占主導地位。

3、使用鐵氧體磁珠安裝在元件的引線上,用作高頻電路的去耦,濾波以及寄生振蕩的抑制。

4、盡可能對芯片的電源去耦(1-100nF),對進入板極的直流電源及穩壓器和DC/DC轉換器的輸出進行濾波(uF)。

afa1590af96248feae57c458ab56f1c4.jpeg

Cmin≈△I△t/△Vmax △Vmax一般取2%的干擾電平。

注意減小電容引線電感,提高諧振頻率,高頻應用時甚至可以采取四芯電容。電容的選取是非常講究的問題,也是單板EMC控制的手段。

七、其它

單板的干擾抑制涉及的面很廣,從傳輸線的阻抗匹配到元器件的EMC控制,從生產工藝到扎線方法,從編碼技術到軟件抗干擾等。一個機器的孕育及誕生實際上是EMC工程。最主要需要工程師們設計中注入EMC意識。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • EMC設計
    +關注

    關注

    6

    文章

    263

    瀏覽量

    39910
  • EMC測試
    +關注

    關注

    10

    文章

    156

    瀏覽量

    27371
收藏 人收藏

    評論

    相關推薦
    熱點推薦

    EMC設計—PCB高級EMC設計

    目錄 EMC理論基礎 EMC測試實質 PCB的接地設計 PCB內部EMC設計 EMC去耦分析 獲取完整文檔資料可下載附件哦!!!!如
    發表于 05-28 16:54

    EMC測試項目哪些

    EMC測試項目主要包括以下幾個方面: 電磁干擾(EMI)測試 輻射發射測試(Radiated Emissions):評估設備在正常工作時是否會產生過量的電磁輻射。
    的頭像 發表于 04-14 16:09 ?407次閱讀

    什么是EMC測試EMC測試的作用都有哪些呢?

    ,重則引發安全隱患。如何確保設備在復雜電磁環境中穩定運行?答案正是?EMC測試?。 什么是EMC測試?? EMC?(Electromagne
    的頭像 發表于 03-16 17:28 ?470次閱讀

    268條PCB Layout設計規范(免積分下載)

    本文總結了PCB布線與布局和電路設計總共268條設計規范,供大家參考學習。 獲取完整資料可下載附件哦!!!!
    發表于 03-05 16:26

    中興通訊的PCB設計規范

    中興通訊的PCB設計規范
    發表于 02-08 15:31 ?6次下載

    GB/T 50034-2024 建設照明設計規范

    當前有效的建筑照明設計規范
    發表于 02-07 15:20 ?14次下載

    華為支付接入規范

    為了確保用戶獲得良好的支付體驗,Payment Kit制定了相關接入設計規范,請開發者遵照執行,具體要求(非強制性)如下: 一、支付方式呈現 涉及支付公司名稱,請統一使用:花瓣支付(深圳)有限公司
    發表于 01-23 09:27

    淺談EMC傳導測試

    在當今高度電子化的世界中,電子設備的電磁兼容性(EMC)至關重要。而 EMC傳導測試作為電磁兼容之中十分重要的一環,也困擾著許多工程師。而傳導測試中如何整改呢?今天,就讓我們一起共同探
    的頭像 發表于 01-14 15:46 ?1567次閱讀
    淺談<b class='flag-5'>EMC</b>傳導<b class='flag-5'>測試</b>

    照明產品中常見的EMC測試項目哪些

    電磁兼容性是指設備或系統在其電磁環境中符合要求運行并不對其環境中的任何設備產生無法忍受的電磁干擾的能力。除了白熾燈(包括鹵鎢燈在內的所有白熾燈)且未裝有調光裝置或電子開關,無需進行EMC測試外,其他
    的頭像 發表于 11-07 11:56 ?981次閱讀
    照明產品中常見的<b class='flag-5'>EMC</b><b class='flag-5'>測試</b>項目<b class='flag-5'>有</b>哪些

    emc測試儀器哪些怎么用

    EMC(電磁兼容性)測試是確保電子、電氣產品或系統在電磁環境中能夠正常工作且不對其他設備產生干擾的重要測試。進行EMC測試需要使用專業的
    的頭像 發表于 10-24 14:59 ?1490次閱讀

    EMC測試的常見問題

    EMC(電磁兼容性)測試是確保設備或系統在電磁環境中正常運行且不對其他設備產生干擾的關鍵環節。然而,在進行EMC測試時,常常會遇到一系列問題,這些問題可能源于設備的設計、制造、材料選擇
    的頭像 發表于 10-24 14:47 ?1761次閱讀

    emc哪些測試方法和分類方法

    EMC(電磁兼容性)測試是確保設備或系統在電磁環境中能夠正常工作且不對其他設備或系統造成不可接受的電磁干擾的重要方法。EMC測試主要分為兩大類:EMI(電磁干擾)
    的頭像 發表于 10-21 17:09 ?1873次閱讀

    pcb設計中有哪些常用設計規范

    在PCB(Printed Circuit Board,印刷電路板)設計中,常用的設計規范涉及多個方面,以確保電路板的性能、可靠性、可制造性和可維護性。以下是一些主要的設計規范: 一、電氣設計規范
    的頭像 發表于 09-02 14:51 ?2305次閱讀
    主站蜘蛛池模板: 久久综合爱 | 久久99精品久久久久久臀蜜桃 | 五月婷婷六月合 | 久久久网站亚洲第一 | 日本高清色图 | 天天舔| 亚洲国产女人aaa毛片在线 | 国产精品天天看天天爽 | 手机看片福利视频 | 32pao强力打造免费高速高清 | 免费观看国产网址你懂的 | 国产在线视频网站 | 一本到视频在线 | 在线免费观看一级毛片 | 亚洲系列_1页_mmyy11 | 国产色婷婷免费视频 | 成人18毛片 | 人人天天夜夜 | 99久在线| 羞羞漫画喷水漫画yy漫画 | 一级欧美在线的视频 | 亚洲视频一 | av手机在线播放 | 亚洲综合精品 | 久久综合九色婷婷97 | 一级骚片超级骚在线观看 | 啪啪在线视频 | 老司机精品视频免费 | 毛片视频免费网站 | 免费人成在线 | 亚洲成a人片在线观看尤物 亚洲成a人片在线观看中 | 美女扒开尿口让男人捅 | 操操操操网 | 九色亚洲 | 日本夜夜操 | 一级午夜免费视频 | 久久sp | 欧美成人性色区 | 狠狠摸狠狠操 | 91精品国产免费久久久久久青草 | 日本色图在线 |