在线观看www成人影院-在线观看www日本免费网站-在线观看www视频-在线观看操-欧美18在线-欧美1级

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發帖/加入社區
會員中心
創作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

FPGA設計時需注意哪些問題

電子設計 ? 作者:電子設計 ? 2018-09-27 08:41 ? 次閱讀

FPGA可能會由于太多的高速SSO而對系統中的信號(或其它FPGA信號)帶來嚴重破壞,因為這會導致稱為同時切換噪聲(SSN)的噪聲。SSN也叫做地反彈或VCC反彈,對于單端標準,SSN是在輸出由低到高時提供瞬態電流和由高到低時吸收瞬態電流的過程中,由多個輸出驅動器同時切換和導致器件電壓與系統電壓之間的變化而引起的。

在高到低的轉換引起地反彈時,由低到高轉換也會導致VCC下降。由于電容通常安放在VCC和接地層之間,因此SSN典型地存在于這兩個地方。由低到高轉變時地反彈也有可能出現。 于是,SSO變成了干擾信號,它會產生可能耦合到鄰近信號的噪聲。對于某個區域而言太多SSO可能會導致電源的擾動。由于以下2個原因,SSO已經變成一個必須認真對待的問題:1. 切換時間大幅下降;2. 過孔尺寸和走線寬度的減小加上更大的板厚度已經推高了板極電感,這將大幅增加出現地反彈的可能性。更大的負載電容也可能導致SSN,雖然程度上會輕一點。當有效VCC低于期望值,從而導致I/O緩存的轉換速度低于期望速度時,SSN也可能導致時序問題變得突出起來。

有幾個方法可以減小SSN。有些器件只需通過限制I/O標準的選擇就可簡化這個問題,但不是所有器件都能這么做。一些供應商建議將高速總線輸出分布到整個裸片上,如果SSN是你唯一關注的問題,那么這絕對是一個很好的建議。不過,如果按照這個建議去做,有2個基本問題將會冒出來。

首先,這可能會帶來下游布通性問題,因為將信號散布到整個裸片上經常會引起更多的走線交叉。而這就導致需要更多的信號布線層。其次,大多數設計在散布信號前也要求進行仔細研究,因為當一個總線散布到特定的塊或區外時會引起塊/區間的兼容性問題。因此,如果你能在考慮布通性的同時,小心地將一個較小的總線分布到一個或兩個塊/區域內,那么系統將會工作得很好。

如果你被一個具有相鄰高速切換輸出的設計所困擾,有好幾種技術能幫助你解決潛在的SSN問題。首先對你的設計進行合適的布局和去耦合。對于去耦合,使用距離盡可能近的電源和地平面對,中間用一個SMT電容隔開。使用SMT電容進行去耦合也有助于減小電感,而電感是產生系統噪聲的一個主要因素。

如果你仍然覺得需要使用去耦電容(為了減小SSN),應該使得這些電容的位置盡可能靠近高速輸出引腳。Altera的一項研究發現,如果這些電容到引腳的距離大于1英寸,在使用適當的SMT電容去退耦時,這些電容變得效率極低。其他減小SSN或者其可能產生影響的建議包括:避免將敏感信號(復位、時鐘和使能等)位于SSO附近;可能時,使用較小偏移的輸出和使用最低電感的過孔;通過在合適位置插入延時使得輸出信號交替出現。即使已經完成了PCB的生產,這個建議仍然可以應用。

參考將被連接到FPGA上的器件的相關資料。對于每個器件,確定最大輸入低電壓門限(單位毫伏)。這是FPGA驅動該器件需要的最大電壓,所以該設備仍然可以檢測到一個有效邏輯低狀態(最大VIL值)。同樣,還要確定器件可以容忍且能繼續工作的最大輸入負脈沖信號(單位毫伏)。

在某些情況下,最大容許的地反彈可能不是或者不僅是以上給出的值。而是要通過獲得最大輸入低電壓門限的最小值、最大輸入負脈沖信號、或者所有器件的最大地反彈來確定最大的系統地反彈。

然后,根據具有相似負載特點的網絡連接的數目和種類對類似的FPGA總線進行分組。接著研究每個部分、區域或者塊的電源和接地引腳數目,還有對于所使用的每個I/O標準,每個電源和接地管腳對所允許的SSO數目。這些數目可以用于計算每個組的總電容負載和每個輸出驅動的電容,以確定可以容忍的SSO最大值。

你也應該咨詢供應商以確定基于每個塊和每一對塊你是否超過了推薦的SSO數目,前提是供應商已經研究了這些問題。同時,因為有多個因素會導致SSN,所以最好建立一個具有內置抗噪聲性能的魯棒系統。否則,就使用針對每個引腳限制I/O標準的器件,這樣就可以減少可能的SSN問題。

差分信

在FPGA設計中,你可能會發現對差分信號的處理存在最多的爭議。類似于SSN,最好從供應商、書籍和用戶群獲得盡可能多的信息。同時,在確定某個方案前咨詢你的布局部門以了解他們推薦的建議和信息。

主要爭論開始于差分信號對是否應該采用寬邊耦合還是邊緣耦合,以及每對之間到底應該存在多少耦合。答案通常是“根據具體情況確定”,所以需要進行具體研究。

如果你不能確定對于一個單端信號為什么需要選擇差分I/O標準,答案很簡單。使用差分信號,你幾乎可以完全控制信號的回路。因為這是信號對的一部分,而且理論上在任何一個接地(或者電源)平面上不應該出現來自信號對的電流。

這里假設走線對具有相等長度,布設在相鄰區域且間距不變,走線阻抗恒定且匹配。此外,利用單端信號,你很難控制信號回程,而且測試一個信號的返回也可能徒勞無益。

差分信號的主要缺點是他們需要兩根走線彼此臨近。當在一個PCB上分配幾百個差分信號時這可能是個難點。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規問題,請聯系本站處理。 舉報投訴
  • 電源
    +關注

    關注

    185

    文章

    17870

    瀏覽量

    252157
  • FPGA
    +關注

    關注

    1631

    文章

    21806

    瀏覽量

    606637
  • 差分信號
    +關注

    關注

    3

    文章

    378

    瀏覽量

    27791
收藏 人收藏

    評論

    相關推薦

    FPGA的sata接口設計時需要注意哪些問題

    FPGA的SATA接口設計時,需要注意以下幾個方面的問題,以確保設計的穩定性和性能: 接口版本和速度 : SATA有三代標準,分別為SATA I(1.5 Gb/s)、SATA II(3.0 Gb
    發表于 05-27 16:20

    在對DCS系統進行工程的抗干擾設計時需注意什么?

      在對DCS系統進行工程的抗干擾設計時需注意什么?為了保證系統在工業電磁環境中免受或減少內外電磁干擾,必須從設計階段開始便采取三個方面抑制措施:抑制干擾源;切斷或衰減電磁干擾的傳播途徑;提高裝置
    發表于 11-21 16:55

    cpld fpga計時注意的規范

    cpld fpga計時注意的規范cpld ,fpga計時大家要注意coding 規范 c
    發表于 08-10 18:51

    單片機實現EMC設計需注意什么?

    單片機實現EMC設計需注意的以下的情況:
    發表于 03-17 07:02

    振蕩電路物理模型需要滿足什么條件?設計時需注意的振蕩電路特性?

    振蕩電路物理模型需要滿足的3個條件振蕩電路組成部分設計時需注意的振蕩電路特性
    發表于 03-30 06:19

    FPGA設計的指導原則有哪些?需要注意什么?

    FPGA設計的指導原則有哪些FPGA設計需注意的方方面面
    發表于 04-08 07:01

    技術人員在FPGA計時需注意什么事項?

    技術人員在FPGA計時需注意什么事項?
    發表于 04-30 06:00

    使用CMOS集成電路需注意的幾個問題

    使用CMOS集成電路需注意的幾個問題.
    發表于 06-05 10:07 ?75次下載

    TOPSwitch的特點及設計時需注意的問題

    TOPSwitch的特點及設計時需注意的問題 摘要:對TOPSwitch的特點作了進一步的分析,并講述了設計中如何求得一個最佳電感
    發表于 07-20 16:09 ?1676次閱讀
    TOPSwitch的特點及設<b class='flag-5'>計時</b><b class='flag-5'>需注意</b>的問題

    使用微波爐需注意的地方

    使用微波爐需注意的地方 微波爐的使用操作雖然簡單易行,但也應注意一些正確的保養維護,在使用時須注意以下幾點:     &
    發表于 02-21 15:39 ?934次閱讀

    電源設計到位需注意--固本問題

    電源設計到位需注意--固本問題 1.  開關電源這5V輸出的問題 經常有人抱怨自己的設計的系統在實驗室或生產車間里調試老化時一
    發表于 03-26 17:59 ?470次閱讀
    電源設計到位<b class='flag-5'>需注意</b>--固本問題

    RS485硬件電路設計中需注意的問題

    RS485硬件電路設計中需注意的問題,RS485
    發表于 12-21 14:45 ?0次下載

    NVDC充電器設計時需注意的事項

    本視頻介紹了NVDC充電器的注意事項和利弊權衡,回顧電池充電器配置,講解NVDC充電器設計以及設計時需要注意的幾個方面。
    的頭像 發表于 06-13 02:55 ?4891次閱讀
    NVDC充電器設<b class='flag-5'>計時</b><b class='flag-5'>需注意</b>的事項

    開關電源設計時需注意什么

    現在我們的生活可謂是離不開電源,照明需要電源,看電視需要電源,空調需要電源……所以如果我們在裝修新房子最不能忽略的東西就是電源,如果房子里沒有電源,可以說什么事情都不能干。因此,我們在設計開關電源時就需要格外注意,不能讓電路出現問題。那么,開關電源設計時
    發表于 01-04 09:34 ?1496次閱讀

    FPGA系統中有源電容放電電路設計需注意哪些問題資料下載

    電子發燒友網為你提供FPGA系統中有源電容放電電路設計需注意哪些問題資料下載的電子資料下載,更有其他相關的電路圖、源代碼、課件教程、中文資料、英文資料、參考設計、用戶指南、解決方案等資料,希望可以幫助到廣大的電子工程師們。
    發表于 04-08 08:41 ?2次下載
    <b class='flag-5'>FPGA</b>系統中有源電容放電電路設計<b class='flag-5'>需注意</b>哪些問題資料下載
    主站蜘蛛池模板: 狠狠干狠狠爱 | 奇米影视四色首页手机在线 | 国产精品偷伦费观看 | 国产三级 在线播放 | 国产免费高清在线精品一区 | 一级毛片在线 | 亚色网站 | 欧美三级黄色 | 女张腿男人桶羞羞漫画 | 国产v精品成人免费视频400条 | 亚洲无线码一区在线观看 | 亚洲精品乱码久久久久久蜜桃图片 | 青草精品视频 | 91三级视频 | 成人a大片高清在线观看 | 日本xxxx色视频在线观看 | 免费看污视频的网站 | 在线一区观看 | 黄色在线观看视频 | 国产美女免费 | 午夜视频在线观看免费高清 | 性生交酡 | 天天碰人人| 在线免费看片 | 大尺度免费高清在线观看视频 | 一级片免费在线播放 | 日日摸夜夜爽 | www国产永久免费视频看看 | 国产精品露脸脏话对白 | 午夜男人网 | 手机看片1024免费视频 | 午夜免费看片 | 久久夜色精品国产噜噜 | 月夜免费观看完整视频 | 506rr亚洲欧美 | 免费 的黄色| 毛片天天看| 羞涩妩媚玉腿呻吟嗯啊销魂迎合 | 神马电影天堂网 | 午夜理伦片免费 | 精品一区二区三区自拍图片区 |